一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

 ;
文章:新聞EDA技術電源技術無線通信測量儀表嵌入式類電子技術制造技術半導體網(wǎng)絡協(xié)議展會實驗家電維修 3G  
  下載:EDA教程電源技術電子書籍電子元件無線通信通信網(wǎng)絡電路圖紙嵌入式類單片機傳感/控制電子教材模擬數(shù)字
.... 音視頻類
消費電子機械電子行業(yè)軟件C/C++FPGA/ASIC規(guī)則標準家電維修DSPIC資料ARM軟件電路圖電子技術論壇
 
位置:電子發(fā)燒友 > 電子技術應用 > 行業(yè)新聞 > 可編程邏輯 >在低成本FPGA中實現(xiàn)動態(tài)相位調(diào)整 退出登錄 用戶管理

在低成本FPGA中實現(xiàn)動態(tài)相位調(diào)整

作者:佚名  來源:不詳  發(fā)布時間:2010-3-25 11:45:07  [收 藏] [評 論]

在低成本FPGA中實現(xiàn)動態(tài)相位調(diào)整

在FPGA中,動態(tài)相位調(diào)整(DPA)主要是實現(xiàn)LVDS接口接收時對時鐘和數(shù)據(jù)通道的相位補償,以達到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。本文主要闡述如何在低端FPGA中實現(xiàn)這個DPA的功能。

實現(xiàn)架構(gòu)

在LVDS輸入接收時,時鐘和數(shù)據(jù)的相位可能是不確定的,因此我們需要將時鐘的相位作出調(diào)整,使得時鐘能穩(wěn)定的采集到輸入數(shù)據(jù)。工作的核心就是用鎖相環(huán)PLL的相位調(diào)整功能,產(chǎn)生若干個時鐘的不同相位,看哪些相位能準確的采集到輸入數(shù)據(jù),然后取窗口中間的一個時鐘相位,作為正常工作時的采樣時鐘。比如通過PLL產(chǎn)生0,45,90,135,……,315度8個相移的時鐘,如果0,45,90度相移的時鐘能正確采樣到輸入,那么最后選取中間相位,即45度的時鐘作為采樣時鐘。這樣接口上具有最大的時序裕量,從而保證鏈路的可靠性。圖1為這個設計的基本結(jié)構(gòu),通過PLL調(diào)整相位的接口,產(chǎn)生了時鐘的不同相位來采集數(shù)據(jù),最后選擇一個最合適的相位。

CYCLONE系列的PLL的相位調(diào)整接口時序如圖2所示,當用戶邏輯控制phasestep, phasecounterselect與phaseupdown信號時,PLL的輸出時鐘C0就改變一次相位。在QII生成PLL時,用戶必須選上create optional inputs for dynamic phase reconfigure,否則缺省是不會有這些管腳的,如圖3所示。另外必須在output clock tab中寫入phase shift step resolution的值,這樣才能確定每次相位調(diào)整的步長。

應用實例

本例中的參考設計采用CYCLONE3器件,與ADI公司的ADS5277接口,已經(jīng)在硬件上測試過,證明是有效的。ADS5277是一款8通道高速ADC芯片,主要用于超聲設備以及測試設備中。圖4是該參考設計電路框圖。

ADS5277送到FPGA的是一個192MHz的時鐘,8路LVDS數(shù)據(jù),速率是384Mbps。上電復位后ADS5277發(fā)送的數(shù)據(jù)是‘0101010101……’,F(xiàn)PGA啟動DPA電路,準確確定時鐘相位后再通過控制信號,使得ADS5277發(fā)送‘000000111111……’這樣的PATTERN,F(xiàn)PGA可以確定字的邊界,這一步成功以后,F(xiàn)PGA就可以通過控制信號讓ADS5277發(fā)送正常工作時的數(shù)據(jù),因為經(jīng)過了時鐘相位調(diào)整這一過程,以后的數(shù)據(jù)采樣是非常穩(wěn)定的,不會受到溫度電壓變化來的影響。

當然這個設計可以和所有LVDS發(fā)送芯片接口,并不只限于ADS5277。甚至可以應用于ALTERA高端FPGA中,比如STRATIX4的帶有DPA專用電路的管腳只分布在左右BANK,而用到這個設計的話,上下BANK的IO也能使用。DPA設計所消耗的邏輯資源是非常小的,選用器件為3C16F256C8, 如表1所示。

圖1、在FPGA中實現(xiàn)DPA設計架構(gòu)。
圖1、在FPGA中實現(xiàn)DPA設計架構(gòu)。

圖2、PLL的相位調(diào)整接口時序。
圖2、PLL的相位調(diào)整接口時序。


圖3、

圖4、參考設計電路框圖。
圖4、參考設計電路框圖。


表1、資源消耗

林斌

蔡海寧

Altera公司

相關技術應用閱讀 相關技術資料下載
∷相關文章評論∷   。ㄔu論內(nèi)容只代表網(wǎng)友觀點,與本站立場無關!) [更多評論...]
 
 

 

 
關于本站- 意見反饋 - 網(wǎng)站導航 - 幫助 - 隱私政策 - 聯(lián)系我們 - 使用條款 - 安全承諾 - 友情連接 - 歡迎投稿
站長QQ:39550527 Powered by: 颶風網(wǎng)絡(電路圖
Copyright 2006-2008 Elecfans.Com.電子發(fā)燒友: 粵ICP備07065979號All Rights Reserved