一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA數(shù)字鐘方案設(shè)計

lPCU_elecfans ? 來源:YXQ ? 2019-07-24 09:06 ? 次閱讀

采用FPGA進行的數(shù)字電路設(shè)計具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計方案。該方案采用VHDL設(shè)計底層模塊,采用電路原理圖設(shè)計頂層系統(tǒng)。整個系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設(shè)計、編譯和仿真,并在FPGA硬件實驗箱上進行測試。測試結(jié)果表明該設(shè)計方案切實可行。

EDA(Electronic Design AutomaTI on)又名電子設(shè)計自動化,其基本特征是:以超大規(guī)???a href="http://www.www27dydycom.cn/v/tag/1315/" target="_blank">編程邏輯器件,如FPGA,為設(shè)計載體,以硬件描述語言,如VHDL,為系統(tǒng)邏輯描述的主要表達方式,以計算機、大規(guī)模可編程邏輯器件的開發(fā)軟件及實驗開發(fā)系統(tǒng)為設(shè)計工具,完成電子系統(tǒng)的設(shè)計。

使用EDA進行電子系統(tǒng)設(shè)計具有以下特點:

1) 用軟件方式設(shè)計硬件;

2) 用軟件方式設(shè)計的系統(tǒng)到硬件系統(tǒng)的轉(zhuǎn)換是由有關(guān)開發(fā)軟件自動完成的;

3) 設(shè)計過程中可用有關(guān)軟件進行各種仿真;

4) 系統(tǒng)可現(xiàn)場編程,在線升級;

5) 整個系統(tǒng)可集成在一個芯片上,體積小、功耗低、可靠性高;

6) 設(shè)計的移植性好、效率高;

7)適合分工設(shè)計、團隊協(xié)作。因此,EDA技術(shù)是現(xiàn)代電子設(shè)計的發(fā)展趨勢。

1、數(shù)字鐘的設(shè)計方案

本文以FPGA平臺為基礎(chǔ),采用VHDL語言在QuartusⅡ開發(fā)環(huán)境下設(shè)計開發(fā)多功能數(shù)字鐘,具有計時、校時、蜂鳴鬧鈴的功能,具體功能為:

1) 能夠?qū)γ?、分、小時進行正常計時,每日按24小時計時制,能用八個七段數(shù)碼管進行友好界面的顯示;

2) 具有復(fù)位功能,可以對當(dāng)前時間進行清零;

3) 能夠?qū)﹄娮?a href="http://www.www27dydycom.cn/tags/時鐘/" target="_blank">時鐘進行時分秒設(shè)置,方便在時鐘跑錯時進行校正;

4) 能夠設(shè)定電子鬧鐘,在指定的時間驅(qū)動蜂鳴器等外設(shè)工作,引起使用者注意;

5) 電子鐘具有溢出警報功能,當(dāng)小時數(shù)超過24時,用一個LED小燈進行溢出警報說明,然后從00—00—00開始從新計時,此功能可以使電子鐘很方便的擴展為萬年歷。

我們采用自頂向下的層次化設(shè)計方法進行設(shè)計,其輸入為狀態(tài)選擇信號(使用一個2位二進制表示選擇,00正常運行或顯示鬧鈴信息,01設(shè)置秒,10設(shè)置分,11設(shè)置時)、復(fù)位信號、鬧鈴開關(guān)(配合狀態(tài)選擇信號進行鬧鈴的設(shè)置)、1 Hz的計時時鐘信號和1 kHz的掃描時鐘信號;輸出為時、分、秒數(shù)字顯示(這里使用了8個共陰極的七段數(shù)碼管作為顯示輸出)、鬧鐘蜂鳴、溢出信號。系統(tǒng)由狀態(tài)選擇模塊、時、分、秒計時校時模塊、顯示與鬧鈴模塊組成。數(shù)字鐘的系統(tǒng)框圖圖如圖1所示。

2、核心模塊設(shè)計

2.1 狀態(tài)選擇模塊設(shè)計

該模塊主要功能其實是對輸入端的匯總,然后根據(jù)設(shè)置方法對不同的模塊進行使能和參數(shù)傳遞,輸出不同的信令signaling控制到各個模塊,使每個模塊工作在一個有序的狀態(tài)。狀態(tài)選擇模塊的電路描述如圖2所示,具體說明如下:當(dāng)輸入一個脈沖到復(fù)位鍵reset時,數(shù)字鐘啟動并對時間清零。

鬧鈴鍵clock=0時,模塊根據(jù)狀態(tài)選擇鍵IS_SET輸出不同秒、分、時信令到秒、分、時計時校時模塊,控制這些模塊的運行狀態(tài)。此時,當(dāng)IS_SET=00時為正常計時狀態(tài),秒、分、時的輸出信令均為80;IS_SET=01時為秒校時狀態(tài),輸出秒信令S_signaling為時間輸入TI me(顯然該輸出小于60),而輸出分信令M_signaling和時信令H_signaling均為100,表示暫停分、時計時;

IS_SET=10和11時則分別為分和時的校時狀態(tài)。鬧鈴鍵clock=1時,當(dāng)IS_SET=10和11時分別設(shè)置鬧鈴的分、時為時間輸入TI me并將設(shè)置的鬧鈴時間輸出到“顯示與鬧鈴模塊”中保存;當(dāng)IS_SET=00時,輸出out_clock=1,控制顯示與鬧鈴模塊顯示設(shè)置的鬧鈴時間。注意,當(dāng)鬧鈴鍵clock=1時,計時正常運行,不論IS_SET如何設(shè)置,秒、分、時的輸出信令均為80。

2.2 計時校時模塊設(shè)計

該模塊用于時、分、秒的計時校時,根據(jù)狀態(tài)選擇模塊傳輸過來的信令signaling分別進行計時和校時。時、分、秒計時校時模塊是一樣的,只是分秒的進位為60,而小時的進位為24。

我們在實體聲明中的使用generic變量定義一個numn,該值設(shè)置進制為60或24,通過修改numn值就完成分、秒計時模塊到小時計時模塊的轉(zhuǎn)換。模塊的輸入為掃描時鐘、計時時鐘和信令signaling,輸出為輸出時間高位TI me_h和輸出時間低位time_l,以及進位clk_jin。

計時校時模塊的電路描述如圖3所示,具體說明如下:每當(dāng)掃描時鐘上升沿時,啟動進程,并根據(jù)信令signaling執(zhí)行不同操作.

1)當(dāng)signaling

2)當(dāng)signaling=80時,模塊正常計時,通過判斷計時時鐘信號是否為上升沿進行計數(shù)自加操作,秒計時校時模塊的計時時鐘為1Hz的方波信號,分和小時計時校時模塊的計時時鐘為前一個模塊進位過來的clk_jin信號;

3)當(dāng)signaling=100時,為暫停狀態(tài),此時其他計時校時模塊正在校時,本模塊計時暫停。為了便于顯示,本模塊將時間count分位為時間高位time_h和時間低位time_l,并輸出到顯示與鬧鈴模塊。

2.3 顯示、鬧鈴模塊設(shè)計

本模塊是數(shù)字鐘系統(tǒng)中的輸出模塊,用于輸出LED數(shù)字顯示和鬧鈴,其輸入為掃描時鐘,從計時校時模塊輸出的秒低位、秒高位、分低位、分高位、時低位、時高位信號和狀態(tài)選擇模塊輸出的鬧鈴顯示Nao_En鬧鈴時間Nan_In。

如果Nao_En=0則正常顯示時間,當(dāng)Nao_En=1時,在LED數(shù)碼管上顯示鬧鐘時間。當(dāng)當(dāng)前時間與保存的鬧鈴時間Nan_In相同時,蜂鳴器鳴響1 min。這里我們使用了八個共陰極的七段數(shù)碼管顯示時間,當(dāng)選位信號sel=“01111111”時,第一個數(shù)碼管顯示數(shù)字,其他七位不顯示。

我們通過動態(tài)掃描,輪流顯示秒低位sec_ge、秒高位sec_shi、分低位min_ge、分高位min_shi、時低位hour_ge、時高位hour_shi共6路信號,當(dāng)掃描時鐘sanc_clk頻率高于28 Hz時,由于人眼的視覺殘留效果,使得這6路信號看上去是同時顯示在6個七段數(shù)碼管上。顯示、鬧鈴模塊電路描述如圖4所示。

總結(jié)

在QuartusⅡ軟件開發(fā)平臺上,采用“自頂向下設(shè)計,自底向上實現(xiàn)”的方法完成了數(shù)字鐘的設(shè)計與實現(xiàn)。

其基本過程如下:

1) 完成數(shù)字鐘的總體設(shè)計;

2) 完成各個底層模塊的設(shè)計和波形仿真:底層模塊采用VHDL語言編寫,在編譯和仿真成功后,對其進行封裝;

3) 完成數(shù)字鐘的頂層電路設(shè)計:根據(jù)數(shù)字鐘的系統(tǒng)框圖(圖1)在QuartusⅡ中采用電路原理圖方式,調(diào)用封裝好的底層模塊,完成頂層電路圖的設(shè)計;

4) 對頂層電路進行編譯和仿真,結(jié)果表明仿真波形符合設(shè)計要求;

5)進行引腳分配,再編譯后,將下載文件下載到FPGA開發(fā)板中進行驗證和調(diào)試。測試結(jié)果表明數(shù)碼管能正確的顯示計時時間,能通過按鍵調(diào)整時間,能實現(xiàn)整點報時,完全符合設(shè)計要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA設(shè)計
    +關(guān)注

    關(guān)注

    9

    文章

    428

    瀏覽量

    27040
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1636

    瀏覽量

    81440

原文標題:如何做FPGA數(shù)字鐘方案?從封裝、原理圖到調(diào)試,教你一套全流程設(shè)計方法!

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計
    的頭像 發(fā)表于 06-08 09:41 ?1.1w次閱讀
    基于<b class='flag-5'>FPGA</b> vivado 17.2 的<b class='flag-5'>數(shù)字鐘</b>設(shè)計

    基于FPGA數(shù)字鐘設(shè)計

    基于FPGA數(shù)字鐘設(shè)計
    發(fā)表于 03-16 10:07

    基于FPGA顯示數(shù)字鐘

    用Verilog HDL語言實現(xiàn),通過VGA在LCD顯示針式數(shù)字鐘,像windows右下角 日期和時間 屬性那個鐘那樣。我想問的是如何從RAM里讀取各個圖片然后顯示出來,或通過改變圖片屬性來達到每秒刷新一下各針的位置
    發(fā)表于 09-25 09:31

    基于FPGA的LCD12864顯示的數(shù)字鐘

    求一個基于FPGA的LCD12864顯示的數(shù)字鐘 VHDL或verilog都行
    發(fā)表于 08-22 14:50

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計目的:熟悉vivado 的開發(fā)流程以及設(shè)計方法附件:
    發(fā)表于 12-13 10:16

    數(shù)字鐘的設(shè)計任務(wù)及功能要求

    數(shù)字鐘一、數(shù)字鐘的設(shè)計任務(wù)及功能要求l 基本功能1.準確計時,并顯示時,分,秒;2.小時的計時為二十四進制,分和秒為六十進制;3.可以對時間進行校正;l 擴展功能1.時間到達整點進行蜂鳴報時1分鐘;2.實現(xiàn)任意時間的定時,進行鬧鈴一分鐘;二、
    發(fā)表于 07-29 07:16

    多功能數(shù)字鐘的設(shè)計與實現(xiàn)

    多功能數(shù)字鐘的設(shè)計與實現(xiàn)一、實驗?zāi)康?nbsp;1.掌握數(shù)字鐘的設(shè)計原理。 2.用微機實驗平臺實現(xiàn)數(shù)字鐘。 3.分析比較微機實現(xiàn)的數(shù)字鐘和其他方法實現(xiàn)的數(shù)
    發(fā)表于 05-03 11:38 ?477次下載

    數(shù)字鐘原理框圖

    數(shù)字鐘原理框圖 數(shù)字鐘系統(tǒng)構(gòu)成1、數(shù)字鐘的構(gòu)成
    發(fā)表于 07-05 12:10 ?1.1w次閱讀
    <b class='flag-5'>數(shù)字鐘</b>原理框圖

    數(shù)字鐘設(shè)計方案

    數(shù)字鐘與機械鐘相比具有更高的準確性和直觀性,具有更長的使用壽命,已得到廣泛的使用。數(shù)字鐘的設(shè)計方法有許多種,例如可用中小規(guī)模集成電路組成電子鐘.
    發(fā)表于 12-21 09:25 ?828次下載
    <b class='flag-5'>數(shù)字鐘</b>設(shè)計<b class='flag-5'>方案</b>

    基于FPGA和Quartus II的多功能數(shù)字鐘設(shè)計與實現(xiàn)

    本文以FPGA平臺為基礎(chǔ),在QuartusⅡ開發(fā)環(huán)境下設(shè)計開發(fā)多功能數(shù)字鐘。數(shù)字鐘實現(xiàn)計時\校時\整點報時\世界時鐘功能.
    發(fā)表于 12-18 11:51 ?3.9w次閱讀

    華清遠見FPGA代碼-基于NIOSII處理器的數(shù)字鐘設(shè)計

    華清遠見FPGA代碼-基于NIOSII處理器的數(shù)字鐘設(shè)計
    發(fā)表于 10-27 18:07 ?14次下載

    基于fpga數(shù)字鐘設(shè)計的兩款方案(含程序)

    FPGA平臺為基礎(chǔ),采用VHDL語言在QuartusⅡ開發(fā)環(huán)境下設(shè)計開發(fā)多功能數(shù)字鐘,具有計時、校時、蜂鳴鬧鈴的功能.
    發(fā)表于 11-07 12:01 ?3.3w次閱讀
    基于<b class='flag-5'>fpga</b>的<b class='flag-5'>數(shù)字鐘</b>設(shè)計的兩款<b class='flag-5'>方案</b>(含程序)

    基于Quartus II平臺的多功能數(shù)字鐘的設(shè)計

    的設(shè)計輸入方式,在QuartusⅡ開發(fā)環(huán)境下完成設(shè)計、編譯和仿真,并在FPC;A硬件開發(fā)板上進行測試,實驗證明該設(shè)計方案切實可行,對FPGA的應(yīng)用和數(shù)字鐘的設(shè)計具有一定參考價值。 本文以FPCJA平臺為基礎(chǔ),在QuanusⅡ開發(fā)
    發(fā)表于 11-30 14:57 ?149次下載
    基于Quartus II平臺的多功能<b class='flag-5'>數(shù)字鐘</b>的設(shè)計

    fpga數(shù)字鐘介紹_fpga數(shù)字鐘設(shè)計

    數(shù)字鐘實際上是一個對標準頻率(1HZ)進行計數(shù)的計數(shù)電路。由于計數(shù)的起始時間不可能與標準時間(如北京時間)一致,故需要在電路上加一個校時電路,同時標準的1HZ時間信號必須做到準確穩(wěn)定,通常使用石英晶體振蕩器電路構(gòu)成數(shù)字鐘
    發(fā)表于 01-15 15:37 ?1.1w次閱讀
    <b class='flag-5'>fpga</b><b class='flag-5'>數(shù)字鐘</b>介紹_<b class='flag-5'>fpga</b><b class='flag-5'>數(shù)字鐘</b>設(shè)計

    FPGA多功能數(shù)字鐘系統(tǒng)原理

    FPGA(可編程邏輯門陣列)是一種集成電路芯片,具有可編程的數(shù)字邏輯功能。多功能數(shù)字鐘系統(tǒng)利用FPGA技術(shù)實現(xiàn)了時鐘的顯示、計時、報時等功能。本文將詳細介紹
    的頭像 發(fā)表于 01-02 16:50 ?1616次閱讀