一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA數(shù)字鐘方案設(shè)計(jì)

lPCU_elecfans ? 來源:YXQ ? 2019-07-24 09:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺(tái)上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件實(shí)驗(yàn)箱上進(jìn)行測(cè)試。測(cè)試結(jié)果表明該設(shè)計(jì)方案切實(shí)可行。

EDA(Electronic Design AutomaTI on)又名電子設(shè)計(jì)自動(dòng)化,其基本特征是:以超大規(guī)模可編程邏輯器件,如FPGA,為設(shè)計(jì)載體,以硬件描述語(yǔ)言,如VHDL,為系統(tǒng)邏輯描述的主要表達(dá)方式,以計(jì)算機(jī)、大規(guī)模可編程邏輯器件的開發(fā)軟件及實(shí)驗(yàn)開發(fā)系統(tǒng)為設(shè)計(jì)工具,完成電子系統(tǒng)的設(shè)計(jì)。

使用EDA進(jìn)行電子系統(tǒng)設(shè)計(jì)具有以下特點(diǎn):

1) 用軟件方式設(shè)計(jì)硬件;

2) 用軟件方式設(shè)計(jì)的系統(tǒng)到硬件系統(tǒng)的轉(zhuǎn)換是由有關(guān)開發(fā)軟件自動(dòng)完成的;

3) 設(shè)計(jì)過程中可用有關(guān)軟件進(jìn)行各種仿真;

4) 系統(tǒng)可現(xiàn)場(chǎng)編程,在線升級(jí);

5) 整個(gè)系統(tǒng)可集成在一個(gè)芯片上,體積小、功耗低、可靠性高;

6) 設(shè)計(jì)的移植性好、效率高;

7)適合分工設(shè)計(jì)、團(tuán)隊(duì)協(xié)作。因此,EDA技術(shù)是現(xiàn)代電子設(shè)計(jì)的發(fā)展趨勢(shì)。

1、數(shù)字鐘的設(shè)計(jì)方案

本文以FPGA平臺(tái)為基礎(chǔ),采用VHDL語(yǔ)言在QuartusⅡ開發(fā)環(huán)境下設(shè)計(jì)開發(fā)多功能數(shù)字鐘,具有計(jì)時(shí)、校時(shí)、蜂鳴鬧鈴的功能,具體功能為:

1) 能夠?qū)γ?、分、小時(shí)進(jìn)行正常計(jì)時(shí),每日按24小時(shí)計(jì)時(shí)制,能用八個(gè)七段數(shù)碼管進(jìn)行友好界面的顯示;

2) 具有復(fù)位功能,可以對(duì)當(dāng)前時(shí)間進(jìn)行清零;

3) 能夠?qū)﹄娮?a href="http://www.www27dydycom.cn/tags/時(shí)鐘/" target="_blank">時(shí)鐘進(jìn)行時(shí)分秒設(shè)置,方便在時(shí)鐘跑錯(cuò)時(shí)進(jìn)行校正;

4) 能夠設(shè)定電子鬧鐘,在指定的時(shí)間驅(qū)動(dòng)蜂鳴器等外設(shè)工作,引起使用者注意;

5) 電子鐘具有溢出警報(bào)功能,當(dāng)小時(shí)數(shù)超過24時(shí),用一個(gè)LED小燈進(jìn)行溢出警報(bào)說明,然后從00—00—00開始從新計(jì)時(shí),此功能可以使電子鐘很方便的擴(kuò)展為萬年歷。

我們采用自頂向下的層次化設(shè)計(jì)方法進(jìn)行設(shè)計(jì),其輸入為狀態(tài)選擇信號(hào)(使用一個(gè)2位二進(jìn)制表示選擇,00正常運(yùn)行或顯示鬧鈴信息,01設(shè)置秒,10設(shè)置分,11設(shè)置時(shí))、復(fù)位信號(hào)、鬧鈴開關(guān)(配合狀態(tài)選擇信號(hào)進(jìn)行鬧鈴的設(shè)置)、1 Hz的計(jì)時(shí)時(shí)鐘信號(hào)和1 kHz的掃描時(shí)鐘信號(hào);輸出為時(shí)、分、秒數(shù)字顯示(這里使用了8個(gè)共陰極的七段數(shù)碼管作為顯示輸出)、鬧鐘蜂鳴、溢出信號(hào)。系統(tǒng)由狀態(tài)選擇模塊、時(shí)、分、秒計(jì)時(shí)校時(shí)模塊、顯示與鬧鈴模塊組成。數(shù)字鐘的系統(tǒng)框圖圖如圖1所示。

2、核心模塊設(shè)計(jì)

2.1 狀態(tài)選擇模塊設(shè)計(jì)

該模塊主要功能其實(shí)是對(duì)輸入端的匯總,然后根據(jù)設(shè)置方法對(duì)不同的模塊進(jìn)行使能和參數(shù)傳遞,輸出不同的信令signaling控制到各個(gè)模塊,使每個(gè)模塊工作在一個(gè)有序的狀態(tài)。狀態(tài)選擇模塊的電路描述如圖2所示,具體說明如下:當(dāng)輸入一個(gè)脈沖到復(fù)位鍵reset時(shí),數(shù)字鐘啟動(dòng)并對(duì)時(shí)間清零。

鬧鈴鍵clock=0時(shí),模塊根據(jù)狀態(tài)選擇鍵IS_SET輸出不同秒、分、時(shí)信令到秒、分、時(shí)計(jì)時(shí)校時(shí)模塊,控制這些模塊的運(yùn)行狀態(tài)。此時(shí),當(dāng)IS_SET=00時(shí)為正常計(jì)時(shí)狀態(tài),秒、分、時(shí)的輸出信令均為80;IS_SET=01時(shí)為秒校時(shí)狀態(tài),輸出秒信令S_signaling為時(shí)間輸入TI me(顯然該輸出小于60),而輸出分信令M_signaling和時(shí)信令H_signaling均為100,表示暫停分、時(shí)計(jì)時(shí);

IS_SET=10和11時(shí)則分別為分和時(shí)的校時(shí)狀態(tài)。鬧鈴鍵clock=1時(shí),當(dāng)IS_SET=10和11時(shí)分別設(shè)置鬧鈴的分、時(shí)為時(shí)間輸入TI me并將設(shè)置的鬧鈴時(shí)間輸出到“顯示與鬧鈴模塊”中保存;當(dāng)IS_SET=00時(shí),輸出out_clock=1,控制顯示與鬧鈴模塊顯示設(shè)置的鬧鈴時(shí)間。注意,當(dāng)鬧鈴鍵clock=1時(shí),計(jì)時(shí)正常運(yùn)行,不論IS_SET如何設(shè)置,秒、分、時(shí)的輸出信令均為80。

2.2 計(jì)時(shí)校時(shí)模塊設(shè)計(jì)

該模塊用于時(shí)、分、秒的計(jì)時(shí)校時(shí),根據(jù)狀態(tài)選擇模塊傳輸過來的信令signaling分別進(jìn)行計(jì)時(shí)和校時(shí)。時(shí)、分、秒計(jì)時(shí)校時(shí)模塊是一樣的,只是分秒的進(jìn)位為60,而小時(shí)的進(jìn)位為24。

我們?cè)趯?shí)體聲明中的使用generic變量定義一個(gè)numn,該值設(shè)置進(jìn)制為60或24,通過修改numn值就完成分、秒計(jì)時(shí)模塊到小時(shí)計(jì)時(shí)模塊的轉(zhuǎn)換。模塊的輸入為掃描時(shí)鐘、計(jì)時(shí)時(shí)鐘和信令signaling,輸出為輸出時(shí)間高位TI me_h和輸出時(shí)間低位time_l,以及進(jìn)位clk_jin。

計(jì)時(shí)校時(shí)模塊的電路描述如圖3所示,具體說明如下:每當(dāng)掃描時(shí)鐘上升沿時(shí),啟動(dòng)進(jìn)程,并根據(jù)信令signaling執(zhí)行不同操作.

1)當(dāng)signaling

2)當(dāng)signaling=80時(shí),模塊正常計(jì)時(shí),通過判斷計(jì)時(shí)時(shí)鐘信號(hào)是否為上升沿進(jìn)行計(jì)數(shù)自加操作,秒計(jì)時(shí)校時(shí)模塊的計(jì)時(shí)時(shí)鐘為1Hz的方波信號(hào),分和小時(shí)計(jì)時(shí)校時(shí)模塊的計(jì)時(shí)時(shí)鐘為前一個(gè)模塊進(jìn)位過來的clk_jin信號(hào);

3)當(dāng)signaling=100時(shí),為暫停狀態(tài),此時(shí)其他計(jì)時(shí)校時(shí)模塊正在校時(shí),本模塊計(jì)時(shí)暫停。為了便于顯示,本模塊將時(shí)間count分位為時(shí)間高位time_h和時(shí)間低位time_l,并輸出到顯示與鬧鈴模塊。

2.3 顯示、鬧鈴模塊設(shè)計(jì)

本模塊是數(shù)字鐘系統(tǒng)中的輸出模塊,用于輸出LED數(shù)字顯示和鬧鈴,其輸入為掃描時(shí)鐘,從計(jì)時(shí)校時(shí)模塊輸出的秒低位、秒高位、分低位、分高位、時(shí)低位、時(shí)高位信號(hào)和狀態(tài)選擇模塊輸出的鬧鈴顯示Nao_En鬧鈴時(shí)間Nan_In。

如果Nao_En=0則正常顯示時(shí)間,當(dāng)Nao_En=1時(shí),在LED數(shù)碼管上顯示鬧鐘時(shí)間。當(dāng)當(dāng)前時(shí)間與保存的鬧鈴時(shí)間Nan_In相同時(shí),蜂鳴器鳴響1 min。這里我們使用了八個(gè)共陰極的七段數(shù)碼管顯示時(shí)間,當(dāng)選位信號(hào)sel=“01111111”時(shí),第一個(gè)數(shù)碼管顯示數(shù)字,其他七位不顯示。

我們通過動(dòng)態(tài)掃描,輪流顯示秒低位sec_ge、秒高位sec_shi、分低位min_ge、分高位min_shi、時(shí)低位hour_ge、時(shí)高位hour_shi共6路信號(hào),當(dāng)掃描時(shí)鐘sanc_clk頻率高于28 Hz時(shí),由于人眼的視覺殘留效果,使得這6路信號(hào)看上去是同時(shí)顯示在6個(gè)七段數(shù)碼管上。顯示、鬧鈴模塊電路描述如圖4所示。

總結(jié)

在QuartusⅡ軟件開發(fā)平臺(tái)上,采用“自頂向下設(shè)計(jì),自底向上實(shí)現(xiàn)”的方法完成了數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn)。

其基本過程如下:

1) 完成數(shù)字鐘的總體設(shè)計(jì);

2) 完成各個(gè)底層模塊的設(shè)計(jì)和波形仿真:底層模塊采用VHDL語(yǔ)言編寫,在編譯和仿真成功后,對(duì)其進(jìn)行封裝;

3) 完成數(shù)字鐘的頂層電路設(shè)計(jì):根據(jù)數(shù)字鐘的系統(tǒng)框圖(圖1)在QuartusⅡ中采用電路原理圖方式,調(diào)用封裝好的底層模塊,完成頂層電路圖的設(shè)計(jì);

4) 對(duì)頂層電路進(jìn)行編譯和仿真,結(jié)果表明仿真波形符合設(shè)計(jì)要求;

5)進(jìn)行引腳分配,再編譯后,將下載文件下載到FPGA開發(fā)板中進(jìn)行驗(yàn)證和調(diào)試。測(cè)試結(jié)果表明數(shù)碼管能正確的顯示計(jì)時(shí)時(shí)間,能通過按鍵調(diào)整時(shí)間,能實(shí)現(xiàn)整點(diǎn)報(bào)時(shí),完全符合設(shè)計(jì)要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    428

    瀏覽量

    27340
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1639

    瀏覽量

    81903

原文標(biāo)題:如何做FPGA數(shù)字鐘方案?從封裝、原理圖到調(diào)試,教你一套全流程設(shè)計(jì)方法!

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計(jì)

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計(jì)
    的頭像 發(fā)表于 06-08 09:41 ?1.1w次閱讀
    基于<b class='flag-5'>FPGA</b> vivado 17.2 的<b class='flag-5'>數(shù)字鐘</b>設(shè)計(jì)

    基于FPGA數(shù)字鐘設(shè)計(jì)

    基于FPGA數(shù)字鐘設(shè)計(jì)
    發(fā)表于 03-16 10:07

    基于FPGA顯示數(shù)字鐘

    用Verilog HDL語(yǔ)言實(shí)現(xiàn),通過VGA在LCD顯示針式數(shù)字鐘,像windows右下角 日期和時(shí)間 屬性那個(gè)鐘那樣。我想問的是如何從RAM里讀取各個(gè)圖片然后顯示出來,或通過改變圖片屬性來達(dá)到每秒刷新一下各針的位置
    發(fā)表于 09-25 09:31

    基于FPGA的LCD12864顯示的數(shù)字鐘

    求一個(gè)基于FPGA的LCD12864顯示的數(shù)字鐘 VHDL或verilog都行
    發(fā)表于 08-22 14:50

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計(jì)

    基于FPGA vivado 17.2 的數(shù)字鐘設(shè)計(jì)目的:熟悉vivado 的開發(fā)流程以及設(shè)計(jì)方法附件:
    發(fā)表于 12-13 10:16

    數(shù)字鐘的設(shè)計(jì)任務(wù)及功能要求

    數(shù)字鐘一、數(shù)字鐘的設(shè)計(jì)任務(wù)及功能要求l 基本功能1.準(zhǔn)確計(jì)時(shí),并顯示時(shí),分,秒;2.小時(shí)的計(jì)時(shí)為二十四進(jìn)制,分和秒為六十進(jìn)制;3.可以對(duì)時(shí)間進(jìn)行校正;l 擴(kuò)展功能1.時(shí)間到達(dá)整點(diǎn)進(jìn)行蜂鳴報(bào)時(shí)1分鐘;2.實(shí)現(xiàn)任意時(shí)間的定時(shí),進(jìn)行鬧鈴一分鐘;二、
    發(fā)表于 07-29 07:16

    多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn)

    多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn)一、實(shí)驗(yàn)?zāi)康?nbsp;1.掌握數(shù)字鐘的設(shè)計(jì)原理。 2.用微機(jī)實(shí)驗(yàn)平臺(tái)實(shí)現(xiàn)數(shù)字鐘。 3.分析比較微機(jī)實(shí)現(xiàn)的數(shù)字鐘和其他方法實(shí)現(xiàn)的數(shù)
    發(fā)表于 05-03 11:38 ?477次下載

    數(shù)字鐘原理框圖

    數(shù)字鐘原理框圖 數(shù)字鐘系統(tǒng)構(gòu)成1、數(shù)字鐘的構(gòu)成
    發(fā)表于 07-05 12:10 ?1.1w次閱讀
    <b class='flag-5'>數(shù)字鐘</b>原理框圖

    數(shù)字鐘設(shè)計(jì)方案

    數(shù)字鐘與機(jī)械鐘相比具有更高的準(zhǔn)確性和直觀性,具有更長(zhǎng)的使用壽命,已得到廣泛的使用。數(shù)字鐘的設(shè)計(jì)方法有許多種,例如可用中小規(guī)模集成電路組成電子鐘.
    發(fā)表于 12-21 09:25 ?828次下載
    <b class='flag-5'>數(shù)字鐘</b>設(shè)計(jì)<b class='flag-5'>方案</b>

    基于FPGA和Quartus II的多功能數(shù)字鐘設(shè)計(jì)與實(shí)現(xiàn)

    本文以FPGA平臺(tái)為基礎(chǔ),在QuartusⅡ開發(fā)環(huán)境下設(shè)計(jì)開發(fā)多功能數(shù)字鐘。數(shù)字鐘實(shí)現(xiàn)計(jì)時(shí)\校時(shí)\整點(diǎn)報(bào)時(shí)\世界時(shí)鐘功能.
    發(fā)表于 12-18 11:51 ?4w次閱讀

    華清遠(yuǎn)見FPGA代碼-基于NIOSII處理器的數(shù)字鐘設(shè)計(jì)

    華清遠(yuǎn)見FPGA代碼-基于NIOSII處理器的數(shù)字鐘設(shè)計(jì)
    發(fā)表于 10-27 18:07 ?14次下載

    基于fpga數(shù)字鐘設(shè)計(jì)的兩款方案(含程序)

    FPGA平臺(tái)為基礎(chǔ),采用VHDL語(yǔ)言在QuartusⅡ開發(fā)環(huán)境下設(shè)計(jì)開發(fā)多功能數(shù)字鐘,具有計(jì)時(shí)、校時(shí)、蜂鳴鬧鈴的功能.
    發(fā)表于 11-07 12:01 ?3.3w次閱讀
    基于<b class='flag-5'>fpga</b>的<b class='flag-5'>數(shù)字鐘</b>設(shè)計(jì)的兩款<b class='flag-5'>方案</b>(含程序)

    基于Quartus II平臺(tái)的多功能數(shù)字鐘的設(shè)計(jì)

    的設(shè)計(jì)輸入方式,在QuartusⅡ開發(fā)環(huán)境下完成設(shè)計(jì)、編譯和仿真,并在FPC;A硬件開發(fā)板上進(jìn)行測(cè)試,實(shí)驗(yàn)證明該設(shè)計(jì)方案切實(shí)可行,對(duì)FPGA的應(yīng)用和數(shù)字鐘的設(shè)計(jì)具有一定參考價(jià)值。 本文以FPCJA平臺(tái)為基礎(chǔ),在QuanusⅡ開發(fā)
    發(fā)表于 11-30 14:57 ?150次下載
    基于Quartus II平臺(tái)的多功能<b class='flag-5'>數(shù)字鐘</b>的設(shè)計(jì)

    fpga數(shù)字鐘介紹_fpga數(shù)字鐘設(shè)計(jì)

    數(shù)字鐘實(shí)際上是一個(gè)對(duì)標(biāo)準(zhǔn)頻率(1HZ)進(jìn)行計(jì)數(shù)的計(jì)數(shù)電路。由于計(jì)數(shù)的起始時(shí)間不可能與標(biāo)準(zhǔn)時(shí)間(如北京時(shí)間)一致,故需要在電路上加一個(gè)校時(shí)電路,同時(shí)標(biāo)準(zhǔn)的1HZ時(shí)間信號(hào)必須做到準(zhǔn)確穩(wěn)定,通常使用石英晶體振蕩器電路構(gòu)成數(shù)字鐘
    發(fā)表于 01-15 15:37 ?1.1w次閱讀
    <b class='flag-5'>fpga</b><b class='flag-5'>數(shù)字鐘</b>介紹_<b class='flag-5'>fpga</b><b class='flag-5'>數(shù)字鐘</b>設(shè)計(jì)

    FPGA多功能數(shù)字鐘系統(tǒng)原理

    FPGA(可編程邏輯門陣列)是一種集成電路芯片,具有可編程的數(shù)字邏輯功能。多功能數(shù)字鐘系統(tǒng)利用FPGA技術(shù)實(shí)現(xiàn)了時(shí)鐘的顯示、計(jì)時(shí)、報(bào)時(shí)等功能。本文將詳細(xì)介紹
    的頭像 發(fā)表于 01-02 16:50 ?1833次閱讀