一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于半導(dǎo)體制程/工藝/生產(chǎn)的性能分析和介紹

lC49_半導(dǎo)體 ? 來源:djl ? 2019-09-03 15:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

三星宣布全新的 10nm LPP 工藝已經(jīng)投產(chǎn)了,而 LPP 工藝相比驍龍835使用的 LPE 工藝,性能提升了10%,功耗下降了15%。但作為一個辣雞小編,其實我是看不太懂的,都是10nm制程,怎么還能提升性能呢?這些 LPP、LPE 都是指的什么,還有之前看到的 FinFET 這些詞又都指的什么?相信和小編有同樣疑問的讀者不在少數(shù),索性今天我們就來刨根問底一番,看看現(xiàn)在火熱的半導(dǎo)體究竟有哪些秘密。

制程的秘密:多少nm很重要嗎?

摩爾定律大家肯定都知道:每過18個月,單位面積上的晶體管數(shù)量增加一倍嘛!然而多年來半導(dǎo)體制程從65nm到32nm,再到28nm,還有近兩年的14nm、16nm和10nm,感覺也沒什么規(guī)律??!這里我們就需要認識一下尺寸的計算方式,以及“半代升級”和“整代升級”的概念了。

首先,單位面積內(nèi)晶體管數(shù)量翻倍并不意味著制程就要縮小一半,縮小一半的話單位面積晶體管數(shù)量不就翻4倍嗎?所以如果要保證兩倍的成長,那么整代升級應(yīng)該乘以0.7。所以從14nm 到10nm,以及后面從10nm 到7nm,都是遵循了摩爾定律的整代升級。

關(guān)于半導(dǎo)體制程/工藝/生產(chǎn)的性能分析和介紹

但是在幾年以前,我們卻經(jīng)歷過一段“半代升級”的風(fēng)潮,打破了0.7的規(guī)律。在 40nm 前后幾年,正好是存儲器需求飛速發(fā)展的時間段,考慮到0.9倍的制程升級就能將閃存容量提升1.24倍,且0.9倍的升級技術(shù)簡單,半年就能完成,所以不少代工廠開始“半代升級”制程來幫助 NAND 閃存廠商搶占市場。

正常來說制程升級應(yīng)該是45nm—32nm—22nm—14nm—10nm,也就是經(jīng)典的Tick Tock。但是臺積電當年在 45nm 之后卻推出40nm,這也迫使英特爾和三星等廠商打破了規(guī)律,在2010年前后啟用了 NAND 專屬的 35nm 制程(有趣的是華為海思四核也用了35nm 制程)。而雞賊的臺積電后來又跳到 28nm,搶占制程高地,這顯然讓英特爾和三星很不開心,所以后期三星和英特爾都回到了正常的升級策略,并且從那以后,英特爾就一直對半代升級嗤之以鼻(惱羞成怒)。

而臺積電在堅持了 20nm 和 16nm 兩代之后,也主動回到了 10nm 的正軌。原因非常簡單,因為 NAND 顆粒并不是制程越小性能越好,20nm 之后就會發(fā)生嚴重的電子干擾,所以在 20nm 制程后,各大廠商都轉(zhuǎn)向了3D NAND 技術(shù)(如果大家對閃存有興趣我們今后也可以科普),再往后大家也不在 NAND 的制程上較勁了。

工藝的秘密:這些字母其實很好懂

至于后綴的那些英文其實也不難理解,比如 FinFET 工藝(注意哦,多少納米叫制程,而后綴指的是工藝),這一工藝最早由英特爾在22nm 制程時提出,而現(xiàn)在英特爾、臺積電和三星都用的FinFET 。

因為制程中 22nm 是指每個晶體管中兩個柵極之間的距離,所以 22nm 并不是指晶體管尺寸,一般一個 22nm 制程的晶體管尺寸高達 90nm ,而柵極間距越小電子流動的時間就越短,所以性能就提升了。但是隨著柵極距離越來越小,絕緣效果就會下降導(dǎo)致漏電,所以每經(jīng)過幾代制程升級,就需要有一次工藝升級來解決這個問題。FinFET 之前已經(jīng)有過High-K、HKMG 等工藝了,而 FinFET 之后,我們還會見證 FD-SOI 、GAA的競爭。

關(guān)于半導(dǎo)體制程/工藝/生產(chǎn)的性能分析和介紹

至于 FinFET 的原理,它的全稱是“鰭式場效晶體管”,簡單說來就是講柵極之間的絕緣層加高,來增強絕緣效果減少漏電現(xiàn)象,是不是覺得挺傻瓜的?但往往是看起來很簡單的想法,實現(xiàn)起來卻無比困難。

關(guān)于半導(dǎo)體制程/工藝/生產(chǎn)的性能分析和介紹

說完了 FinFET,我們還有最后一個后綴,就是昨天報道中的 LPP、LPE 了,其實這些指的都是同一代工藝中的不同種類,比如 LPE(Low Power Early) 指早期低功耗工藝,而 LPP(Low Power Plus)指成熟的低功耗工藝,而適用于移動設(shè)備的 LP 系列其實還包含 LPC、LPU 。而且這些后綴并不是10nm 專屬,三星 FinFET 工藝都是這樣的命名方式,比如14nm FinFET 中,驍龍820是 LPP,而驍龍821則是 LPU。

關(guān)于半導(dǎo)體制程/工藝/生產(chǎn)的性能分析和介紹

并且除了 LP 系列之外,當然還有主打高性能的 HP(High Performance)系列, 這其中又分為很多種,這里就不展開講了。但是這也只是三星芯片的劃分方法,像臺積電雖然也是 FinFET 工藝,但是卻分為了FinFET Plus、FinFET Compact 等幾種。

生產(chǎn)的秘密:光刻機被卡脖子啦!

說完了技術(shù),我們最后不如落到生產(chǎn)上聊一聊?畢竟隨著工藝的提升,對于生產(chǎn)設(shè)備的要求也越來越高了,過去各家在蝕刻晶圓的過程中用的都是深紫外光微影系統(tǒng),簡稱 DUV,而隨著制程超過10nm,現(xiàn)在 DUV 已經(jīng)滿足不了精度要求,這時極紫外光微影系統(tǒng)(EUV)就上線了。

說到 EUV 是不是覺得很眼熟?沒錯,不久前三星剛剛以1.5億歐元每臺的價格從 ASML 訂購了10臺 EUV ,然而 ASML 這么久也一共才生產(chǎn)了23臺,很顯然,三星是想在 8nm/7nm 時代搶占先機。這已經(jīng)不是他們第一次這么做了,當初在 OLED 的發(fā)展初期,他們就買走了市面上僅有7臺蒸鍍機中的5臺(蒸鍍是OLED 生產(chǎn)中的重要步驟),借此延緩了 LG 和京東方的 OLED 生產(chǎn)計劃。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28918

    瀏覽量

    237955
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10020

    瀏覽量

    141684
  • 光刻機
    +關(guān)注

    關(guān)注

    31

    文章

    1167

    瀏覽量

    48197
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    最全最詳盡的半導(dǎo)體制造技術(shù)資料,涵蓋晶圓工藝到后端封測

    資料介紹 此文檔是最詳盡最完整介紹半導(dǎo)體前端工藝和后端制程的書籍,作者是美國人Michael Quirk。看完相信你對整個芯片制造流程會非常
    發(fā)表于 04-15 13:52

    芯片制造-半導(dǎo)體工藝制程實用教程

    芯片制造-半導(dǎo)體工藝制程實用教程學(xué)習(xí)筆記[/hide]
    發(fā)表于 11-18 11:44

    半導(dǎo)體制程簡介

    `半導(dǎo)體制程簡介微機電制作技術(shù),尤其是最大宗以硅半導(dǎo)體為基礎(chǔ)的微細加工技術(shù)(silicon- based micromachining),原本就肇源于半導(dǎo)體組件的制程技術(shù),所以必須先
    發(fā)表于 08-28 11:55

    半導(dǎo)體制工藝》學(xué)習(xí)筆記

    `《半導(dǎo)體制工藝》學(xué)習(xí)筆記`
    發(fā)表于 08-20 19:40

    半導(dǎo)體制程

    的積體電路所組成,我們的晶圓要通過氧化層成長、微影技術(shù)、蝕刻、清洗、雜質(zhì)擴散、離子植入及薄膜沉積等技術(shù),所須制程多達二百至三百個步驟。半導(dǎo)體制程的繁雜性是為了確保每一個元器件的電性參數(shù)和性能,那么他的原理又是
    發(fā)表于 11-08 11:10

    半導(dǎo)體制造企業(yè)未來分析

    們的投入中,80%的開支會用于先進產(chǎn)能擴增,包括7nm、5nm及3nm,另外20%主要用于先進封裝及特殊制程。而先進工藝中所用到的EUV極紫外光刻機,一臺設(shè)備的單價就可以達到1.2億美元,可見半導(dǎo)體
    發(fā)表于 02-27 10:42

    半導(dǎo)體制造的難點匯總

    開發(fā)中心和批量生產(chǎn)工廠的設(shè)備相同,在同樣的工藝條件下也未必能夠得到同樣的結(jié)果。一般情況下難以得到相同的結(jié)果。這是因為即使是同樣的設(shè)備,兩臺機器之間也會存在微小的性能差異。這種差異稱作機差。機差可以說是
    發(fā)表于 09-02 18:02

    半導(dǎo)體制造車間的環(huán)境與生產(chǎn)要求以及設(shè)施規(guī)劃

    。這樣,半導(dǎo)體工廠投產(chǎn)以后整體生產(chǎn)系統(tǒng)才能發(fā)揮最大的生產(chǎn)效能。特別是迅速發(fā)展的亞微米工藝生產(chǎn)場所空氣潔凈度要求特別高,所有
    發(fā)表于 09-24 15:17

    半導(dǎo)體工藝幾種工藝制程介紹

      半導(dǎo)體發(fā)展至今,無論是從結(jié)構(gòu)和加工技術(shù)多方面都發(fā)生了很多的改進,如同Gordon E. Moore老大哥預(yù)測的一樣,半導(dǎo)體器件的規(guī)格在不斷的縮小,芯片的集成度也在不斷提升,工藝制程
    發(fā)表于 12-10 06:55

    從7nm到5nm,半導(dǎo)體制程 精選資料分享

    從7nm到5nm,半導(dǎo)體制程芯片的制造工藝常常用XXnm來表示,比如Intel最新的六代酷睿系列CPU就采用Intel自家的14nm++制造工藝。所謂的XXnm指的是集成電路的MOSFET晶體管柵極
    發(fā)表于 07-29 07:19

    圖解半導(dǎo)體制程概論1

    圖解半導(dǎo)體制程概論1 █  半導(dǎo)體的物理特性及電氣特性 【
    發(fā)表于 03-01 17:00 ?7661次閱讀

    先進半導(dǎo)體工藝會給芯片成本帶來多少變化?

    先進工藝制程成本的變化是一個有些爭議的問題。成本問題是一個復(fù)雜的問題,有許多因素會影響半導(dǎo)體制程成本。本文將討論關(guān)于半導(dǎo)體制程的種種因素以及
    發(fā)表于 12-20 02:14 ?2572次閱讀
    先進<b class='flag-5'>半導(dǎo)體</b>的<b class='flag-5'>工藝</b>會給芯片成本帶來多少變化?

    半導(dǎo)體制工藝教程的詳細資料免費下載

    本文檔的主要內(nèi)容詳細介紹的是半導(dǎo)體制工藝教程的詳細資料免費下載主要內(nèi)容包括了:1.1 引言 1.2基本半導(dǎo)體元器件結(jié)構(gòu) 1.3半導(dǎo)體器件
    發(fā)表于 11-19 08:00 ?221次下載
    <b class='flag-5'>半導(dǎo)體制</b>造<b class='flag-5'>工藝</b>教程的詳細資料免費下載

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化
    的頭像 發(fā)表于 11-29 15:14 ?2173次閱讀
    [<b class='flag-5'>半導(dǎo)體</b>前端<b class='flag-5'>工藝</b>:第二篇] <b class='flag-5'>半導(dǎo)體制程</b><b class='flag-5'>工藝</b>概覽與氧化

    半導(dǎo)體制冷機chiller在半導(dǎo)體工藝制程中的高精度溫控應(yīng)用解析

    半導(dǎo)體制造領(lǐng)域,工藝制程對溫度控制的精度和響應(yīng)速度要求嚴苛。半導(dǎo)體制冷機chiller實現(xiàn)快速升降溫及±0.5℃精度控制。一、半導(dǎo)體制冷機
    的頭像 發(fā)表于 05-22 15:31 ?382次閱讀
    <b class='flag-5'>半導(dǎo)體制</b>冷機chiller在<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>工藝</b><b class='flag-5'>制程</b>中的高精度溫控應(yīng)用解析