一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡要解析先進(jìn)封裝的優(yōu)點(diǎn)和缺陷

lC49_半導(dǎo)體 ? 來源:djl ? 作者:Ann Steffora Mutschle ? 2019-09-05 09:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在 SoC 上集成更多功能的難度越來越大,這促使著整個芯片行業(yè)對新封裝方法的探索,其中既有更復(fù)雜的集成 SoC,也有多芯片封裝等形式的先進(jìn)封裝。

截至目前,這一領(lǐng)域的大部分工作都是高度定制化的。但隨著先進(jìn)封裝日益主流,差距也在開始出現(xiàn)。

“IC 封裝在過去 10 年中取得了非常顯著的進(jìn)展,但 IC 封裝今天所能應(yīng)對的復(fù)雜度還相當(dāng)有限?!?a href="http://www.www27dydycom.cn/v/tag/1053/" target="_blank">eda2asic Consulting 總裁 Herb Reiter 說,“正如我們所見,價值創(chuàng)造正越來越多地轉(zhuǎn)向封裝而且封裝與硅方面的合作也越來越多,我們遇到了一個讓人頭疼的大問題,因?yàn)槟壳斑€沒有什么 die-封裝聯(lián)合設(shè)計流程。從硅領(lǐng)域向封裝領(lǐng)域輸送信息是非常困難的,而硅領(lǐng)域要從封裝領(lǐng)域獲取反饋信息甚至還要更加困難,但這樣才能聯(lián)合優(yōu)化這兩個領(lǐng)域?!?/p>

簡要解析先進(jìn)封裝的優(yōu)點(diǎn)和缺陷

圖 1:超越摩爾定律,來自 Cadence

要取得成功,封裝必須接近由摩爾定律擴(kuò)展所帶來的 PRA 收益,而更快的上市時間還能帶來額外的收益。

“但隨著工程開發(fā)團(tuán)隊成功實(shí)現(xiàn)這些多 die 異構(gòu)設(shè)計,在一個封裝中放入更多內(nèi)容的難度也會越來越大?!?a href="http://www.www27dydycom.cn/tags/西門子/" target="_blank">西門子一個業(yè)務(wù)部門 Mentor 的產(chǎn)品營銷經(jīng)理 Keith Felton 表示,“在紙面上這看起來很合情合理。你可以混合技術(shù)節(jié)點(diǎn)、工藝,你可以將具有不同功能的不同異構(gòu)芯片放到一起,將它們與 interposer 一起組合到同一個封裝中,然后基本上你就得到了一個非常好的可工作的子系統(tǒng),而且?guī)缀蹙拖袷窃趩蝹€ SoC 中一樣高效。理論上,這僅需遠(yuǎn)遠(yuǎn)更低的成本和風(fēng)險就能接近 SoC 的性能表現(xiàn)。它的面積會多一點(diǎn)點(diǎn),高度也會多一點(diǎn)點(diǎn),但現(xiàn)在他們正在解決這些問題?!?/p>

他們想在每個方面都能趕上?!吧踔?a href="http://www.www27dydycom.cn/tags/英特爾/" target="_blank">英特爾也脫離了更小更小更小的‘經(jīng)典’摩爾定律算法,因?yàn)檫@個東西沒效了?!監(jiān)ptimal+ 全球營銷副總裁 David Park 表示,“他們做的是開始進(jìn)軍多芯片封裝、多芯片模塊,因?yàn)檫@比試圖將所有東西都放在 28nm 等節(jié)點(diǎn)上要容易得多?!覀儠?shù)字邏輯放在 28nm,但讓模擬部分留在 45nm,因?yàn)檫@樣效果很好,然后我們會在基板上將它們連接起來?!@差不多就是人們繞過摩爾定律的方式——通過某種類型的 interposer 將多個芯片組合到一起。這樣他們就能將具有收益的小特征尺寸和能提供更高魯棒性和質(zhì)量的更大特征尺寸組合到一起?!?/p>

簡要解析先進(jìn)封裝的優(yōu)點(diǎn)和缺陷

圖 2:英特爾的 EMIB 方法,來自英特爾

集成方面的問題

盡管這項工藝的細(xì)節(jié)設(shè)計和布局部分已經(jīng)得到了很好的理解,但要將芯片與 interposer 放到一起并找到正確的連接方法卻并不輕松?!斑^去這通常是在紙面上完成的,還有每個人都在談的 bump ball spreadsheet,這是這個工藝的代名詞?!盕elton 說,“但這是靜態(tài)文檔,不是真正的設(shè)計工具。它們無助于你了解其中的權(quán)衡。它們不會給你的連接是否正確提供任何反饋。它們只是記錄了你按順序做的事情的文檔,以便你能將其提供給別人,所以它們只是靜態(tài)的文檔,實(shí)際沒什么用。盡管可能看起來很不錯,但從信號集成的角度和熱分析的角度看,這可能是無效的?!?/p>

一旦物理布局完成,就要驗(yàn)證設(shè)計,這又會增加潛在的雷區(qū)。如果一開始就在邏輯連接各個部分之間出了錯,當(dāng)你進(jìn)入最后的設(shè)計階段并在驗(yàn)證過程中發(fā)現(xiàn)問題時,就會需要大量返工。Felton 說:“如果你和你的代工廠和 OSAT 鎖定了生產(chǎn)時間,這就會變得非常困難。你實(shí)際上就會錯過他們的生產(chǎn)計劃安排?!?/p>

為了避免這些問題,一些設(shè)計團(tuán)隊已經(jīng)開始關(guān)注在系統(tǒng)層面上創(chuàng)造前期設(shè)計原型——基本上就是創(chuàng)造整個設(shè)計的數(shù)字模型。這讓他們可以從頂部 die 一直到 package ball 或甚至到印制電路板上一路跟蹤導(dǎo)通性,而且也可以在該模型上修改設(shè)計,然后將其送入仿真工具。但從多個來源組合數(shù)據(jù)以構(gòu)建整個封裝結(jié)構(gòu)的邏輯原型并不是簡單的工作。

Felton 說:“即使你是一家無晶圓廠半導(dǎo)體公司,你也不需要設(shè)計放入設(shè)備的所有芯片。你可能會從一些公司那里得到內(nèi)存堆?;?memory cube,你可能會使用你自己設(shè)計的處理器微控制器,但也會使用其它現(xiàn)成可用的器件。通常你需要 Verilog 網(wǎng)表(netlist)這樣的東西,你也需要其它 die 的某種形式的 footprint 模型,實(shí)體 footprint 通常是以 GDS 形式提供的。你可能會得到一個 SPICE 網(wǎng)表或一個 Verilog 頂級網(wǎng)表,但你還是要將所有這些組合到一起并且保證你的組合方式是正確的?!?/p>

此外,針對這些組合到一起的單個器件的邏輯模型,必須為這種物理數(shù)字模型進(jìn)行布局與原理圖驗(yàn)證。

一旦創(chuàng)造出了驗(yàn)證過的模型并且得到了正確的邏輯驗(yàn)證,那就有可能開始要在 die 的封裝方式上做一些權(quán)衡——用并排結(jié)構(gòu)還是垂直結(jié)構(gòu)、應(yīng)該使用什么類型的封裝和互連。

Felton 說:“一些人試圖使用原理圖捕獲(schematic capture)。他們試圖繪制符號來表示 die,他們試圖導(dǎo)入 Verilog 網(wǎng)表作為 die 的主體。然后他們會在上面連接外部端口。你又帶來了另一層不正確連接的風(fēng)險。這有很大的風(fēng)險。也可能有好處,你可以將其看作是一副生動的原理圖,這可能對工程師而言非常有用。但將不同的數(shù)據(jù)部分放到一起,正確連接,然后以此為基礎(chǔ)向前發(fā)展,這個過程中存在非常多的風(fēng)險。通常他們會發(fā)現(xiàn),在他們進(jìn)入實(shí)體設(shè)計階段時會有 LVS 錯誤,所以他們必須返回去調(diào)試這個錯誤出現(xiàn)的確切位置。是不是原來的 Verilog 網(wǎng)絡(luò)不正確,還是在構(gòu)建原理圖時 Verilog 端口映射得不對?人們已經(jīng)試過使用原理圖了,但這沒法提供任何實(shí)體方面的理解,因?yàn)檫@是平面的靜態(tài)的,沒法說明在 3D 情況的狀況?!?/p>

人類因素

說服設(shè)計工程師使用新方法也并不容易。

Felton 說:“如果你看看我們今天的客戶,我可以說有 30% 在嘗試使用新方法,但這要在設(shè)計工藝和設(shè)計流程上做根本性的改變。首先,你需要讓這些設(shè)計師用那種方式思考,這可能需要時間。他們已經(jīng)知道該怎么做一些事了。他們知道這并不完美,但是有效。而且他們知道在任何不得不改變的時候,都只會帶來更大的風(fēng)險,所以他們會后撤,直到他們解決這個問題或遭遇災(zāi)難性的失敗?!?/p>

另外設(shè)計和封裝團(tuán)隊往往工作在不同的管理層面上。這些團(tuán)隊往往會被人為地拉入一個組,這么做并不總是很有用的,因?yàn)檫@個組中的人往往分散在世界的不同地理位置。這里的關(guān)鍵是要能安全地來回傳遞設(shè)計的改變和模型。

通過為他們定義一種更好更智能的數(shù)據(jù)交換流程,很多公司才能采用這種方法,而不是迫使他們的團(tuán)隊聚到一起或處在同樣的管理結(jié)構(gòu)層次中。而這又會真正落入到所有數(shù)據(jù)的產(chǎn)品生命周期管理中。

“在 SoC 設(shè)計領(lǐng)域的 IC 方面,我們喜歡說這是一個幸福大家庭。”Mentor 技術(shù)營銷工程師 John Ferguson 說,“但實(shí)際并不是。其中有很多溝通問題。我們有一些設(shè)計團(tuán)隊在研究不同的 IP 模塊,與此同時還有其他一些人在研究如何將這些 IP 在 SoC 中連接到一起。而且即使有最好的意圖,也不會百分之百正確,很大程度上是因?yàn)樗麄兪歉髯詾閼?zhàn)的團(tuán)隊。一般他們會在開始時聚在一起研究出規(guī)格,似乎每個人都想主導(dǎo)并且認(rèn)為他們做的事別人都同意。但是之后你會發(fā)現(xiàn)中間會有些溝通不暢。我認(rèn)為這種情況并不會真正改變。關(guān)于誰在做什么、誰負(fù)責(zé)什么以及怎么溝通上都一直不會連貫一致?!?/p>

簡要解析先進(jìn)封裝的優(yōu)點(diǎn)和缺陷

圖 3:先進(jìn)封裝的現(xiàn)有流程,來自 Cadence

而且隨著先進(jìn)封裝的發(fā)展,難度還會越來越大。

“項目規(guī)模越大,讓人們合作的難度也就越大?!盕lex Logix CEO Geoff Tate 說,“單個芯片設(shè)計團(tuán)隊可能會有數(shù)百人,而封裝團(tuán)隊可能在另一個樓層或另一棟樓里——或者另一個城市。所以當(dāng)所有東西都變得非常大非常專業(yè)化時,緊密合作的能力就會下降。在一起緊密工作的團(tuán)隊總是有益的。在團(tuán)隊規(guī)模非常大的時候,這事兒就會非常難。當(dāng)你的樓里面有 500 人時,你就沒法讓他們一起緊密工作。其中一些會在一起緊密工作,另一些則分散在不同的多個樓層。當(dāng)你的團(tuán)隊很大的時候,就會遇到組織上難題?!?/p>

不過,也可能會出現(xiàn)變化。Cadence 的 IC 封裝和跨平臺解決方案產(chǎn)品管理總監(jiān) John Park 說芯片設(shè)計團(tuán)隊、封裝設(shè)計團(tuán)隊甚至電路板設(shè)計團(tuán)隊都已經(jīng)開始更緊密的合作了。他說過去 7 或 8 年來大型的半導(dǎo)體公司都是這樣。

直到最近,他們的合作還基本上沒有在信息協(xié)同設(shè)計流程中共享 EDA 工具、微軟 Visio 制圖、PowerPoint 幻燈片、Excel 電子表格、電子郵件和白板制圖。

“但至少他們已經(jīng)認(rèn)識到他們不能只設(shè)計一塊芯片然后就扔過墻壁給設(shè)計團(tuán)隊,然后讓他們處理各種問題,然后再扔過墻給電路板設(shè)計團(tuán)隊?!盤ark 說,“所有的大公司都意識到這種方法已經(jīng)不再可行。事實(shí)上,英特爾在 7 或 8 年前就在一場會議上做了一篇論文說他們正在使用那種方法,這使得他們的封裝成本高于他們的芯片成本。很顯然這殺死了這個項目。英特爾是這一趨勢的最早采用者之一,這個行業(yè)中很多人都說這是‘探路’,其中許多做芯片的人和做封裝的人甚至做電路板的人都開始在芯片流程早期進(jìn)行合作,同時規(guī)劃應(yīng)該以什么封裝技術(shù)為目標(biāo)進(jìn)行設(shè)計”

展望未來,對 3D 堆疊的興趣和采用肯定會在半導(dǎo)體系統(tǒng)上帶來更大的價值,并為 3D 堆疊上智能分區(qū)能力等 EDA 創(chuàng)新帶來機(jī)會。Park 說:“這不只是為了在單個技術(shù)上規(guī)劃單個芯片。它也可以在一個堆疊上做三個芯片的智能布局規(guī)劃,以便根據(jù)產(chǎn)生熱量和電氣性能等要求,確定哪個模塊應(yīng)該位于堆疊中的哪塊芯片上。這是一個有價值的領(lǐng)域。這幾乎就像是引入芯片的 RTL 描述,但可以用于每個垂直堆疊中的 2 個或 3 個芯片?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28919

    瀏覽量

    238080
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7256

    瀏覽量

    91897
  • 邏輯
    +關(guān)注

    關(guān)注

    2

    文章

    834

    瀏覽量

    29791
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    一文詳解封裝缺陷分類

    在電子器件封裝過程中,會出現(xiàn)多種類型的封裝缺陷,主要涵蓋引線變形、底座偏移、翹曲、芯片破裂、分層、空洞、不均封裝、毛邊、外來顆粒以及不完全固化等。
    的頭像 發(fā)表于 07-16 10:10 ?589次閱讀
    一文詳解<b class='flag-5'>封裝</b><b class='flag-5'>缺陷</b>分類

    先進(jìn)封裝中的RDL技術(shù)是什么

    前面分享了先進(jìn)封裝的四要素一分鐘讓你明白什么是先進(jìn)封裝,今天分享一下先進(jìn)封裝四要素中的再布線(R
    的頭像 發(fā)表于 07-09 11:17 ?616次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>中的RDL技術(shù)是什么

    先進(jìn)封裝技術(shù):3.5D封裝、AMD、AI訓(xùn)練降本

    受限,而芯片級架構(gòu)通過將SoC分解為多個小芯片(chiplets),利用先進(jìn)封裝技術(shù)實(shí)現(xiàn)高性能和低成本。 芯片級架構(gòu)通過將傳統(tǒng)單片系統(tǒng)芯片(SoC)分解為多個小芯片(chiplets),利用先進(jìn)
    的頭像 發(fā)表于 02-14 16:42 ?776次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù):3.5D<b class='flag-5'>封裝</b>、AMD、AI訓(xùn)練降本

    日月光擴(kuò)大CoWoS先進(jìn)封裝產(chǎn)能

    近期,半導(dǎo)體封裝巨頭日月光投控在先進(jìn)封裝領(lǐng)域再次邁出重要一步,宣布將擴(kuò)大其CoWoS(Chip-on-Wafer-on-Substrate)先進(jìn)封裝
    的頭像 發(fā)表于 02-08 14:46 ?731次閱讀

    簡要解析HDMI 2.2標(biāo)準(zhǔn)

    在CES 2025上,HDMI Forum正式宣布了HDMI 2.2標(biāo)準(zhǔn)。這一新版本標(biāo)志著自2017年HDMI 2.1發(fā)布以來的重大技術(shù)飛躍。本文將圍繞HDMI 2.2標(biāo)準(zhǔn)進(jìn)行簡要解析,并與之前的版本進(jìn)行對比。
    的頭像 發(fā)表于 01-10 09:34 ?1037次閱讀
    <b class='flag-5'>簡要</b><b class='flag-5'>解析</b>HDMI 2.2標(biāo)準(zhǔn)

    先進(jìn)封裝技術(shù)-19 HBM與3D封裝仿真

    先進(jìn)封裝技術(shù)(Semiconductor Advanced Packaging) - 1 混合鍵合技術(shù)(上) 先進(jìn)封裝技術(shù)(Semiconductor Advanced Packagi
    的頭像 發(fā)表于 01-08 11:17 ?1531次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-19 HBM與3D<b class='flag-5'>封裝</b>仿真

    一文解析全球先進(jìn)封裝市場現(xiàn)狀與趨勢

    在半導(dǎo)體行業(yè)的演進(jìn)歷程中,先進(jìn)封裝技術(shù)已成為推動技術(shù)創(chuàng)新和市場增長的關(guān)鍵驅(qū)動力。隨著傳統(tǒng)晶體管縮放技術(shù)逐漸接近物理極限,業(yè)界正轉(zhuǎn)向先進(jìn)封裝,以實(shí)現(xiàn)更高的性能、更低的功耗和更緊湊的系統(tǒng)
    的頭像 發(fā)表于 01-02 10:25 ?3648次閱讀
    一文<b class='flag-5'>解析</b>全球<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>市場現(xiàn)狀與趨勢

    先進(jìn)封裝技術(shù)-17硅橋技術(shù)(下)

    先進(jìn)封裝技術(shù)(Semiconductor Advanced Packaging) - 1 混合鍵合技術(shù)(上) 先進(jìn)封裝技術(shù)(Semiconductor Advanced Packagi
    的頭像 發(fā)表于 12-24 10:59 ?1884次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-17硅橋技術(shù)(下)

    CoWoS先進(jìn)封裝技術(shù)介紹

    隨著人工智能、高性能計算為代表的新需求的不斷發(fā)展,先進(jìn)封裝技術(shù)應(yīng)運(yùn)而生,與傳統(tǒng)的后道封裝測試工藝不同,先進(jìn)封裝的關(guān)鍵工藝需要在前道平臺上完成
    的頭像 發(fā)表于 12-17 10:44 ?2161次閱讀
    CoWoS<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)介紹

    晶圓封裝過程缺陷解析

    在半導(dǎo)體制造流程中,晶圓測試是確保產(chǎn)品質(zhì)量和性能的關(guān)鍵環(huán)節(jié)。與此同時封裝過程中的缺陷對半導(dǎo)體器件的性能和可靠性具有重要影響,本文就上述兩個方面進(jìn)行介紹。
    的頭像 發(fā)表于 11-04 14:01 ?1141次閱讀
    晶圓<b class='flag-5'>封裝</b>過程<b class='flag-5'>缺陷</b><b class='flag-5'>解析</b>

    先進(jìn)封裝的重要設(shè)備有哪些

    科技在不斷突破與創(chuàng)新,半導(dǎo)體技術(shù)在快速發(fā)展,芯片封裝技術(shù)也從傳統(tǒng)封裝發(fā)展到先進(jìn)封裝,以更好地滿足市場的需求。先進(jìn)
    的頭像 發(fā)表于 10-28 15:29 ?1107次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的重要設(shè)備有哪些

    先進(jìn)封裝技術(shù)的類型簡述

    隨著半導(dǎo)體技術(shù)的不斷發(fā)展,先進(jìn)封裝作為后摩爾時代全球集成電路的重要發(fā)展趨勢,正日益受到廣泛關(guān)注。受益于AI、服務(wù)器、數(shù)據(jù)中心、汽車電子等下游強(qiáng)勁需求,半導(dǎo)體封裝朝著多功能、小型化、便攜式的方向發(fā)展
    的頭像 發(fā)表于 10-28 09:10 ?1609次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)的類型簡述