一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計:如何減少錯誤并提高效率?

GLeX_murata_eet ? 來源:lq ? 2019-08-02 11:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電路板設計是一項關鍵而又耗時的任務,出現(xiàn)任何問題都需要工程師逐個網(wǎng)絡逐個元件地檢查整個設計??梢哉f電路板設計要求的細心程度不亞于芯片設計。

典型的電路板設計流程由以下步驟組成:

前面三個步驟花的時間最多,因為原理圖檢查是一個手工過程。想像一個具有1000條甚至更多連線的SoC電路板。人工檢查每一根連線是冗長乏味的一項任務。事實上,檢查每根連線幾乎是不可能的,因而會導致最終電路板出問題,比如錯誤的連線、懸浮節(jié)點等。

原理圖捕獲階段一般會面臨以下幾類問題:

下劃線錯誤:比如APLLVDD和APLL_VDD

大小寫問題:比如VDDE和vdde

拼寫錯誤

信號短路問題

……還有許多

為了避免這些錯誤,應該有種方法能夠在幾秒的時間內檢查完整個原理圖。這個方法可以用原理圖仿真來實現(xiàn),而原理圖仿真在目前的電路板設計流程中還很少見到。通過原理圖仿真可以在要求的節(jié)點觀察最終輸出結果,因此它能自動檢查所有連接問題。

下面通過一個項目實例進行解釋。

考慮電路板的一個典型框圖:

圖1

在復雜的電路板設計中,連線數(shù)量可能達到數(shù)千條,而極少量的更改很可能浪費許多時間去檢查。

原理圖仿真不僅能節(jié)省設計時間,而且能提高電路板質量,并且提高整個流程的效率。

一個典型的待測設備(DUT)具有以下一些信號:

圖2

待測設備在經(jīng)過某些預調整后會有各種各樣的信號,并且有各種模塊,如穩(wěn)壓器、運放等,用于信號調整??紤]通過穩(wěn)壓器得到的一個供電信號例子:

圖3:樣例電路板的原理圖

為了驗證連接關系并執(zhí)行整體檢查,使用了原理圖仿真。原理圖仿真由原理圖創(chuàng)建、測試平臺創(chuàng)建和仿真組成。

在測試平臺創(chuàng)建過程中,將有激勵信號給到必要的輸入端,然后在感興趣的信號點觀察輸出結果。

可以通過將探針連接到待觀察節(jié)點實現(xiàn)上述過程。節(jié)點電壓和波形可以指示原理圖有沒有錯誤。所有信號連接都會得到自動檢查。

圖4:原理圖測試平臺和各個節(jié)點的仿真值

讓我們看一下上面這張圖的一個局部,其中探測的節(jié)點和電壓清晰可見:

因此在仿真的幫助下,我們可以直接觀察結果,確認電路板原理圖是否正確。另外,通過仔細調節(jié)激勵信號或元件值還可以實現(xiàn)設計更改的調查。因此原理圖仿真可以節(jié)省電路板設計和檢查人員的大量時間,并且增加設計正確性的機會。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4368

    文章

    23492

    瀏覽量

    409779
  • 電路板
    +關注

    關注

    140

    文章

    5136

    瀏覽量

    102664

原文標題:PCB設計:如何減少錯誤并提高效率?

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCB設計:如何減少錯誤并提高效率

     電路板設計是一項關鍵而又耗時的任務,出現(xiàn)任何問題都需要工程師逐個網(wǎng)絡逐個元件地檢查整個設計??梢哉f電路板設計要求的細心程度不亞于芯片設計。
    發(fā)表于 04-22 11:41 ?1229次閱讀
    <b class='flag-5'>PCB設計</b>:如何<b class='flag-5'>減少</b><b class='flag-5'>錯誤</b><b class='flag-5'>并提高效率</b>

    PCB設計:如何減少錯誤并提高效率

    電路板設計是一項關鍵而又耗時的任務,出現(xiàn)任何問題都需要工程師逐個網(wǎng)絡逐個元件地檢查整個設計??梢哉f電路板設計要求的細心程度不亞于芯片設計。
    發(fā)表于 10-20 15:21 ?865次閱讀
    <b class='flag-5'>PCB設計</b>:如何<b class='flag-5'>減少</b><b class='flag-5'>錯誤</b><b class='flag-5'>并提高效率</b>

    無線充電怎么提高效率呢,急需

    無線充電怎么提高效率呢,急需
    發(fā)表于 10-19 10:43

    PCB設計如何減少錯誤并提高效率

    設計時間,而且能提高電路板質量,并且提高整個流程的效率。 一個典型的待測設備(DUT)具有以下一些信號: 待測設備在經(jīng)過某些預調整后會有各種各樣的信號,并且有各種模塊,如穩(wěn)壓器、運放等,用于信號調整
    發(fā)表于 11-28 16:55

    如何使用UCC28056優(yōu)化過渡模式PFC設計來提高效率和待機功耗?

    本應用指南介紹了使用 UCC28056 優(yōu)化過渡模式 PFC 設計以提高效率和待機功耗的設計決策。
    發(fā)表于 06-17 06:52

    keil5提高效率的技巧

    keil5提高效率的技巧:1.編寫程序時右鍵點擊即可快速添加頭文件。2.固定模板可以在“Templates”中寫入,使用時可直接引用。3.模塊化編程,即編寫頭文件,之前的博客有提到,這里不再贅述。...
    發(fā)表于 01-12 07:53

    (多圖) PCB設計:如何減少錯誤并提高效率

    電路板設計是一項關鍵而又耗時的任務,出現(xiàn)任何問題都需要工程師逐個網(wǎng)絡逐個元件地檢查整個設計。可以說電路板設計要求的細心程度不亞于芯片設計。下面我們一起來探討在PCB設計時如何減少錯誤并提高效率
    發(fā)表于 11-04 19:22 ?1080次閱讀
    (多圖) <b class='flag-5'>PCB設計</b>:如何<b class='flag-5'>減少</b><b class='flag-5'>錯誤</b><b class='flag-5'>并提高效率</b>

    如何減少PCB設計錯誤并提高效率

    前面三個步驟花的時間最多,因為原理圖檢查是一個手工過程。想像一個具有1000條甚至更多連線的SoC電路板。人工檢查每一根連線是冗長乏味的一項任務。事實上,檢查每根連線幾乎是不可能的,因而會導致最終電路板出問題,比如錯誤的連線、懸浮節(jié)點等。
    發(fā)表于 05-15 14:01 ?460次閱讀
    如何<b class='flag-5'>減少</b><b class='flag-5'>PCB設計</b>的<b class='flag-5'>錯誤</b><b class='flag-5'>并提高效率</b>

    AN144-通過靜默交換機設計降低EMI并提高效率

    AN144-通過靜默交換機設計降低EMI并提高效率
    發(fā)表于 05-07 15:27 ?6次下載
    AN144-通過靜默交換機設計降低EMI<b class='flag-5'>并提高效率</b>

    圓柱電池分選機怎么提高效率

    深成科技:深圳圓柱電池分選機怎么提高效率?
    發(fā)表于 12-28 17:54 ?714次閱讀

    PCB設計:如何減少錯誤并提高效率

    電路板設計是一項關鍵而又耗時的任務,出現(xiàn)任何問題都需要工程師逐個網(wǎng)絡逐個元件地檢查整個設計。可以說電路板設計要求的細心程度不亞于芯片設計。
    發(fā)表于 02-10 10:39 ?2次下載
    <b class='flag-5'>PCB設計</b>:如何<b class='flag-5'>減少</b><b class='flag-5'>錯誤</b><b class='flag-5'>并提高效率</b>

    LFPAK88是提高效率的捷徑

    Nexperia的LFPAK88不使用內部焊線,減小了源極引腳長度,從而最大程度地減少在開關過程中產(chǎn)生的寄生源極電感,以此提高效率。 無引腳(QFN)封裝或開爾文源極連接等備選方案也具有類似的優(yōu)點,但它們也存在很大的缺陷,這就使得“提高
    發(fā)表于 02-10 09:38 ?1046次閱讀
    LFPAK88是<b class='flag-5'>提高效率</b>的捷徑

    Xilinx為IEC61508和ISO26262認證的安全應用降低風險并提高效率

    電子發(fā)燒友網(wǎng)站提供《Xilinx為IEC61508和ISO26262認證的安全應用降低風險并提高效率.pdf》資料免費下載
    發(fā)表于 09-13 11:33 ?1次下載
    Xilinx為IEC61508和ISO26262認證的安全應用降低風險<b class='flag-5'>并提高效率</b>

    提高效率的DC電源模塊設計技巧

    BOSHIDA ?提高效率的DC電源模塊設計技巧 設計高效率的BOSHIDA ?DC電源模塊可以幫助減少能源浪費和提高系統(tǒng)功耗,以下是一些設計技巧: 1. 選擇
    的頭像 發(fā)表于 02-26 14:27 ?910次閱讀
    <b class='flag-5'>提高效率</b>的DC電源模塊設計技巧

    AN144-通過靜音開關設計降低EMI并提高效率

    電子發(fā)燒友網(wǎng)站提供《AN144-通過靜音開關設計降低EMI并提高效率.pdf》資料免費下載
    發(fā)表于 01-12 11:20 ?0次下載
    AN144-通過靜音開關設計降低EMI<b class='flag-5'>并提高效率</b>