今天的深亞微米半導(dǎo)體技術(shù)正在使片上系統(tǒng)(SoC)設(shè)計成為現(xiàn)實。但是,實施SoC設(shè)計策略的新方法的需求變得更大,因為傳統(tǒng)方法無法適應(yīng)這些亞微米工藝技術(shù)。
電子行業(yè)已經(jīng)得出結(jié)論,為了實現(xiàn)這樣的策略,它需要重用現(xiàn)有的設(shè)計或者更準(zhǔn)確地說,是預(yù)先驗證和合成的知識產(chǎn)權(quán)(IP)的塊。重用遺留數(shù)據(jù)被視為管理和實施更好,更便宜,更快設(shè)計的可行且實用的解決方案。
與流行的觀點相反,半導(dǎo)體公司的硬IP,而不是軟IP。硬IP傳統(tǒng)數(shù)據(jù)的數(shù)量大于內(nèi)部和外部源的可用軟IP數(shù)量。阿爾卡特,英特爾,朗訊科技,摩托羅拉,美國國家半導(dǎo)體和意法半導(dǎo)體等公司擁有大量專有的傳統(tǒng)數(shù)據(jù),可用作硬IP。
數(shù)十億美元用于硬IP。您是否知道,例如,大多數(shù)處理器,數(shù)字信號處理器(DSP),模擬功能和基礎(chǔ)庫只能作為硬IP使用?
然而,該行業(yè)一直專注于軟IP。也許是因為有人認(rèn)為它比hardIP更容易修改。直到最近,電子設(shè)計自動化(EDA)供應(yīng)商將他們的大部分研究和開發(fā)工作集中在邏輯設(shè)計挑戰(zhàn)而不是物理設(shè)計布局上。這就是傳統(tǒng)EDA方法無法適應(yīng)新聞微米工藝技術(shù)的原因。
然而,表示為masklayouts的硬IP設(shè)計模塊為SoC設(shè)計和實現(xiàn)提供了更高的回報。在布局級別重用的優(yōu)點是眾多的。硬IP的重用以及在布局級別直接優(yōu)化它的能力可以實現(xiàn)更快的設(shè)計。硬IP重用可以通過將細(xì)胞庫或塊從舊設(shè)計遷移到新設(shè)計來加速產(chǎn)品的上市時間。軟IP可用作網(wǎng)表或硬件描述語言(HDL)描述。它由預(yù)先驗證和合成的軟件塊組成,具有靈活性,但需要在功能上進(jìn)行驗證。它很容易修改,但需要在布局級別重新布局和重新布線,這相當(dāng)于完全重新設(shè)計和新的芯片驗證周期。
通過流程遷移實現(xiàn)硬IP的重用。布局意味著使其適應(yīng)更新的工藝設(shè)計規(guī)則。通過遷移到具有較小設(shè)計規(guī)則的工藝,可以遷移布局以供重復(fù)使用,進(jìn)行二次采購,并降低硅成本。第二次采購的遷移在fabless半導(dǎo)體公司中很受歡迎,這些公司試圖不依賴于一個硅片。
重用現(xiàn)有硬IP的一種有效方法是布局到布局的遷移。該方法不需要對設(shè)計方法進(jìn)行重大改變,并且是實現(xiàn)重用方法的更簡單方法。它也可以用于未考慮重用而創(chuàng)建的硬IP。此方法對于重用組件非常有用,可用于優(yōu)化新設(shè)計中的性能和功耗。
隨著SoC設(shè)計變得更加主流,重點將自然轉(zhuǎn)移到硬IP重用。半導(dǎo)體公司必須準(zhǔn)備好改變他們的商業(yè)模式,而且很多都有。他們正在創(chuàng)建組織來協(xié)調(diào)和重用現(xiàn)有的硬IP,并以重用為目標(biāo)開發(fā)新的硬IP。設(shè)計人員現(xiàn)在正在學(xué)習(xí)集成電路(IC)設(shè)計的方式,以及深度亞微米半導(dǎo)體技術(shù)提供的集成功能。
為了保持市場競爭力,設(shè)計重用是不可避免的。重用硬IP將成為設(shè)計使用方法的關(guān)鍵要素。
-
PCB打樣
+關(guān)注
關(guān)注
17文章
2971瀏覽量
22262 -
華強PCB
+關(guān)注
關(guān)注
8文章
1831瀏覽量
28364 -
華強pcb線路板打樣
+關(guān)注
關(guān)注
5文章
14629瀏覽量
43661
發(fā)布評論請先 登錄

用TCP/IP協(xié)議傳送和接受數(shù)據(jù),如何設(shè)置不同數(shù)據(jù)形式(如布
求教:使用TCP/IP協(xié)議的接口形式采集數(shù)據(jù),如何獲得外接設(shè)備的端口號
IP核是指什么?分為哪幾種形式
基于形式背景的概念格約簡及其修復(fù)
煤心采取器,什么是煤心采取器
煤心采取率,什么是煤心采取率
IP聯(lián)盟_中國IP聯(lián)盟_TSMC軟IP聯(lián)盟
了解Vivado中IP核的原理與應(yīng)用
賽靈思Vivado開發(fā)套件與IP核的原理作用分析
鋯石FPGA A4_Nano開發(fā)板視:PS/2外設(shè)IP核的應(yīng)用

鋯石FPGA A4_Nano開發(fā)板視頻:DA外設(shè)IP核定制
鋯石FPGA A4_Nano開發(fā)板視頻:VGA外設(shè)的IP核定制

評論