一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

多層PCB設(shè)計時的EMI問題要如何解決

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-02-27 17:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如何解決多層PCB設(shè)計時的EMI問題

解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設(shè)計技巧。

電源匯流排

在IC的電源引腳附近合理地安置適當(dāng)容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由于電容呈有限頻率響應(yīng)的特性,這使得電容無法 在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共 模EMI干擾源。我們應(yīng)該怎么解決這些問題?

就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進(jìn)而降低共模EMI。

當(dāng)然,電源層到IC電源引腳的連線必須盡可能短,因為數(shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上,這要另外討論。

為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設(shè)計相當(dāng)好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答 案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電 容約為75pF。顯然,層間距越小電容越大。

上升時間為100到300ps的器件并不多,但是按照目前IC的發(fā)展速度,上升 時間在100到300ps范圍的器件將占有很高的比例。對于100到300ps上升時間的電路,3mil層間距對大多數(shù)應(yīng)用將不再適用。那時,有必要采用 層間距小于1mil的分層技術(shù),并用介電常數(shù)很高的材料代替FR4介電材料?,F(xiàn)在,陶瓷和加陶塑料可以滿足100到300ps上升時間電路的設(shè)計要求。

盡管未來可能會采用新材料和新方法,但對于今天常見的1到3ns上升時間電路、3到6mil層間距和FR4介電材料,通常足夠處理高端諧波并使瞬態(tài)信號足夠低,就是說,共模EMI可以降得很低。本文給出的PCB分層堆疊設(shè)計實例將假定層間距為3到6mil。

電磁屏蔽

從信號走線來看,好的分層策略應(yīng)該是把所有的信號走線放在一層或若干層,這些層緊挨著電源層或接地層。對于電源,好的分層策略應(yīng)該是電源層與接地層相鄰,且電源層與接地層的距離盡可能小,這就是我們所講的“分層\“策略。

PCB堆疊

什么樣的堆疊策略有助于屏蔽和抑制EMI?以下分層堆疊方案假定電源電流在單一層上流動,單電壓或多電壓分布在同一層的不同部份。多電源層的情形稍后討論。

4層板

4層板設(shè)計存在若干潛在問題。首先,傳統(tǒng)的厚度為62mil的四層板,即使信號層在外層,電源和接地層在內(nèi)層,電源層與接地層的間距仍然過大。

如果成本要求是第一位的,可以考慮以下兩種傳統(tǒng)4層板的替代方案。這兩個方案都能改善EMI抑制的性能,但只適用于板上元件密度足夠低和元件周圍有足夠面積(放置所要求的電源覆銅層)的場合。

第一種為首選方案,PCB的外層均為地層,中間兩層均為信號/電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低。從EMI控制的角度看,這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。第二種方案的外層走電源和地,中間兩層走信號。該方案相對傳統(tǒng)4層板來說,改進(jìn)要小一些,層間阻抗和傳統(tǒng)的4層板一樣欠佳。

如果要控制走線阻抗,上述堆疊方案都要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅島之間應(yīng)盡可能地互連在一起,以確保DC和低頻的連接性。

6層板

如果4層板上的元件密度比較大,則最好采用6層板。但是,6層板設(shè)計中某些疊層方案對電磁場的屏蔽作用不夠好,對電源匯流排瞬態(tài)信號的降低作用甚微。下面討論兩個實例。

第一例將電源和地分別放在第2和第5層,由于電源覆銅阻抗高,對控制共模EMI輻射非常不利。不過,從信號的阻抗控制觀點來看,這一方法卻是非常正確的。

第二例將電源和地分別放在第3和第4層,這一設(shè)計解決了電源覆銅阻抗問題,由于第1層和第6層的電磁屏蔽性能差,差模EMI增加了。如果兩個外層上的信號線 數(shù)量最少,走線長度很短(短于信號最高諧波波長的1/20),則這種設(shè)計可以解決差模EMI問題。將外層上的無元件和無走線區(qū)域鋪銅填充并將覆銅區(qū)接地 (每1/20波長為間隔),則對差模EMI的抑制特別好。如前所述,要將鋪銅區(qū)與內(nèi)部接地層多點相聯(lián)。

通用高性能6層板設(shè)計 一般將第1和第6層布為地層,第3和第4層走電源和地。由于在電源層和接地層之間是兩層居中的雙微帶信號線層,因而EMI抑制能力是優(yōu)異的。該設(shè)計的缺點 在于走線層只有兩層。前面介紹過,如果外層走線短且在無走線區(qū)域鋪銅,則用傳統(tǒng)的6層板也可以實現(xiàn)相同的堆疊。

另一種6層板布局為信號、地、信號、電源、地、信號,這可實現(xiàn)高級信號完整性設(shè)計所需要的環(huán)境。信號層與接地層相鄰,電源層和接地層配對。顯然,不足之處是層的堆疊不平衡。

這通常會給加工制造帶來麻煩。解決問題的辦法是將第3層所有的空白區(qū)域填銅,填銅后如果第3層的覆銅密度接近于電源層或接地層,這塊板可以不嚴(yán)格地算作是結(jié) 構(gòu)平衡的電路板。填銅區(qū)必須接電源或接地。連接過孔之間的距離仍然是1/20波長,不見得處處都要連接,但理想情況下應(yīng)該連接。

10層板

由于多層板之間的絕緣隔離層非常薄,所以10或12層的電路板層與層之間的阻抗非常低,只要分層和堆疊不出問題,完全可望得到優(yōu)異的信號完整性。要按62mil厚度加工制造12層板,困難比較多,能夠加工12層板的制造商也不多。

由于信號層和回路層之間總是隔有絕緣層,在10層板設(shè)計中分配中間6層來走信號線的方案并非最佳。另外,讓信號層與回路層相鄰很重要,即板布局為信號、地、信號、信號、電源、地、信號、信號、地、信號。

這一設(shè)計為信號電流及其回路電流提供了良好的通路。恰當(dāng)?shù)牟季€策略是,第1層沿X方向走線,第3層沿Y方向走線,第4層沿X方向走線,以此類推。直觀地看走 線,第1層1和第3層是一對分層組合,第4層和第7層是一對分層組合,第8層和第10層是最后一對分層組合。當(dāng)需要改變走線方向時,第1層上的信號線應(yīng)藉 由”過孔\”到第3層以后再改變方向。實際上,也許并不總能這樣做,但作為設(shè)計概念還是要盡量遵守。

同樣,當(dāng)信號的走線方向變化時,應(yīng)該藉由過孔從第8層和第10層或從第4層到第7層。這樣布線可確保信號的前向通路和回路之間的耦合最緊。例如,如果信號在第1層上走線,回路在第2層且只在第2層上走線,那么第1層上的信號即使是藉由“過孔”轉(zhuǎn)到了第3層上,其回路仍在第2層,從而保持低電感、大電容的特性以及良好的電磁屏蔽性能。

如果實際走線不是這樣,怎么辦?比如第1層上的信號線經(jīng)由過孔到第10層,這時回路信號只好從第9層尋找接地平面,回路電流要找到最近的接地過孔(如電阻或電容等元件的接地引腳)。如果碰巧附近存在這樣的過孔,則真的走運。假如沒有這樣近的過孔可用,電感就會變大,電容要減小,EMI一定會增加。

當(dāng)信號線必須經(jīng)由過孔離開現(xiàn)在的一對布線層到其他布線層時,應(yīng)就近在過孔旁放置接地過孔,這樣可以使回路信號順利返回恰當(dāng)?shù)慕拥貙?。對于?層和第7層分層組合,信號回路將從電源層或接地層(即第5層或第6層)返回,因為電源層和接地層之間的電容耦合良好,信號容易傳輸。

多電源層的設(shè)計

如果同一電壓源的兩個電源層需要輸出大電流,則電路板應(yīng)布成兩組電源層和接地層。在這種情況下,每對電源層和接地層之間都放置了絕緣層。這樣就得到我們期望 的等分電流的兩對阻抗相等的電源匯流排。如果電源層的堆疊造成阻抗不相等,則分流就不均勻,瞬態(tài)電壓將大得多,并且EMI會急劇增加。

如果電路板上存在多個數(shù)值不同的電源電壓,則相應(yīng)地需要多個電源層,要牢記為不同的電源創(chuàng)建各自配對的電源層和接地層。在上述兩種情況下,確定配對電源層和接地層在電路板的位置時,切記制造商對平衡結(jié)構(gòu)的要求。

總結(jié)

鑒于大多數(shù)工程師設(shè)計的電路板是厚度62mil、不帶盲孔或埋孔的傳統(tǒng)印制電路板,本文關(guān)于電路板分層和堆疊的討論都局限于此。厚度差別太大的電路板,本文推薦的分層方案可能不理想。此外,帶盲孔或埋孔的電路板的加工制程不同,本文的分層方法也不適用。

電路板設(shè)計中厚度、過孔制程和電路板的層數(shù)不是解決問題的關(guān)鍵,優(yōu)良的分層堆疊是保證電源匯流排的旁路和去耦、使電源層或接地層上的瞬態(tài)電壓最小并將信號和 電源的電磁場屏蔽起來的關(guān)鍵。理想情況下,信號走線層與其回路接地層之間應(yīng)該有一個絕緣隔離層,配對的層間距(或一對以上)應(yīng)該越小越好。根據(jù)這些基本概 念和原則,才能設(shè)計出總能達(dá)到設(shè)計要求的電路板。現(xiàn)在,IC的上升時間已經(jīng)很短并將更短,本文討論的技術(shù)對解決EMI屏蔽問題是必不可少的。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409783
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43930
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計常見問題有哪些

    PCB設(shè)計中,細(xì)節(jié)決定成敗。一個合理、精準(zhǔn)的設(shè)計不僅能提高生產(chǎn)效率,也能確保產(chǎn)品的穩(wěn)定性和可靠性。但是在設(shè)計時總會遇見五花八門的問題,這是為什么導(dǎo)致的?
    的頭像 發(fā)表于 04-14 10:28 ?345次閱讀

    pcb設(shè)計時注意事項

    前期準(zhǔn)備 ? PCB設(shè)計前要與原理設(shè)計、可靠性設(shè)計、電磁兼容設(shè)計、工藝結(jié)構(gòu)溝通, 確 定PCB整體的外圍結(jié)構(gòu)和接口布局。 ? 與原理設(shè)計確認(rèn)PCB網(wǎng)表和器件封裝。 布局 ? 將PCB網(wǎng)
    發(fā)表于 12-26 16:51

    高速PCB設(shè)計EMI防控手冊:九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速PCB設(shè)計EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時間的縮短和信號頻率的提高,電磁干擾(
    的頭像 發(fā)表于 12-24 10:08 ?557次閱讀

    多層PCB實物拆解

    前段時間,有幾個小伙伴問我,多層PCB印制電路板內(nèi)部長什么樣子???見過嗎?新人對未知的事物都比較好奇,相信很多老人也沒怎么看過里面的構(gòu)造吧。 就想著能夠盡可能的滿足大家,做一個多層PCB
    的頭像 發(fā)表于 12-19 10:14 ?1608次閱讀
    <b class='flag-5'>多層</b><b class='flag-5'>PCB</b>實物拆解

    100M到200M的ADC在PCB設(shè)計時,進(jìn)行嚴(yán)格的阻抗匹配嗎?

    100M到200M的ADC在PCB設(shè)計時,進(jìn)行嚴(yán)格的阻抗匹配么
    發(fā)表于 12-06 06:50

    精密ADS1263在PCB設(shè)計時芯片底部需要鋪銅接地嗎?

    精密ADC ADS1263在PCB設(shè)計時,芯片底部需要鋪銅接地嗎?
    發(fā)表于 11-28 08:33

    PCB板EMC/EMI的設(shè)計技巧

    隨著 IC 器件集成度的提高、設(shè)備的逐步小型化和器件的速度愈來愈高, 電子產(chǎn)品中的 EMI 問題也更加嚴(yán)重。從系統(tǒng)設(shè)備 EMC/EMI 設(shè)計的觀點來看,在設(shè)備的PCB 設(shè)計階段處理好 EMC/
    發(fā)表于 11-18 15:02 ?6次下載

    HDMI模塊的PCB設(shè)計

    在前面各類設(shè)計的理論講解、設(shè)計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計,本期推出第一章HDMI模塊的PCB設(shè)計,后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計教學(xué),以及PCB設(shè)計理論、設(shè)計技巧
    的頭像 發(fā)表于 10-22 14:16 ?1377次閱讀

    高速PCB設(shè)計指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板設(shè)計。雖然沒有
    的頭像 發(fā)表于 10-18 14:06 ?1775次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b>指南

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    PCB設(shè)計中怎么降低EMC

    PCB(印刷電路板)設(shè)計中,降低電磁兼容性(EMC)問題是一個至關(guān)重要的環(huán)節(jié)。EMC問題主要涉及電磁干擾(EMI)和電磁敏感度(EMS)兩個方面,其中EMI是指設(shè)備或系統(tǒng)在其正常工作
    的頭像 發(fā)表于 10-09 11:47 ?968次閱讀

    OPA29U作為電荷放大器,在PCB設(shè)計時如何設(shè)計保護(hù)環(huán)?

    OPA29U作為電荷放大器,在PCB設(shè)計時如何設(shè)計保護(hù)環(huán),如果正想輸入端不接地而是接在一個2.5V上是否可以,這種情況下如何設(shè)計保護(hù)環(huán)?
    發(fā)表于 09-26 06:41

    對于多層pcb走線一般原則

    多層PCB走線是電子設(shè)計中的一個重要環(huán)節(jié),它關(guān)系到電路的性能、可靠性和成本。 一、多層PCB設(shè)計流程 設(shè)計前的準(zhǔn)備工作 在開始多層
    的頭像 發(fā)表于 08-15 09:42 ?1292次閱讀

    多層pcb板電路之間如何工作

    多層PCB板(Printed Circuit Board,印刷電路板)是一種具有多層導(dǎo)電層的電子組件,廣泛應(yīng)用于電子設(shè)備中。多層PCB板的工
    的頭像 發(fā)表于 08-15 09:38 ?827次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1103次閱讀