一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何避免pcb設計出現錯誤

PCB線路板打樣 ? 來源:ct ? 2019-10-14 14:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、資料輸入階段

1.在流程上接收到的資料是否齊全(包括:原理圖、*.brd文件、料單、PCB設計說明以及PCB設計或更改要求、標準化要求說明、工藝設計說明文件)

2.確認PCB模板是最新的

3. 確認模板的定位器件位置無誤

4.PCB設計說明以及PCB設計或更改要求、標準化要求說明是否明確

5.確認外形圖上的禁止布放器件和布線區(qū)已在PCB模板上體現

6.比較外形圖,確認PCB所標注尺寸及公差無誤, 金屬化孔和非金屬化孔定義準確

7.確認PCB模板準確無誤后最好鎖定該結構文件,以免誤操作被移動位置

二、布局后檢查階段

a.器件檢查

8, 確認所有器件封裝是否與公司統(tǒng)一庫一致,是否已更新封裝庫(用viewlog檢查運行結果)如果不一致,一定要Update Symbols

9, 母板與子板,單板與背板,確認信號對應,位置對應,連接器方向及絲印標識正確,且子板有防誤插措施,子板與母板上的器件不應產生干涉

10, 元器件是否100% 放置

11, 打開器件TOP和BOTTOM層的place-bound, 查看重疊引起的DRC是否允許

12, Mark點是否足夠且必要

13, 較重的元器件,應該布放在靠近PCB支撐點或支撐邊的地方,以減少PCB的翹曲

14, 與結構相關的器件布好局后最好鎖住,防止誤操作移動位置

15, 壓接插座周圍5mm范圍內,正面不允許有高度超過壓接插座高度的元件,背面不允許有元件或焊點

16, 確認器件布局是否滿足工藝性要求(重點關注BGA、PLCC、貼片插座)

17, 金屬殼體的元器件,特別注意不要與其它元器件相碰,要留有足夠的空間位置

18, 接口相關的器件盡量靠近接口放置,背板總線驅動器盡量靠近背板連接器放置

19, 波峰焊面的CHIP器件是否已經轉換成波峰焊封裝,

20, 手工焊點是否超過50個

21, 在PCB上軸向插裝較高的元件,應該考慮臥式安裝。留出臥放空間。并且考慮固定方式,如晶振的固定焊盤

22, 需要使用散熱片的器件,確認與其它器件有足夠間距,并且注意散熱片范圍內主要器件的高度

b.功能檢查

23, 數模混合板的數字電路模擬電路器件布局時是否已經分開,信號流是否合理

24, A/D轉換器跨模數分區(qū)放置。

25, 時鐘器件布局是否合理

26, 高速信號器件布局是否合理

27, 端接器件是否已合理放置(源端匹配串阻應放在信號的驅動端;中間匹配的串阻放在中間位置;終端匹配串阻應放在信號的接收端)

28, IC器件的去耦電容數量及位置是否合理

29, 信號線以不同電平的平面作為參考平面,當跨越平面分割區(qū)域時,參考平面間的連接電容是否靠近信號的走線區(qū)域。

30, 保護電路的布局是否合理,是否利于分割

31, 單板電源保險絲是否放置在連接器附近,且前面沒有任何電路元件

32, 確認強信號與弱信號(功率相差30dB)電路分開布設

33, 是否按照設計指南或參考成功經驗放置可能影響EMC實驗的器件。如:面板的復位電路要稍靠近復位按鈕

c.發(fā)熱

34, 對熱敏感的元件(含液態(tài)介質電容、晶振)盡量遠離大功率的元器件、散熱器等熱源

35, 布局是否滿足熱設計要求,散熱通道(根據工藝設計文件來執(zhí)行)

d.電源

36, 是否IC電源距離IC過遠

37, LDO及周圍電路布局是否合理

38, 模塊電源等周圍電路布局是否合理

39, 電源的整體布局是否合理

e.規(guī)則設置

40, 是否所有仿真約束都已經正確加到Constraint Manager中

41, 是否正確設置物理和電氣規(guī)則(注意電源網絡和地網絡的約束設置)

42, Test Via、Test Pin的間距設置是否足夠

43, 疊層的厚度和方案是否滿足設計和加工要求

44, 所有有特性阻抗要求的差分線阻抗是否已經經過計算,并用規(guī)則控制

三、布線后檢查階段

f.數模

45, 數字電路和模擬電路的走線是否已分開,信號流是否合理

46, A/D、D/A以及類似的電路如果分割了地,那么電路之間的信號線是否從兩地之間的橋接點上走(差分線例外)?

47, 必須跨越分割電源之間間隙的信號線應參考完整的地平面。

48, 如果采用地層設計分區(qū)不分割方式,要確保數字信號和模擬信號分區(qū)布線。

g.時鐘和高速部分

49, 高速信號線的阻抗各層是否保持一致

50, 高速差分信號線和類似信號線,是否等長、對稱、就近平行地走線?

51, 確認時鐘線盡量走在內層

52, 確認時鐘線、高速線、復位線及其它強輻射或敏感線路是否已盡量按3W原則布線

53, 時鐘、中斷、復位信號、百兆/千兆以太網、高速信號上是否沒有分叉的測試點

54, LVDS等低電平信號與TTL/CMOS信號之間是否盡量滿足了10H(H為信號線距參考平面的高度)?

55, 時鐘線以及高速信號線是否避免穿越密集通孔過孔區(qū)域或器件引腳間走線?

56, 時鐘線是否已滿足(SI約束)要求(時鐘信號走線是否做到少打過孔、走線短、參考平面連續(xù),主要參考平面盡量是GND;若換層時變換了GND主參考平面層,在離過孔200mil范圍之內是GND過孔) 若換層時變換不同電平的主參考平面,在離過孔200mil范圍之內是否有去耦電容)?

57, 差分對、高速信號線、各類BUS是否已滿足(SI約束)要求

h.EMC與可靠性

58, 對于晶振,是否在其下布一層地?是否避免了信號線從器件管腳間穿越?對高速敏感器件,是否避免了信號線從器件管腳間穿越?

59, 單板信號走線上不能有銳角和直角(一般成 135 度角連續(xù)轉彎,射頻信號線最好采用圓弧形或經過計算以后的切角銅箔)

60, 對于雙面板,檢查高速信號線是否與其回流地線緊挨在一起布線;對于多層板,檢查高速信號線是否盡量緊靠地平面走線

61, 對于相鄰的兩層信號走線,盡量垂直走線

62, 避免信號線從電源模塊、共模電感、變壓器、濾波器下穿越

63, 盡量避免高速信號在同一層上的長距離平行走線

64, 板邊緣還有數字地、模擬地、保護地的分割邊緣是否有加屏蔽過孔?多個地平面是否用過孔相連?過孔距離是否小于最高頻率信號波長的1/20?

65, 浪涌抑制器件對應的信號走線是否在表層短且粗?

66, 確認電源、地層無孤島、無過大開槽、無由于通孔隔離盤過大或密集過孔所造成的較長的地平面裂縫、無細長條和通道狹窄現象

67, 是否在信號線跨層比較多的地方,放置了地過孔(至少需要兩個地平面)

i.電源和地

68, 如果電源/地平面有分割,盡量避免分割開的參考平面上有高速信號的跨越。

69, 確認電源、地能承載足夠的電流。過孔數量是否滿足承載要求,(估算方法:外層銅厚1oz時1A/mm線寬,內層0.5A/mm線寬,短線電流加倍)

70, 對于有特殊要求的電源,是否滿足了壓降的要求

71, 為降低平面的邊緣輻射效應,在電源層與地層間要盡量滿足20H原則。(條件允許的話,電源層的縮進得越多越好)。

72, 如果存在地分割,分割的地是否不構成環(huán)路?

73, 相鄰層不同的電源平面是否避免了交疊放置?

74, 保護地、-48V地及GND的隔離是否大于2mm?

75, -48V地是否只是-48V的信號回流,沒有匯接到其他地?如果做不到請在備注欄說明原因。

76, 靠近帶連接器面板處是否布10~20mm的保護地,并用雙排交錯孔將各層相連?

77, 電源線與其他信號線間距是否距離滿足安規(guī)要求?

j.禁布區(qū)

78, 金屬殼體器件和散熱器件下,不應有可能引起短路的走線、銅皮和過孔

79, 安裝螺釘或墊圈的周圍不應有可能引起短路的走線、銅皮和過孔

80, 設計要求中預留位置是否有走線

81, 非金屬化孔內層離線路及銅箔間距應大于0.5mm(20mil),外層0.3mm(12mil),單板起拔扳手軸孔內層離線路及銅箔間距應大于2mm(80mil)

82, 銅皮和線到板邊 推薦為大于2mm 最小為0.5mm

83, 內層地層銅皮到板邊 1 ~ 2 mm, 最小為0.5mm

k.焊盤出線

84, 對于兩個焊盤安裝的CHIP元件(0805及其以下封裝),如電阻、電容,與其焊盤連接的印制線最好從焊盤中心位置對稱引出,且與焊盤連接的印制線必須具有一樣的寬度,對于線寬小于0.3mm(12mil)的引出線可以不考慮此條規(guī)定

85, 與較寬印制線連接的焊盤,中間最好通過一段窄的印制線過渡?(0805及其以下封裝)

86, 線路應盡量從SOIC、PLCC、QFP、SOT等器件的焊盤的兩端引出

l.絲印

87, 器件位號是否遺漏,位置是否能正確標識器件

88, 器件位號是否符合公司標準要求

89, 確認器件的管腳排列順序, 第1腳標志,器件的極性標志,連接器的方向標識的正確性

90, 母板與子板的插板方向標識是否對應

91, 背板是否正確標識了槽位名、槽位號、端口名稱、護套方向

92, 確認設計要求的絲印添加是否正確

93, 確認已經放置有防靜電和射頻板標識(射頻板使用)

m.編碼/條碼

94, 確認PCB編碼正確且符合公司規(guī)范

95, 確認單板的PCB編碼位置和層面正確(應該在A面左上方,絲印層)

96, 確認背板的PCB編碼位置和層面正確(應該在B右上方,外層銅箔面)

97, 確認有條碼激光打印白色絲印標示區(qū)

98, 確認條碼框下面沒有連線和大于0.5mm導通孔

99, 確認條碼白色絲印區(qū)外20mm范圍內不能有高度超過25mm的元器件

n.過孔

100, 在回流焊面,過孔不能設計在焊盤上。(正常開窗的過孔與焊盤的間距應大于0.5mm (20mil),綠油覆蓋的過孔與焊盤的間距應大于0.1 mm (4mil),方法:將Same Net DRC打開,查DRC,然后關閉Same Net DRC)

101, 過孔的排列不宜太密,避免引起電源、地平面大范圍斷裂

102, 鉆孔的過孔孔徑最好不小于板厚的1/10

o.工藝

103, 器件布放率是否100%,布通率是否100%(沒有達到100%的需要在備注中說明)

104, Dangling線是否已經調整到最少,對于保留的Dangling線已做到一一確認;

105, 工藝科反饋的工藝問題是否已仔細查對

p.大面積銅箔

106, 對于Top、bottom上的大面積銅箔,如無特殊的需要,應用網格銅[單板用斜網,背板用正交網,線寬0.3mm (12 mil)、間距0.5mm (20mil)]

107, 大面積銅箔區(qū)的元件焊盤,應設計成花焊盤,以免虛焊;有電流要求時,則先考慮加寬花焊盤的筋,再考慮全連接

108, 大面積布銅時,應該盡量避免出現沒有網絡連接的死銅(孤島)

109, 大面積銅箔還需注意是否有非法連線,未報告的DRC

q.測試點

110, 各種電源、地的測試點是否足夠(每2A電流至少有一個測試點)

111, 確認沒有加測試點的網絡都是經確認可以進行精簡的

112, 確認沒有在生產時不安裝的插件上設置測試點

113, Test Via、Test Pin是否已Fix(適用于測試針床不變的改板)

r.DRC

114, Test via 和Test pin 的Spacing Rule應先設置成推薦的距離,檢查DRC,若仍有DRC存在,再用最小距離設置檢查DRC

115, 打開約束設置為打開狀態(tài),更新DRC,查看DRC中是否有不允許的錯誤

116, 確認DRC已經調整到最少,對于不能消除DRC要一一確認;

s.光學定位點

117, 確認有貼裝元件的PCB面已有光學定位符號

118, 確認光學定位符號未壓線(絲印和銅箔走線)

119, 光學定位點背景需相同,確認整板使用光學點其中心離邊≥5mm

120, 確認整板的光學定位基準符號已賦予坐標值(建議將光學定位基準符號以器件的形式放置),且是以毫米為單位的整數值。

121, 管腳中心距《0.5mm的IC,以及中心距小于0.8 mm(31 mil)的BGA器件,應在元件對角線附近位置設置光學定位點

t.阻焊檢查

122, 確認是否有特殊需求類型的焊盤都正確開窗(尤其注意硬件的設計要求)

123, BGA下的過孔是否處理成蓋油塞孔

124, 除測試過孔外的過孔是否已做開小窗或蓋油塞孔

125, 光學定位點的開窗是否避免了露銅和露線

126, 電源芯片、晶振等需銅皮散熱或接地屏蔽的器件,是否有銅皮并正確開窗。由焊錫固定的器件應有綠油阻斷焊錫的大面積擴散

四、出加工文件

u.鉆孔圖

127, Notes的PCB板厚、層數、絲印的顏色、翹曲度,以及其他技術說明是否正確

128, 疊板圖的層名、疊板順序、介質厚度、銅箔厚度是否正確;是否要求作阻抗控制,描述是否準確。疊板圖的層名與其光繪文件名是否一致

129, 將設置表中的Repeat code 關掉,鉆孔精度應設置為2-5

130, 孔表和鉆孔文件是否最新 (改動孔時,必須重新生成)

131, 孔表中是否有異常的孔徑,壓接件的孔徑是否正確;孔徑公差是否標注正確

132, 要塞孔的過孔是否單獨列出,并標注“filled vias”

v.光繪

133, 光繪文件輸出盡量采用RS274X格式,且精度應設置為5:5

134, art_aper.txt 是否已最新(274X可以不需要)

135, 輸出光繪文件的log文件中是否有異常報告

136, 負片層的邊緣及孤島確認

137, 使用光繪檢查工具檢查光繪文件是否與PCB 相符(改板要使用比對工具進行比對)

五、文件齊套

138, PCB文件:產品型號_規(guī)格_單板代號_版本號.brd

139, 背板的襯板設計文件:產品型號_規(guī)格_單板代號_版本號-CB[-T/B].brd

140, PCB加工文件:PCB編碼.zip(含各層的光繪文件、光圈表、鉆孔文件及ncdrill.log;拼板還需要有工藝提供的拼板文件*.dxf),背板還要附加襯板文件:PCB編碼-CB[-T/B].zip (含drill.art、*.drl、ncdrill.log)

141, 工藝設計文件:產品型號_規(guī)格_單板代號_版本號-GY.doc

142, SMT坐標文件:產品型號_規(guī)格_單板代號_版本號-SMT.txt,(輸出坐標文件時,確認選擇 Body center,只有在確認所有SMD器件庫的原點是器件中心時,才可選Symbol origin)

143, PCB板結構文件:產品型號_規(guī)格_單板代號_版本號-MCAD.zip(包含結構工程師提供的.DXF與.EMN文件)

144, 測試文件:產品型號_規(guī)格_單板代號_版本號-TEST.ZIP(包含testprep.log 和 untest.lst或者*.drl測試點的坐標文件)

145, 歸檔圖紙文件:產品型號規(guī)格-單板名稱-版本號.pdf,(包括:封面、首頁、各層絲印、各層線路、鉆孔圖、背板含有襯板圖)

六、標準化

146, 確認封面、首頁信息正確

147, 確認圖紙序號(對應PCB各層順序分配)正確的

148, 確認圖紙框上PCB編碼是正確的

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Allegro Skill工藝輔助之導入疊層模板

    PCB設計中,導入疊層模板能夠確保設計的標準化和規(guī)范化,避免因手動設置疊層參數而可能出現錯誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?1103次閱讀
    Allegro Skill工藝輔助之導入疊層模板

    原理圖和PCB設計中的常見錯誤

    在電子設計領域,原理圖和PCB設計是產品開發(fā)的基石,但設計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?384次閱讀

    高頻PCB設計出現的干擾分析及對策

    隨著頻率的提高,將出現與低頻PCB設計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個方面。通過分析高頻PCB的各種干擾問題,結合工作中實踐,提出了有效的解決方案。 純分享貼,有需要可以直接
    發(fā)表于 04-29 17:39

    SMT貼片前必知!PCB設計審查全攻

    效率的重要步驟。作為一家擁有豐富PCBA代工經驗的公司,我們深知這一環(huán)節(jié)對整體生產的影響。本文將詳細介紹SMT貼片加工前對PCB設計進行審查的關鍵問題,幫助客戶理解如何避免常見問題,同時展示我們在SMT貼片加工服務中的專業(yè)優(yōu)勢。 SMT貼片加工前的
    的頭像 發(fā)表于 04-07 10:02 ?316次閱讀

    多板 PCB 組裝中最常見的邏輯錯誤

    許多電子系統(tǒng)和產品并不只使用1個PCB,而是可能包含多個電路板、單個電路板和多個外部模塊,或者通過電纜與外部設備連接。在多板系統(tǒng)中,兩個電路板之間可能會出現邏輯錯誤,但如果沒有全面審查設計,可能
    的頭像 發(fā)表于 03-14 18:15 ?429次閱讀
    多板 <b class='flag-5'>PCB</b> 組裝中最常見的邏輯<b class='flag-5'>錯誤</b>

    電子工程師的PCB設計經驗

    本文分享了電子工程師在PCB設計方面的經驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內容,旨在幫助初學者掌握PCB設計的關鍵技術。
    的頭像 發(fā)表于 01-21 15:15 ?1503次閱讀

    電源 PCB 布局中的常見錯誤避免方式

    電源的物理布局對于電源能否良好工作起著至關重要的作用,不良的 PCB 布局可能會使原本優(yōu)秀的設計無法正常工作。以下將介紹 DC/DC 和 AC/DC 電源中一些常見的 PCB 布局錯誤、可能
    的頭像 發(fā)表于 01-08 15:28 ?1165次閱讀

    PCB設計中的Stub對信號傳輸的影響

    PCB設計中應盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設計</b>中的Stub對信號傳輸的影響

    pcb板設計中的常見錯誤

    錯誤,這些錯誤可能會導致電路性能下降、成本增加甚至項目失敗。 1. 布局不合理 錯誤分析 布局是PCB設計的基礎,不合理的布局會導致信號干擾、電磁兼容性(EMC)問題以及熱管理問題。
    的頭像 發(fā)表于 11-04 13:58 ?909次閱讀

    HDMI模塊的PCB設計

    在前面各類設計的理論講解、設計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結合前面三種類型進行整體學習—模塊設計,本期推出第一章HDMI模塊的PCB設計,后續(xù)會繼續(xù)更新各類模塊的PCB設計教學,以及PCB設計理論、設計技巧
    的頭像 發(fā)表于 10-22 14:16 ?1377次閱讀

    高速PCB設計指南

    如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB設計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板設計。雖然沒有
    的頭像 發(fā)表于 10-18 14:06 ?1766次閱讀
    高速<b class='flag-5'>PCB設計</b>指南

    專業(yè)PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設計公司,迅安通科技公司介紹

    專業(yè)PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    具有錯誤觸發(fā)避免功能的過零檢測

    電子發(fā)燒友網站提供《具有錯誤觸發(fā)避免功能的過零檢測.pdf》資料免費下載
    發(fā)表于 09-23 11:41 ?0次下載
    具有<b class='flag-5'>錯誤</b>觸發(fā)<b class='flag-5'>避免</b>功能的過零檢測

    pcb設計中如何設置坐標原點

    PCB設計中,坐標原點是一個非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標原點的定義 坐標原點的概念 在PCB設計中,坐標原點是一個參考點,用于確定PCB布局的起始位
    的頭像 發(fā)表于 09-02 14:45 ?4642次閱讀

    PCB設計PCB制板的緊密關系

    一站式PCBA智造廠家今天為大家講講PCB設計PCB制板有什么關系?PCB設計PCB制板的關系。PCB設計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1101次閱讀