一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思推出世界最大FPGA芯片 擁有多達(dá)350億個(gè)晶體管

半導(dǎo)體動(dòng)態(tài) ? 來(lái)源:工程師吳畏 ? 2019-08-22 16:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思(Xilinx)今天宣布推出世界最大的FPGA芯片“Virtex UltraScale+ VU19P”,擁有多達(dá)350億個(gè)晶體管,密度在同類產(chǎn)品中也是最大的,相比上代Virtex UltraScale VU440增大了1.6倍,而功耗降低了60%。

雖然具體面積沒(méi)有公布,和日前那個(gè)1.2萬(wàn)億晶體管、46225平方毫米、AI計(jì)算專用的世界最大芯片不在一個(gè)數(shù)量級(jí),但在FPGA的世界里,絕對(duì)是個(gè)超級(jí)龐然大物,從官方圖看已經(jīng)可以蓋住一個(gè)馬克杯的杯口。

相比之下,AMD 64核心的二代霄龍為320億個(gè)晶體管,NVIDIA GV100核心則是211億個(gè)晶體管。

VU19P FPGA采用臺(tái)積電16nm工藝制造(上代為20nm),基于ARM架構(gòu),集成了16個(gè)Cortex-A9 CPU核心、893.8萬(wàn)個(gè)系統(tǒng)邏輯單元、2072個(gè)用戶I/O接口、224Mb(28MB)內(nèi)存,DDR4內(nèi)存帶寬最高1.5Tbps(192GB/s),80個(gè)28G收發(fā)器帶寬最高4.5Tbps(576GB/s),支持PCIe 3.0 x16、PCIe 4.0 x8、CCIX。

該芯片采用Lidless無(wú)頂蓋封裝,優(yōu)化散熱,可讓設(shè)計(jì)者發(fā)揮最極致的性能。

這是一顆“Chip Maker‘s Chip”(芯片廠商的芯片),主要面向最頂級(jí)ASIC、SoC芯片的仿真和原型設(shè)計(jì),以及測(cè)試、測(cè)量、計(jì)算、網(wǎng)絡(luò)、航空、國(guó)防等應(yīng)用領(lǐng)域。

它還支持各種復(fù)雜的新興算法,包括人工智能、機(jī)器學(xué)習(xí)、視頻處理、傳感器融合等。

VU19P FPGA將在2020年秋季批量供貨。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1797

    瀏覽量

    132362
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10020

    瀏覽量

    141717
  • FPGA芯片
    +關(guān)注

    關(guān)注

    3

    文章

    249

    瀏覽量

    40353
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    允許兩個(gè)晶體管容納在一個(gè)晶體管的面積內(nèi),同時(shí)提升性能并降低功耗。然而,CFET 的生產(chǎn)難度極高,因此像 Imec 這樣的芯片制造商和研究人員
    發(fā)表于 06-20 10:40

    無(wú)結(jié)場(chǎng)效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢(shì)壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場(chǎng)效應(yīng)晶體管(JFET) 垂直于溝道方向有一
    的頭像 發(fā)表于 05-16 17:32 ?402次閱讀
    無(wú)結(jié)場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>詳解

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場(chǎng)來(lái)控制晶體管對(duì)電壓的選擇性通斷,如圖: 該晶體管由兩個(gè)PN結(jié)組成,第一個(gè)晶體管PN結(jié)在外加電場(chǎng)下正向偏置,減小了內(nèi)建電場(chǎng),當(dāng)通入的電
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    國(guó)產(chǎn)EDA?接入DeepSeek

    國(guó)產(chǎn)EDA軟件(eLinx)軟件接入DeepSeek,為EDA行業(yè)注入變革性力量,開(kāi)啟FPGA應(yīng)用開(kāi)發(fā)的嶄新篇章。通過(guò)集成DeepSeek插件,eLinx軟件構(gòu)建起連接
    的頭像 發(fā)表于 02-21 17:26 ?1024次閱讀
    國(guó)產(chǎn)EDA<b class='flag-5'>億</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>?接入DeepSeek

    低溫失效的原因,有沒(méi)有別的方法或者一些見(jiàn)解?

    低溫失效的原因,有沒(méi)有別的方法或者一些見(jiàn)解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測(cè)了電流和電壓都正常,頻率也都正常,頻
    發(fā)表于 12-30 16:28

    意法半導(dǎo)體推出40V STripFET F8 MOSFET晶體管

    景設(shè)計(jì)。 新推出的工業(yè)級(jí)晶體管STL300N4F8和車規(guī)晶體管STL305N4F8AG,額定漏極電流均超過(guò)300A,最大導(dǎo)通電阻RDS(on)僅為1mΩ,能夠在高功率應(yīng)用中實(shí)現(xiàn)卓越的能
    的頭像 發(fā)表于 12-11 14:27 ?573次閱讀

    FPGA產(chǎn)品的主要特點(diǎn)

    近年來(lái),全球半導(dǎo)體供應(yīng)鏈屢受挑戰(zhàn),芯片短缺問(wèn)題一度對(duì)行業(yè)產(chǎn)生深遠(yuǎn)影響。易通過(guò)優(yōu)化供應(yīng)鏈管理、強(qiáng)化產(chǎn)能規(guī)劃,確??蛻舻?b class='flag-5'>FPGA需求得到及時(shí)滿足。面向工業(yè)控制、機(jī)器視覺(jué)、醫(yī)療影像、消費(fèi)
    的頭像 發(fā)表于 12-04 14:20 ?1533次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b>產(chǎn)品的主要特點(diǎn)

    晶體管與場(chǎng)效應(yīng)的區(qū)別 晶體管的封裝類型及其特點(diǎn)

    晶體管與場(chǎng)效應(yīng)的區(qū)別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過(guò)控制基極電流來(lái)控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 12-03 09:42 ?1031次閱讀

    達(dá)林頓晶體管概述和作用

    達(dá)林頓晶體管(Darlington Transistor),或稱達(dá)林頓對(duì)(Darlington Pair),是電子學(xué)中一種由兩個(gè)(甚至多個(gè))雙極性晶體管(或其他類似的集成電路或分立元件)組成的復(fù)合
    的頭像 發(fā)表于 09-29 15:42 ?1798次閱讀

    晶體管的輸出特性是什么

    晶體管的輸出特性是描述晶體管在輸出端對(duì)外部負(fù)載的特性表現(xiàn),這些特性直接關(guān)系到晶體管在各種電路中的應(yīng)用效果和性能。晶體管的輸出特性受到多種因素的影響,包括輸入信號(hào)、電源電壓、溫度以及
    的頭像 發(fā)表于 09-24 17:59 ?1753次閱讀

    什么是晶體管的極性

    晶體管的極性,是一個(gè)在電子學(xué)領(lǐng)域具有基礎(chǔ)且重要意義的概念。為了全面闡述晶體管的極性,我們需要從其定義、分類、工作原理、極性的具體表現(xiàn)以及在實(shí)際應(yīng)用中的意義等多個(gè)方面進(jìn)行深入探討。
    的頭像 發(fā)表于 09-14 15:39 ?1497次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見(jiàn)的金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)類型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場(chǎng)景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7822次閱讀

    CMOS晶體管和MOSFET晶體管的區(qū)別

    CMOS晶體管和MOSFET晶體管在電子領(lǐng)域中都扮演著重要角色,但它們?cè)诮Y(jié)構(gòu)、工作原理和應(yīng)用方面存在顯著的區(qū)別。以下是對(duì)兩者區(qū)別的詳細(xì)闡述。
    的頭像 發(fā)表于 09-13 14:09 ?4016次閱讀

    個(gè)晶體管的spice模型,可以導(dǎo)入TINA嗎?

    個(gè)晶體管的spice模型,可以導(dǎo)入TINA嗎?謝謝
    發(fā)表于 08-26 06:30