一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB噪聲怎樣做可以較好的降低

PCB線路板打樣 ? 來源:ct ? 2019-09-05 14:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

地平面如何降低PCB中的噪聲?在本技術(shù)文章中了解更多信息。

為什么在PCB設(shè)計中盡可能使用地平面?接地平面減小了信號返回路徑的電感。反過來,這可以最大限度地減少瞬態(tài)接地電流產(chǎn)生的噪聲。

在本文中,我們將討論信號路徑如何在多層PCB上工作以及返回路徑電感的概念。

信號選擇最小阻抗路徑

考慮一個雙層電路板,如圖1所示。底層是接地層,電流源是連接到頂層的U形跡線。頂層跡線通過VIA1和VIA2連接到底層。

PCB噪聲怎樣做可以較好的降低

圖1。圖片由ADI公司提供。

首先,如圖所示在圖2中,DC電流注入頂層跡線。

PCB噪聲怎樣做可以較好的降低

圖2。圖片由ADI公司提供。

電流沿著U形跡線下降。然后,通過VIA1,它到達地平面。地平面的哪一部分將電流傳回VIA2?我們可以將地平面設(shè)想為無限數(shù)量的并行的窄軌跡。電流將選擇具有相對較小阻抗的跡線。由于從VIA1到VIA2的直接路徑最短并且電阻最小,因此大部分電流將流過該路徑。當(dāng)我們離開這條阻力最小的路徑時,電流密度會迅速下降。

現(xiàn)在,我們假設(shè)我們將一個交流電流注入U形跡線。

它會不會采用相同的直流電流路徑?

直流電流采用阻抗最?。ɑ蜃钚‰娮瑁┑穆窂健τ?a target="_blank">AC電流,阻抗取決于路徑的電阻和電感。雖然最短路徑提供最小電阻,但它不一定提供最小電感。路徑的電感取決于電流產(chǎn)生的環(huán)路面積。圖3顯示了信號跟蹤及其返回路徑創(chuàng)建的示例電流環(huán)路。如果由電流產(chǎn)生的環(huán)路面積增加,則電感將按比例增加。

PCB噪聲怎樣做可以較好的降低

圖3。圖片由ADI公司提供。

例如,紅色返回路徑在圖4中,創(chuàng)建了一個比綠色路徑更大的循環(huán)。因此,在這兩條路徑之間,AC電流通過綠色路徑,其具有較小的電感。對于路徑的總阻抗,我們實際上應(yīng)該考慮電阻和電感。然而,隨著AC信號的頻率增加,電感對路徑阻抗的貢獻最終變得大于電阻的數(shù)量級。因此,如圖4所示,高頻返回電流將直接在U形跡線下方流動,以最小化環(huán)路面積(為簡單起見,我們忽略了路徑電阻)。當(dāng)我們在地平面上遠離這條路徑時,電流密度會迅速下降。

PCB噪聲怎樣做可以較好的降低

圖4。圖片由ADI公司提供

對于上面的例子,我們有一個可以設(shè)想為無限多個窄平行路徑的地平面。返回電流流過那些使阻抗最小化的路徑。使用雙層電路板,我們買不起地平面。在這種情況下,我們可能有一條軌道(而不是一個平面)用于返回電流。即使電流可能表現(xiàn)出很大的電感,也要強制電流經(jīng)過這條路徑。對于雙層電路板的一些關(guān)鍵信號走線(例如時鐘信號),我們可以路由適當(dāng)?shù)姆祷芈窂?,但我們不能對電路板上的所有走線執(zhí)行此操作。我們?nèi)绾谓档碗p面電路板上所有走線的電流路徑電感?我們將很快討論雙層電路板的高效接地系統(tǒng),但在此之前,我們先簡要介紹接地路徑電感增加電路板噪聲的機制。

為什么返回路徑電感很重要?

通過將電感器電路原理圖的接地串聯(lián),可以得到一個簡單的返回路徑電感模型。一個例子如圖5所示。假設(shè)門1的輸出從邏輯高變?yōu)檫壿嫷?。這將通過接地路徑釋放存儲在C STRAY 中的電荷??紤]到今天的快速邏輯門,放電將在很短的時間內(nèi)完成(Δ t )。放電電流將流過接地電感。如果通過電感的電流在邏輯轉(zhuǎn)換期間改變Δ I ,則邏輯門的地將反彈$ V = L \ frac {ΔI} {Δt} $$。/p>

在這種情況下,處于邏輯低電平的柵極輸出(圖4中的柵極2)將經(jīng)歷噪聲電壓脈沖。如果足夠大,這個噪聲電壓可能會導(dǎo)致柵極4輸出端產(chǎn)生不必要的轉(zhuǎn)換。

此外,如圖4所示,接地噪聲電壓可以耦合到離開PCB的電纜。作為天線,這些電纜會輻射并引起EMC問題。

圖5顯示了另一種有趣的機制,接地電感可能會導(dǎo)致問題。當(dāng)柵極1的輸出從邏輯高轉(zhuǎn)變?yōu)檫壿嫷蜁r,柵極1內(nèi)的晶體管將雜散電容連接到由接地路徑產(chǎn)生的電感器。如果連接CSTRAY和地電感的晶體管呈現(xiàn)小電阻,則會產(chǎn)生高Q串聯(lián)諧振電路。這可能導(dǎo)致邏輯門轉(zhuǎn)換具有相當(dāng)大的振鈴。如果我們不能充分降低接地電感,我們可能需要在柵極輸出端串聯(lián)一個電阻(例如51Ω)來抑制振鈴。

PCB噪聲怎樣做可以較好的降低

圖5.圖片由電磁兼容工程提供。

上述噪聲機制表明,在設(shè)計PCB時,接地路徑電感至關(guān)重要。如前所述,多層板允許我們具有堅固的接地層,這可以顯著降低接地電感。但是,對于雙面電路板,我們必須采用其他技術(shù)來實現(xiàn)低電感接地系統(tǒng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409831
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4803

    瀏覽量

    90509
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43934
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    解決噪聲問題試試從PCB布局布線入手

    面積的銅來盡可能降低阻性壓降。將MOSFET和電感彼此靠近放在銅層上,可以使串聯(lián)電阻和電感最小。 對電磁干擾、開關(guān)節(jié)點噪聲和響鈴振蕩更敏感的應(yīng)用可以使用一個小緩沖器。緩沖器由電阻和電容
    發(fā)表于 04-22 09:46

    PCB設(shè)計:降低噪聲與電磁干擾的24個竅門

    (1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方?! 。?) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。 ?。?) 盡量為繼電器等提供某種形式的阻尼?! 。?) 使用滿足系統(tǒng)要求
    發(fā)表于 04-11 11:21

    如何實現(xiàn)通信級PCB的超低噪聲?捷多邦的技術(shù)路徑揭秘

    通信設(shè)備廠商的硬件工程師張工分享了他的經(jīng)歷:"我們設(shè)計的一款5G基站射頻模塊,初期樣機總是出現(xiàn)信噪比不達標(biāo)的問題。經(jīng)過排查,發(fā)現(xiàn)是PCB的底噪過高導(dǎo)致。后來采用捷多邦提供的超低噪聲PCB方案,
    的頭像 發(fā)表于 04-07 10:34 ?318次閱讀

    如何降低ADI LTM4702超低噪聲μModule穩(wěn)壓器的輸出開關(guān)噪聲

    噪聲敏感器件的功耗不斷提高。醫(yī)療超聲成像系統(tǒng)、5G收發(fā)器和自動測試設(shè)備(ATE)等應(yīng)用需要在面積較小的PCB上實現(xiàn)高輸出電流(>5 A)、低噪聲水平和高帶寬。由于對輸出電流的需求較高,以前使用的傳統(tǒng)雙級(降壓+低壓差(LDO)穩(wěn)
    的頭像 發(fā)表于 03-25 11:26 ?1047次閱讀
    如何<b class='flag-5'>降低</b>ADI LTM4702超低<b class='flag-5'>噪聲</b>μModule穩(wěn)壓器的輸出開關(guān)<b class='flag-5'>噪聲</b>

    如何在PCB上通過器件選擇和布線達到降低噪聲的目的?

    如何在PCB上通過器件選擇和布線達到降低噪聲的目的?
    發(fā)表于 02-14 07:16

    在包含Σ-Δ型ADC的電路中,在設(shè)計PCB時有哪些技巧可以降低電路噪聲,提高有效精度?

    各位大俠,小弟求教:在包含Σ-Δ型ADC的電路中,在設(shè)計PCB時有哪些技巧可以降低電路噪聲,提高有效精度
    發(fā)表于 02-10 07:56

    場效應(yīng)管驅(qū)動電路設(shè)計 如何降低場效應(yīng)管的噪聲

    在設(shè)計場效應(yīng)管驅(qū)動電路時,降低場效應(yīng)管的噪聲是至關(guān)重要的。以下是一些有效的措施來降低場效應(yīng)管的噪聲: 一、電源噪聲的抑制 選擇穩(wěn)定的電源 :
    的頭像 發(fā)表于 12-09 16:17 ?1319次閱讀

    怎樣準(zhǔn)確合理測試單板上DAC80504輸入的系統(tǒng)噪聲?

    請教,我們的數(shù)/?;旌想娐?,板上有ADC與DAC ; ADC的系統(tǒng)噪聲測試,就是把輸入短路or開路,記錄ADC的輸出 ;基本可以評價系統(tǒng)ADC的噪聲大小; 請教DAC的
    發(fā)表于 11-19 07:27

    哪些措施能降低電機的噪聲?

    是多種噪聲的組合,要達成電機低噪聲要求,應(yīng)從影響噪聲的因素綜合分析并采取措施。 零部件加工精度控制是一項比較有效的措施,但必須有好的設(shè)備和工藝做保證,這類措施可以保證電機零部件的整體匹
    的頭像 發(fā)表于 10-24 08:49 ?1087次閱讀

    aic3254有沒有降低環(huán)境噪聲的算法?

    請問aic3254有沒有降低環(huán)境噪聲的算法?或者有哪些算法的組合可以降低環(huán)境噪音?
    發(fā)表于 10-24 08:25

    如何在狹小的范圍內(nèi)降低器件噪聲?

    如何在狹小的范圍內(nèi)降低器件噪聲
    發(fā)表于 09-26 06:01

    電源濾波器是如何降低電源噪聲

    電源濾波器作為電子設(shè)備中不可或缺的組成部分,其性能直接影響到設(shè)備的穩(wěn)定性和可靠性。通過深入了解電源噪聲的來源、濾波器的工作原理及類型,并合理應(yīng)用濾波技術(shù),我們可以有效地降低電源噪聲,為
    的頭像 發(fā)表于 09-20 17:55 ?733次閱讀
    電源濾波器是如何<b class='flag-5'>降低</b>電源<b class='flag-5'>噪聲</b>的

    求助,關(guān)于運算放大器反饋電路PCB布局請教

    新手剛畫PCB板,這是第一級運放,用來光電轉(zhuǎn)換(I-V),電路原理圖和兩種PCB布線圖在下面了: 有幾個問題想請教一下: 1、 PCB布局給出更好的方法? 2、 給推薦本比
    發(fā)表于 09-04 07:42

    通過PCB布局技術(shù)降低振鈴

    電子發(fā)燒友網(wǎng)站提供《通過PCB布局技術(shù)降低振鈴.pdf》資料免費下載
    發(fā)表于 08-26 14:26 ?0次下載
    通過<b class='flag-5'>PCB</b>布局技術(shù)<b class='flag-5'>降低</b>振鈴

    降低TPS84259模塊的輸出紋波和噪聲

    電子發(fā)燒友網(wǎng)站提供《降低TPS84259模塊的輸出紋波和噪聲.pdf》資料免費下載
    發(fā)表于 08-26 10:05 ?0次下載
    <b class='flag-5'>降低</b>TPS84259模塊的輸出紋波和<b class='flag-5'>噪聲</b>