一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何提高pcb的抗干擾能力

PCB線路板打樣 ? 來源:ct ? 2019-09-18 14:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強,因此PCB設(shè)計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點問題之一。本文將介紹PCB設(shè)計中降低噪聲與電磁干擾的一些小竅門。

下面是經(jīng)過多年設(shè)計總結(jié)出來的,在PCB設(shè)計中降低噪聲與電磁干擾的24個竅門:

(1)能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2)可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

(3)盡量為繼電器等提供某種形式的阻尼。

(4)使用滿足系統(tǒng)要求的最低頻率時鐘。

(5)時鐘產(chǎn)生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6)用地線將時鐘區(qū)圈起來,時鐘線盡量短。

(7)I/O驅(qū)動電路盡量近印刷板邊,讓其盡快離開印刷板。對進(jìn)入印制板的信號要加濾波,從高噪聲區(qū)來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9)閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負(fù)輸入端接輸出端。

(10)印制板盡量,使用45折線而不用90折線布線以減小高頻信號對外的發(fā)射與耦合。

(11)印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。

(12)單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,地的容生電感。

(13)時鐘、總線、片選信號要遠(yuǎn)離I/O線和接插件。

(14)模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號線,特別是時鐘。

(15)對A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16)時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠(yuǎn)離I/O電纜。

(17)元件引腳盡量短,去耦電容引腳盡量短。

(18)關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。

(19)對噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20)石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21)弱信號電路,低頻電路周圍不要形成電流環(huán)路。

(22)信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23)每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23483

    瀏覽量

    409439
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43907
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何提高LED驅(qū)動控制電路抗干擾能力

    LED顯示作為復(fù)雜的電子系統(tǒng),容易受到各種干擾。從供電噪聲到空間電磁波,甚至接地不良都會影響顯示效果。干擾導(dǎo)致的故障直接影響用戶體驗。LED驅(qū)動電路本身是高頻開關(guān)設(shè)計,EMI特性就敏感,如果長距離傳輸信號,極易容易受到干擾的影響
    的頭像 發(fā)表于 07-14 10:37 ?531次閱讀
    如何<b class='flag-5'>提高</b>LED驅(qū)動控制電路<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b>

    干貨|抗干擾天線的性能怎么測試?

    前幾個章節(jié)我們介紹了衛(wèi)星導(dǎo)航抗干擾天線的選型、抗干擾天線能不能同時做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為什么自適應(yīng)調(diào)零
    的頭像 發(fā)表于 05-14 11:23 ?744次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測試?

    芯片抗干擾能力概述

    一、抗干擾能力定義 ? ? ? 芯片的抗干擾能力指其在電磁干擾、電源波動、信號噪聲等復(fù)雜環(huán)境中保持穩(wěn)定運行的
    的頭像 發(fā)表于 04-12 11:35 ?606次閱讀

    網(wǎng)線怎么抗干擾

    網(wǎng)線抗干擾是確保網(wǎng)絡(luò)信號穩(wěn)定傳輸?shù)年P(guān)鍵,尤其在電磁環(huán)境復(fù)雜的場景中。以下是提升網(wǎng)線抗干擾能力的具體方法: 一、選擇抗干擾能力強的網(wǎng)線類型 屏
    的頭像 發(fā)表于 04-10 09:42 ?965次閱讀
    網(wǎng)線怎么<b class='flag-5'>抗干擾</b>

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計 引言 印制電路板(PCB)是電子產(chǎn)品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的提供者。而所有開關(guān)電源設(shè)計的最后一步就是PCB
    的頭像 發(fā)表于 01-17 10:35 ?3591次閱讀
    開關(guān)電源<b class='flag-5'>PCB</b>板的EMI抑制與<b class='flag-5'>抗干擾</b>設(shè)計

    接近感應(yīng)單片機(jī)在煙霧報警器抗干擾性的總結(jié)

    煙霧報警器接近感應(yīng)低幅度輸入信號有效放大、整形和濾波。外界電磁干擾疊加在接近感應(yīng)信號上時,能過濾部分干擾信號,提高信號處理效率和準(zhǔn)確性,增強抗干擾
    發(fā)表于 12-10 19:14

    如何提高 SG-8200CG 可編程晶振的抗干擾性能?

    提高愛普生SG-8200CG可編程晶振的抗干擾性能,主要涉及優(yōu)化晶振的設(shè)計、使用環(huán)境和應(yīng)用策略。以下是一些常見的提高抗干擾性能的方法:1.優(yōu)化電源設(shè)計電源噪聲是晶振受干擾的重要來源之一
    的頭像 發(fā)表于 11-19 16:50 ?460次閱讀
    如何<b class='flag-5'>提高</b> SG-8200CG 可編程晶振的<b class='flag-5'>抗干擾</b>性能?

    如何提高PCB電路板抗干擾能力

    印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件,提供電氣連接。隨著電子技術(shù)發(fā)展,PCB 密度越來越高,其設(shè)計好壞對抗干擾能力影響大。如設(shè)計不當(dāng),會對電子產(chǎn)品可靠性產(chǎn)生不利影響。
    的頭像 發(fā)表于 10-07 14:32 ?584次閱讀

    TAS5630 SE模式時,IC如何提高干擾能力?

    ,C23至0.1uF,問題同樣存在。 C與D之間互相干擾。 當(dāng)A+B輸入100HZ ,隨著輸出幅度增大,C,D會有干擾輸出,輸出頻率隨A+B幅度增大而增大。 當(dāng)將PCB改成2*BTL模式時 ,CMRR
    發(fā)表于 09-25 08:28

    GY10-F100-DL磁感應(yīng)開關(guān)抗干擾能力強有什么影響

    磁感應(yīng)開關(guān)的抗干擾能力對其應(yīng)用性能和可靠性具有重要影響。通過采取一系列措施來提高抗干擾能力,可以確保磁感應(yīng)開關(guān)在復(fù)雜電磁環(huán)境中保持穩(wěn)定的工
    的頭像 發(fā)表于 09-13 16:34 ?573次閱讀

    晶振的抗干擾設(shè)計:確保系統(tǒng)時鐘的穩(wěn)定性

    主要分為兩個方面:電路板布局(layout)的優(yōu)化和板上頻率器件的隔離處理。 電路板布局的優(yōu)化 在電路板設(shè)計中,合理的布局是提高晶振抗干擾能力的關(guān)鍵。以下是一些實用的布局技巧: 包地處理:為了減少外部信號對晶振的
    的頭像 發(fā)表于 09-10 16:51 ?1512次閱讀

    LM386在電源干擾嚴(yán)重的環(huán)境下,抗干擾能力不強,輸出較大,有什么可以替代的嘛?

    發(fā)現(xiàn)LM386在電源干擾嚴(yán)重的環(huán)境下,抗干擾能力不強,輸出較大。 請問有什么芯片可以替代?或者說LM386有升級款嗎?希望芯片引腳能一致。
    發(fā)表于 09-02 07:13

    如何通過增強抗干擾能力提高LoRa通信效果

    提高LoRa模塊的抗干擾能力是確保其在復(fù)雜無線環(huán)境中穩(wěn)定通信的關(guān)鍵。通過采用頻譜擴(kuò)頻技術(shù)、選擇合適的擴(kuò)頻因子、優(yōu)化信道選擇和頻率規(guī)劃、使用前向糾錯編碼以及實現(xiàn)自適應(yīng)速率,LoRa可以顯著提升通信質(zhì)量
    的頭像 發(fā)表于 08-05 17:09 ?1951次閱讀
    如何通過增強<b class='flag-5'>抗干擾</b><b class='flag-5'>能力</b><b class='flag-5'>提高</b>LoRa通信效果

    如何提高LoRa抗干擾能力來提升通信質(zhì)量的幾種技術(shù)分享

    LoRa(Long?Range)技術(shù)憑借其遠(yuǎn)距離傳輸、低功耗和高抗干擾能力,在物聯(lián)網(wǎng)(IoT)領(lǐng)域得到了廣泛應(yīng)用。 LoRa技術(shù) 強大的抗干擾能力不僅
    的頭像 發(fā)表于 07-23 18:37 ?1829次閱讀

    PLC與觸摸屏的抗干擾對策有哪些?

    為了提高PLC系統(tǒng)的抗干擾能力,應(yīng)從設(shè)計入手。在具體工程的抗干擾設(shè)計中,可選擇抗干擾能力強的產(chǎn)品
    的頭像 發(fā)表于 07-19 08:50 ?980次閱讀