一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

HDI基板中的串擾怎么避免

電子設(shè)計 ? 來源:工程師曾玲 ? 2019-09-14 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高密度互連或HDI基板是多層,高密度電路,具有細線和明確定義的空間圖案等特征。越來越多的HDI基板的采用增強了PCB的整體功能并限制了操作區(qū)域。

將HDI板與其他類型板區(qū)分開來的關(guān)鍵因素之一是其獨特的設(shè)計,其中包括多層銅填充微通孔。這些多層微通孔實現(xiàn)了垂直互連。此外,高密度互連(HDI)基板提供的優(yōu)點包括更高的集成度和更好的兩側(cè)元件放置。此外,HDI板由較小數(shù)量的I/O組成。高密度互連(HDI)基板的其他功能包括更快的信號傳輸和顯著減少信號損失和交叉延遲。

最近采用的HDI板制備技術(shù)涉及組件的小型化并采用高端設(shè)備。但是,串擾等挑戰(zhàn)會對HDI板的性能產(chǎn)生不同的影響。因此,避免HDI電路板中的串擾變得至關(guān)重要。

HDI電路板中的串擾生成

無意識跡線和組件之間的電磁耦合被定義為電子電路中的串擾。此外,由于外部干擾,電磁場干擾可能發(fā)生在PCB中。串擾會產(chǎn)生不良影響,影響時鐘,周期信號,系統(tǒng)關(guān)鍵網(wǎng)絡(luò),如數(shù)據(jù)線,控制信號和I/O.此外,受影響的時鐘和周期性信號會對工作PCB和組件組件產(chǎn)生嚴重的功能影響。串擾導致電容和電感耦合。 HDI基板中的電容耦合發(fā)生在其中一條跡線位于另一條跡線上時。

避免串擾的方法

HDI基板中的串擾因較短而減少耦合長度和較低介電常數(shù)高達50%??梢韵拗艸DI基板中串擾的其他因素包括,

使用較低的Dk材料。

HDI材料系統(tǒng)的較低介電常數(shù)可使電路板收縮至28%。

距離越短對于參考平面,近端串擾將越低。

HDI小型化提供更短的互連長度,如果使用更低介電常數(shù)材料,則HDI基板中的串擾減少。Eric Bogatin,Teledyne Lecroy的信號完整性宣傳員提供了以下示例:“HDI技術(shù)中的典型線寬為3密耳(75微米)。下圖顯示了各種介電厚度下3密耳寬跡線的特征阻抗。

介電常數(shù)較低時,介電厚度較小。這意味著較低介電常數(shù)的材料系統(tǒng)可以在相同的間距下產(chǎn)生更少的串擾,或者跡線可以更靠近在一起并具有相同的串擾量?!?/p>

HDI基板中的串擾怎么避免

介電厚度與受控阻抗

案例研究

Eric Bogation繼續(xù)說道,“在研究了兩種情況,線寬為3密耳,并調(diào)整了介電厚度,使得對于兩種不同的介電常數(shù),線阻抗是相同的。從這些曲線可以看出,如果布線間距受串擾約束,則HDI材料系統(tǒng)的較低介電常數(shù)可能使電路板縮小至28%。

對于耦合長度小于飽和長度,近端電壓噪聲的大小將隨著長度而變化。飽和長度取決于上升時間。對于1納秒的上升時間,有效介電常數(shù)為2.5的飽和長度約為7.6英寸,這將包括小卡應(yīng)用中的許多跡線。相對耦合的近端噪聲將由下式給出:

HDI基板中的串擾怎么避免

近端串擾系數(shù)

HDI基板中的串擾減少了較短的耦合長度和較低的介電常數(shù)可達50%。較短的走線長度將輻射較少,而具有較薄電介質(zhì)的走線將輻射較少。下面的例子表明,耦合長度越短,互感(Lm)越小,走線越薄,互電容(Cm)越小。

HDI基板中的串擾怎么避免

耦合長度

此外,距參考平面的距離越近,近端串擾越小,或者耦合長度越長,串擾越小。與傳統(tǒng)電路板相比,長度減少2倍,電介質(zhì)厚度減少2倍,HDI信號環(huán)路的輻射場可能會減少4倍,即12 dB。“

Eric Bogatin進一步指出,“如果整個電路板都是HDI,而不僅僅是幾個外層,那么控制返回路徑可能比通孔電路板更具挑戰(zhàn)性?!?/p>

Eric Bogatin的關(guān)鍵要點:

”你必須注意HDI基板中的相同問題:

提供連續(xù)的返回路徑。

工程控制的阻抗互連。

在具有最小存根長度的線性菊花鏈路徑中進行路由。

使用終端管理反射噪聲。

通過返回路徑控制來控制通過串擾。

使用連接到IC引腳的低電感電容。

與通孔核心相結(jié)合,HDI互連非常有價值?!?/p>

信號完整性挑戰(zhàn)和結(jié)論

我們非常熟悉信號完整性及其在確定高速PCB設(shè)計性能中的作用。串擾是影響信號完整性的關(guān)鍵參數(shù)之一。串擾可能直接導致接收器信號失真。因此,設(shè)計人員最關(guān)心的是將HDI基板中串擾的影響降至最低。

不要在自己之間串擾,向我們詢問任何問題。我們在這里等你。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • HDI
    HDI
    +關(guān)注

    關(guān)注

    7

    文章

    212

    瀏覽量

    21888
  • 串擾
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    27436
  • 可制造性設(shè)計
    +關(guān)注

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16078
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3503

    瀏覽量

    5471
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計如何避免

    PCB設(shè)計如何避免         變化的信號(例如階躍信號)沿傳輸線由 A 到 B 傳播,傳輸線 C-D
    發(fā)表于 03-20 14:04 ?734次閱讀

    什么是?如何減少

    01 . 什么是? ? 是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-23 09:25 ?7817次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    PCB設(shè)計避免的方法

      變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此僅發(fā)生在信號跳變的過程當中,并且
    發(fā)表于 08-29 10:28

    PCB設(shè)計,如何避免

    變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此僅發(fā)生在信號跳變的過程當中,并且信號
    發(fā)表于 06-13 11:59

    超深亞微米設(shè)計的影響及避免

    分析了在超深亞微米階段,對高性能芯片設(shè)計的影響,介紹了消除影響的方法。    關(guān)鍵詞:
    發(fā)表于 05-05 20:59 ?1295次閱讀
    超深亞微米設(shè)計<b class='flag-5'>中</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的影響及<b class='flag-5'>避免</b>

    PCB設(shè)計,如何避免

    變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此僅發(fā)生在信號跳變的過程當中,并且信號沿
    發(fā)表于 11-29 14:13 ?0次下載

    PCB設(shè)計的產(chǎn)生以及如何避免

    變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此僅發(fā)生在信號跳變的過程當中,并且信號沿
    的頭像 發(fā)表于 01-26 11:03 ?5937次閱讀
    PCB設(shè)計<b class='flag-5'>中</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的產(chǎn)生以及如何<b class='flag-5'>避免</b>

    如何消除碼間_怎么避免碼間

    所謂碼間,就是數(shù)字基帶信號通過基帶傳輸系統(tǒng)時,由于系統(tǒng)(主要是信道)傳輸特性不理想,或者由于信道中加性噪聲的影響,使收端脈沖展寬,延伸到鄰近碼元中去,從而造成對鄰近碼元的干擾,我們將這種現(xiàn)象稱為碼間
    的頭像 發(fā)表于 04-16 14:25 ?4.7w次閱讀
    如何消除碼間<b class='flag-5'>串</b><b class='flag-5'>擾</b>_怎么<b class='flag-5'>避免</b>碼間<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB設(shè)計防止的方法有哪些

    在實際PCB設(shè)計,3W規(guī)則并不能完全滿足避免的要求。
    的頭像 發(fā)表于 08-19 15:10 ?7746次閱讀

    在電路板設(shè)計如何避免反射和問題

    這個短暫的網(wǎng)絡(luò)研討會將指導您完成避免反射和問題的方法在你的董事會設(shè)計pre-layout和布線后的設(shè)計階段。
    的頭像 發(fā)表于 10-23 07:04 ?3533次閱讀

    如何減少電路板設(shè)計

    在電路板設(shè)計無可避免,如何減少就變得尤其重要。在前面的一些文章
    發(fā)表于 03-07 13:30 ?4187次閱讀

    如何解決EMC設(shè)計問題?

    義: 攻擊者=高振幅+高頻+短上升時間 受害者=低振幅+高阻抗? 某些信號由于其性質(zhì)或在電路的功能而對特別敏感,這些信號是潛在的
    的頭像 發(fā)表于 12-25 15:12 ?2799次閱讀

    在PCB設(shè)計我們該如何避免

    變化的信號(例如階躍信號)沿傳輸線由A到B傳播,傳輸線C-D上會產(chǎn)生耦合信號,變化的信號一旦結(jié)束也就是信號恢復(fù)到穩(wěn)定的直流電平時,耦合信號也就不存在了,因此僅發(fā)生在信號跳變的過程當中,并且信號沿
    發(fā)表于 06-24 16:03 ?781次閱讀

    PCB設(shè)計,如何避免

    空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的信號在受害網(wǎng)絡(luò)上可以分成前向串擾和反向Sc,這個兩個信號極性相同;由耦合電感產(chǎn)生的
    發(fā)表于 08-21 14:26 ?507次閱讀

    在PCB設(shè)計,如何避免

    在PCB設(shè)計,如何避免? 在PCB設(shè)計避免
    的頭像 發(fā)表于 02-02 15:40 ?2390次閱讀