一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

工程師應(yīng)該掌握的PCB疊層設(shè)計(jì)內(nèi)容

黃工的嵌入式技術(shù)圈 ? 來(lái)源:黃工的嵌入式技術(shù)圈 ? 作者:黃工的嵌入式技術(shù) ? 2020-01-10 14:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

轉(zhuǎn)自:EDN電子技術(shù)設(shè)計(jì)

總的來(lái)說(shuō)疊層設(shè)計(jì)主要要遵從兩個(gè)規(guī)矩:

1. 每個(gè)走線層都必須有一個(gè)鄰近的參考層(電源或地層);

2. 鄰近的主電源層和地層要保持最小間距,以提供較大的耦合電容;

下面列出從兩層板到八層板的疊層來(lái)進(jìn)行示例講解:

一、單面PCB板和雙面PCB板的疊層

對(duì)于兩層板來(lái)說(shuō),由于板層數(shù)量少,已經(jīng)不存在疊層的問(wèn)題??刂艵MI輻射主要從布線和布局來(lái)考慮;

單層板和雙層板的電磁兼容問(wèn)題越來(lái)越突出。造成這種現(xiàn)象的主要原因就是因信號(hào)回路面積過(guò)大,不僅產(chǎn)生了較強(qiáng)的電磁輻射,而且使電路對(duì)外界干擾敏感。要改善線路的電磁兼容性,最簡(jiǎn)單的方法是減小關(guān)鍵信號(hào)的回路面積。

關(guān)鍵信號(hào):從電磁兼容的角度考慮,關(guān)鍵信號(hào)主要指產(chǎn)生較強(qiáng)輻射的信號(hào)和對(duì)外界敏感的信號(hào)。能夠產(chǎn)生較強(qiáng)輻射的信號(hào)一般是周期性信號(hào),如時(shí)鐘或地址的低位信號(hào)。對(duì)干擾敏感的信號(hào)是指那些電平較低的模擬信號(hào)。

單、雙層板通常使用在低于10KHz的低頻模擬設(shè)計(jì)中:

1)在同一層的電源走線以輻射狀走線,并最小化線的長(zhǎng)度總和;

2)走電源、地線時(shí),相互靠近;在關(guān)鍵信號(hào)線邊上布一條地線,這條地線應(yīng)盡量靠近信號(hào)線。這樣就形成了較小的回路面積,減小差模輻射對(duì)外界干擾的敏感度。當(dāng)信號(hào)線的旁邊加一條地線后,就形成了一個(gè)面積最小的回路,信號(hào)電流肯定會(huì)取到這個(gè)回路,而不是其它地線路徑。

3)如果是雙層線路板,可以在線路板的另一面,緊靠近信號(hào)線的下面,沿著信號(hào)線布一條地線,一線盡量寬些。這樣形成的回路面積等于線路板的厚度乘以信號(hào)線的長(zhǎng)度。

二、四層板的疊層

1. SIG-GND(PWR)-PWR (GND)-SIG;2. GND-SIG(PWR)-SIG(PWR)-GND;

對(duì)于以上兩種疊層設(shè)計(jì),潛在的問(wèn)題是對(duì)于傳統(tǒng)的1.6mm(62mil)板厚。層間距將會(huì)變得很大,不僅不利于控制阻抗,層間耦合及屏蔽;特別是電源地層之間間距很大,降低了板電容,不利于濾除噪聲。

對(duì)于第一種方案,通常應(yīng)用于板上芯片較多的情況。這種方案可得到較好的SI性能,對(duì)于EMI性能來(lái)說(shuō)并不是很好,主要要通過(guò)走線及其他細(xì)節(jié)來(lái)控制。主要注意:地層放在信號(hào)最密集的信號(hào)層的相連層,有利于吸收和抑制輻射;增大板面積,體現(xiàn)20H規(guī)則。

對(duì)于第二種方案,通常應(yīng)用于板上芯片密度足夠低和芯片周圍有足夠面積(放置所要求的電源覆銅層)的場(chǎng)合。此種方案PCB的外層均為地層,中間兩層均為信號(hào) /電源層。信號(hào)層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號(hào)微帶路徑的阻抗也低,也可通過(guò)外層地屏蔽內(nèi)層信號(hào)輻射。從EMI控制的角度看, 這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。

注意:中間兩層信號(hào)、電源混合層間距要拉開(kāi),走線方向垂直,避免出現(xiàn)串?dāng)_;適當(dāng)控制板面積,體現(xiàn)20H規(guī)則;如果要控 制走線阻抗,上述方案要非常小心地將走線布置在電源和接地鋪銅的下邊。另外,電源或地層上的鋪銅之間應(yīng)盡可能地互連在一起,以確保DC和低頻的連接性。

三、六層板的疊層

對(duì)于芯片密度較大、時(shí)鐘頻率較高的設(shè)計(jì)應(yīng)考慮6層板的設(shè)計(jì),推薦疊層方式:

1.SIG-GND-SIG-PWR-GND-SIG;對(duì)于這種方案,這種疊層方案可得到較好的信號(hào)完整性,信號(hào)層與接地層相鄰,電源層和接地層配對(duì),每個(gè)走線層的阻抗都可較好控制,且兩個(gè)地層都是能良好的吸收磁力線。并且在電源、地層完整的情況下能為每個(gè)信號(hào)層都提供較好的回流路徑。

2.GND-SIG-GND-PWR-SIG -GND;對(duì)于這種方案,該種方案只適用于器件密度不是很高的情況,這種疊層具有上面疊層的所有優(yōu)點(diǎn),并且這樣頂層和底層的地平面比較完整,能作為一個(gè)較好的屏蔽層 來(lái)使用。需要注意的是電源層要靠近非主元件面的那一層,因?yàn)榈讓拥钠矫鏁?huì)更完整。因此,EMI性能要比第一種方案好。

小結(jié):對(duì)于六層板的方案,電源層與地層之間的間距應(yīng)盡量減小,以獲得好的電源、地耦合。但62mil的板厚,層間距雖然得到減小,還是不容易把主電源與地 層之間的間距控制得很小。對(duì)比第一種方案與第二種方案,第二種方案成本要大大增加。因此,我們疊層時(shí)通常選擇第一種方案。設(shè)計(jì)時(shí),遵循20H規(guī)則和鏡像層 規(guī)則設(shè)計(jì)。

四、八層板的疊層

1、由于差的電磁吸收能力和大的電源阻抗導(dǎo)致這種不是一種好的疊層方式。它的結(jié)構(gòu)如下:

1.Signal 1 元件面、微帶走線層

2.Signal 2 內(nèi)部微帶走線層,較好的走線層(X方向)

3.Ground

4.Signal 3 帶狀線走線層,較好的走線層(Y方向)

5.Signal 4 帶狀線走線層

6.Power

7.Signal 5 內(nèi)部微帶走線層

8.Signal 6 微帶走線層

2、是第三種疊層方式的變種,由于增加了參考層,具有較好的EMI性能,各信號(hào)層的特性阻抗可以很好的控制。

1.Signal 1 元件面、微帶走線層,好的走線層

2.Ground 地層,較好的電磁波吸收能力

3.Signal 2 帶狀線走線層,好的走線層

4.Power 電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收 5.Ground 地層

6.Signal 3 帶狀線走線層,好的走線層

7.Power 地層,具有較大的電源阻抗

8.Signal 4 微帶走線層,好的走線層

3、最佳疊層方式,由于多層地參考平面的使用具有非常好的地磁吸收能力。

1.Signal 1 元件面、微帶走線層,好的走線層

2.Ground 地層,較好的電磁波吸收能力

3.Signal 2 帶狀線走線層,好的走線層

4.Power 電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收 5.Ground 地層

6.Signal 3 帶狀線走線層,好的走線層

7.Ground 地層,較好的電磁波吸收能力

8.Signal 4 微帶走線層,好的走線層

對(duì)于如何選擇設(shè)計(jì)用幾層板和用什么方式的疊層,要根據(jù)板上信號(hào)網(wǎng)絡(luò)的數(shù)量,器件密度,PIN密度,信號(hào)的頻率,板的大小等許多因素。對(duì)于這些因素我們要綜 合考慮。對(duì)于信號(hào)網(wǎng)絡(luò)的數(shù)量越多,器件密度越大,PIN密度越大,信號(hào)的頻率越高的設(shè)計(jì)應(yīng)盡量采用多層板設(shè)計(jì)。為得到好的EMI性能最好保證每個(gè)信號(hào)層都 有自己的參考層。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409783
  • 工程師
    +關(guān)注

    關(guān)注

    59

    文章

    1590

    瀏覽量

    69500
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4802

    瀏覽量

    90488
  • 疊層
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    10120
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16084
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3504

    瀏覽量

    5493
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何為EMC設(shè)計(jì)選擇PCB結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?1070次閱讀
    如何為EMC設(shè)計(jì)選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問(wèn)題?問(wèn)題的根源可能藏在你看不見(jiàn)的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過(guò)信號(hào)
    的頭像 發(fā)表于 06-25 07:36 ?1760次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)避坑指南

    PCB設(shè)計(jì)避坑指南

    至目標(biāo)厚度 設(shè)計(jì)完成關(guān)鍵步驟:用工具驗(yàn)證 設(shè)計(jì)完成后,如何驗(yàn)證?傳統(tǒng)方法依賴工程師經(jīng)驗(yàn),現(xiàn)在 華秋DFM軟件提供了一站式解決方案 。
    發(fā)表于 06-24 20:09

    工程師應(yīng)該掌握的20個(gè)模擬電路

    對(duì)模擬電路的掌握分為三個(gè)層次。 初級(jí)層次是熟練記住這二十個(gè)電路,清楚這二十個(gè)電路的作用。只要是電子愛(ài)好者,只要是學(xué)習(xí)自動(dòng)化、電子等電控類專業(yè)的人士都應(yīng)該且能夠記住這二十個(gè)基本模擬電路。 中級(jí)層次
    發(fā)表于 05-28 17:20

    【華秋DFM】V4.6正式上線:工程師PCB設(shè)計(jì)“好搭子”來(lái)了!

    作為深耕PCB設(shè)計(jì)檢查的專業(yè)工具,華秋DFM歷經(jīng)多年迭代,已從最初的基礎(chǔ)設(shè)計(jì)檢查工具發(fā)展為覆蓋全流程的智能制造解決方案。通過(guò)持續(xù)優(yōu)化 1200+細(xì)項(xiàng)檢查規(guī)則 ,累計(jì)服務(wù) 超40萬(wàn)工程師用戶 ,成為
    發(fā)表于 05-22 16:07

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì)中,多層板的設(shè)計(jì)直接影響信號(hào)完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?220次閱讀

    硬件工程師手冊(cè)(全套)

    的性能價(jià)格比達(dá)至最優(yōu)。 5、技術(shù)開(kāi)放,資源共享,促進(jìn)公司整體的技術(shù)提升。 §1.2.1 硬件工程師基本素質(zhì)與技術(shù) 硬件工程師應(yīng)掌握如下基本技能: 第一、由需求分析至總體方案、詳細(xì)設(shè)計(jì)的設(shè)計(jì)創(chuàng)造能力
    發(fā)表于 04-22 15:05

    Allegro工程師能力升級(jí)建議 工程師技能如何升級(jí)進(jìn)階

    根據(jù)Cadence認(rèn)證體系及中國(guó)企業(yè)需求,Allegro工程師能力分三級(jí),分別是初級(jí)、中級(jí)、高級(jí)工程師。那么這三種工程師技能如何升級(jí)進(jìn)階? ? 1、初級(jí)工程師(Layout基礎(chǔ)) ①六
    的頭像 發(fā)表于 03-31 11:39 ?668次閱讀

    電子工程師PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握
    的頭像 發(fā)表于 01-21 15:15 ?1505次閱讀

    電子工程師的電源設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在電源設(shè)計(jì)方面的經(jīng)驗(yàn),包括電源電路的設(shè)計(jì)要點(diǎn)、電源管理芯片的選擇、電源完整性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握電源設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:14 ?494次閱讀

    工程師應(yīng)該掌握的幾種正確電容放電姿勢(shì)

    又有工程師被電傷了! 看來(lái)這是搞電子工程師,尤其是平時(shí)好奇心太強(qiáng)搞拆解的或搞開(kāi)關(guān)電源工程師的家常便飯吧! 拿一AC-DC開(kāi)關(guān)電源板來(lái)舉例 在開(kāi)關(guān)電源220V輸入前端,都會(huì)有一個(gè)很大的濾波電容,這個(gè)
    的頭像 發(fā)表于 12-04 09:36 ?6006次閱讀
    <b class='flag-5'>工程師</b><b class='flag-5'>應(yīng)該</b><b class='flag-5'>掌握</b>的幾種正確電容放電姿勢(shì)

    零基礎(chǔ)入門PCB工程師

    各位前輩大家好,零基礎(chǔ)入門PCB工程師,有什么學(xué)習(xí)資料推薦嗎?
    發(fā)表于 11-27 16:54