一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Mavell新一代ThunderX3發(fā)布,升級為ARM v8.3指令集架構(gòu)

牽手一起夢 ? 來源:快科技 ? 作者:上方文Q ? 2020-03-18 16:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ARM架構(gòu)處理器雖然進軍PC桌面市場不太順利,但是在云端、邊緣計算、高性能計算領(lǐng)域,確實碩果累累,產(chǎn)品豐富,應(yīng)用廣泛,已經(jīng)對x86構(gòu)成了不小的威脅。

最近,亞馬遜發(fā)布了64核心的Graviton2,Ampere推出了80核心的Altra,Mavell(美滿電子)現(xiàn)在又帶來了新一代ThunderX3。

Marvell ThunderX系列已經(jīng)走過兩代產(chǎn)品,并承諾每兩年升級一次。2018年的ThunderX2采用臺積電16nm工藝制造,最多32個核心,基于自研的四發(fā)射、亂序執(zhí)行ARM v8.1架構(gòu),每核心最多四線程,也就是總共最多128線程,運行頻率2.5GHz。

今年晚些時候,Marvell將會發(fā)布第三代ThunderX3,2024年則會有第四代ThunderX4。

Mavell新一代ThunderX3發(fā)布,升級為ARM v8.3指令集架構(gòu)

ThunderX3采用臺積電7nm工藝制造,升級為ARM v8.3指令集架構(gòu),最多96個核心,比上代增加了兩倍,相比AMD霄龍也多了一半,同時繼續(xù)支持四線程,總計最多128線程。

核心頻率沒說,但是熱設(shè)計功耗范圍100-240W。

新的內(nèi)核集成四個128-bit Neon SIMD單元,就寬度而言等效于一個x86 AVX-512,當然最高端的Intel至強有兩個,AMD霄龍則每核心支持兩個256-bit SIMD單元。

I/O方面支持八通道DDR4-3200,類似AMD二代霄龍和Intel下代至強,并有64條PCIe 4.0,AMD二代霄龍的一半。

Mavell新一代ThunderX3發(fā)布,升級為ARM v8.3指令集架構(gòu)

Marvell官方宣稱,ThunderX3 IPC性能比上代提升超過25%,單線程性能提升超過60%(那意味著頻率也會大大提高),平臺級整體性能提升最多3倍,浮點性能更是得益于新增的SIMD單元而可以增加5倍多。

Mavell新一代ThunderX3發(fā)布,升級為ARM v8.3指令集架構(gòu)

Marvell ThunderX家族的生態(tài)支持已經(jīng)相當繁茂,官方號稱部署最廣泛的ARM服務(wù)器處理器,已得到了20家客戶的采納,甚至第一次進入了超級計算機。

Mavell新一代ThunderX3發(fā)布,升級為ARM v8.3指令集架構(gòu)

面對x86,Marvell信心十足,尤其是強調(diào)Intel受制于工藝無法增加更多核心,已丟失領(lǐng)導地位,AMD則存在內(nèi)存延遲偏高、帶寬不足的問題,自家的ThunderX系列則優(yōu)點多多:服務(wù)器優(yōu)化定制核心、出色的能效、最佳單線程性能/平臺性能/內(nèi)存延遲/內(nèi)存帶寬、生態(tài)就緒。

Mavell新一代ThunderX3發(fā)布,升級為ARM v8.3指令集架構(gòu)

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19881

    瀏覽量

    234806
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9347

    瀏覽量

    376976
  • 亞馬遜
    +關(guān)注

    關(guān)注

    8

    文章

    2694

    瀏覽量

    84633
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    水平的 RISC-V 架構(gòu)的 MCU,和 ARM 架構(gòu)的 MCU 相比,運行速度如何?

    ARM 架構(gòu)與 RISC-V 架構(gòu)的 MCU 在同性能水平下的運行速度對比,需從架構(gòu)設(shè)計原點、
    的頭像 發(fā)表于 07-02 10:29 ?605次閱讀
    同<b class='flag-5'>一</b>水平的 RISC-<b class='flag-5'>V</b> <b class='flag-5'>架構(gòu)</b>的 MCU,和 <b class='flag-5'>ARM</b> <b class='flag-5'>架構(gòu)</b>的 MCU 相比,運行速度如何?

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    。RISC-V種特定指令集架構(gòu)。RISC-V指令集類似于INTEL的X86、
    發(fā)表于 12-16 23:08

    RISC-V指令集概述

    RISC-V就是RISC的第五指令集架構(gòu)。而RISC-V目標就是“成為種完全開放的
    發(fā)表于 11-30 23:30

    什么是RISC-V?以及RISC-VARM、X86的區(qū)別

    指令集架構(gòu)學生和研究人員提供個更加友好和易于理解的指令集,以便他們更好地學習和研究計算機處理器的設(shè)計和開發(fā)。 RISC-
    發(fā)表于 11-16 16:14

    RISC-V指令集位寬的幾點學習心得

    ,實際上,RISC-V指令集的位寬具有更大的靈活性。 RISC-V指令集的位寬多樣性 RISC-V
    發(fā)表于 10-31 22:05

    學習RV32GC對比X86-32指令集的優(yōu)勢思考

    在學習RISC-V指令集過程中,逐漸認識到該指令集先進性,尤其是對比其它指令集的優(yōu)勢。這里總結(jié)嘗試總結(jié)下RV32GC與X86-32
    發(fā)表于 10-31 21:47

    簡述微處理器的指令集架構(gòu)

    微處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計算機體系結(jié)構(gòu)中的核心組成部分,它定義了計算機能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存器、內(nèi)存訪問方式等,是連接
    的頭像 發(fā)表于 10-05 14:59 ?1136次閱讀

    RISC-Varm指令集的對比分析

    RISC-VARM指令集是兩種不同的計算機指令集架構(gòu),它們在多個方面存在顯著的差異。以下是對這兩種指令
    發(fā)表于 09-28 11:05

    RISC-V指令集的特點總結(jié)

    :RISC-V 保持了 RISC(Reduced Instruction Set Computer)架構(gòu)的核心原則,即提供個簡潔的指令集,使得芯片設(shè)計更為簡單、高效。 優(yōu)勢:簡潔的設(shè)
    發(fā)表于 08-30 22:05

    RISCV的主流指令集有哪些?

    如題,就像X86中指令集有MMX,SSE,SSE2等,就像ARM指令集ARM和Thumb等,但是總是感覺RISCV特別亂,可能是廠商比較多的緣故吧,我知道的有WCH的青稞RISC-
    發(fā)表于 08-29 13:49

    RISC--V架構(gòu)的目標和特點

    RISC--V架構(gòu)的目標 RISC--V架構(gòu)的目標如下 成為種完全開放的指令集,可以被任何學術(shù)
    發(fā)表于 08-23 00:42

    復雜指令集和精簡指令集有什么區(qū)別

    的兩種主要指令集架構(gòu),它們在多個方面存在顯著的差異。以下是對這兩種指令集架構(gòu)的詳細比較,涵蓋設(shè)計理念、指令復雜性、尋址方式、實現(xiàn)方式、性能特
    的頭像 發(fā)表于 08-22 11:00 ?5683次閱讀

    微處理器的指令集架構(gòu)介紹

    微處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計算機體系結(jié)構(gòu)中至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和指令的集合,以及這些指令如何被
    的頭像 發(fā)表于 08-22 10:53 ?2412次閱讀

    CISC(復雜指令集)與RISC(精簡指令集)的區(qū)別  

    的X86 CPU代表,而RISC以ARM,MIPS,RISC-V,IBM POWER PC 代表。RISC的設(shè)計初衷針對CISC CPU復雜的弊端,選擇
    發(fā)表于 07-30 17:21

    RISC-V基礎(chǔ)整數(shù)指令集

    ARM-32指令集12位的立即字段不僅僅是個常量,而是個函數(shù)的輸入,此函數(shù)根據(jù)12位立即數(shù)的輸入來產(chǎn)生個常量:8位被零擴展到全寬度
    發(fā)表于 07-27 22:25