一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

集成電路規(guī)模不斷擴大 影響芯片成品率的因素有很多

lyj159 ? 來源:與非網(wǎng) ? 作者:趙元闖 ? 2020-03-19 13:53 ? 次閱讀

近年來,電子信息產(chǎn)業(yè)迅猛發(fā)展,為了追求電子產(chǎn)品的高性能及便捷性,集成電路規(guī)模不斷擴大,特征線寬不斷縮小,當前國際上的工藝已經(jīng)進展 10 納米以下,7 納米已經(jīng)量產(chǎn),5 納米也已經(jīng)試產(chǎn),將于 2020 年正式量產(chǎn)。

成品率下滑已成為納米集成電路面臨的最大挑戰(zhàn)之一。而且,隨著集成電路產(chǎn)品的快速升級,特別是對人工智能、5G 移動通訊、物聯(lián)網(wǎng)、汽車電子方向應(yīng)用需求的高性能、低功耗、高密度、可靠性及高度功能集成需求,促使各種新材料、新工藝、新器件的引進,為集成電路產(chǎn)品的設(shè)計制造帶來了前所未有的挑戰(zhàn)。這些因素大大增加了集成電路制造過程中的不確定性,使得集成電路產(chǎn)品的成品率更加難以控制。由于成品率問題的重要性,在當前的集成電路研發(fā)中,對成品率問題的考慮已滲透到集成電路設(shè)計、晶圓制造的各個階段。如何在研發(fā)高性能集成電路的同時,保證較高的成品率,一直是學術(shù)界及工業(yè)界關(guān)注的熱點問題。

首先,集成電路生產(chǎn)工藝十分復(fù)雜,一個芯片的產(chǎn)生往往要經(jīng)過上百道甚至上千道工藝步驟,生產(chǎn)周期較長,在整個制造過程中任何一個工藝步驟上的偏差,都將會對產(chǎn)品成品率造成影響。尤其在 20 納米節(jié)點以后,采用多次曝光的浸入式光刻,大幅度增加了光刻和刻蝕的次數(shù),對芯片成品率的影響劇增。目前采用非 EUV 光刻制作的 10 納米和 7 納米的工藝,刻蝕步數(shù)已經(jīng)超過 100 次,一個偏差,成品率將有可能下降到 10%。

其次,集成電路生產(chǎn)線的投資巨大,先進生產(chǎn)線的造價更是驚人?,F(xiàn)在 14 納米采用非 EUV 光刻,每萬片產(chǎn)能的投資高達 25 億美元。如果芯片成品率過低,難以付諸批量生產(chǎn),投資成本將打水漂。

據(jù)晶圓代工廠的工程師表示,影響芯片成品率的因素有很多,但主要來自兩個大的方面:

第一是來自設(shè)計方面的影響,包括芯片設(shè)計參數(shù)和結(jié)構(gòu)設(shè)計不合理,與相應(yīng)的制造工藝特性不吻合,則會導(dǎo)致芯片性能上出現(xiàn)缺失,造成成品率過低。

第二是制造工藝缺陷或擾動對成品率的影響,包括金屬條變形、粉塵顆粒與冗余物的出現(xiàn),或是工藝控制無法保證工藝窗口,都會對芯片成品率造成不可估量的影響。

對于如何提升芯片成品率,晶圓代工廠的工程師表示,提升芯片成品率的關(guān)鍵,是根據(jù)工藝及設(shè)計的具體情況,利用 EDA 工具通過對缺陷的統(tǒng)計分布情況進行分析和優(yōu)化。而且根據(jù)工藝節(jié)點的不斷更迭,越先進的工藝其成品率越難以控制,成品率的重要性也越明顯。

集成電路規(guī)模不斷擴大 影響芯片成品率的因素有很多

成品率提升(Integrated yield ramp)EDA 軟件雖然是一個小眾市場,但是卻非常關(guān)鍵。隨著芯片研發(fā)及制造企業(yè)的競爭日趨激烈,成品率問題作為影響企業(yè)經(jīng)濟效益的關(guān)鍵因素,已成為芯片設(shè)計及晶圓制造企業(yè)提高產(chǎn)品市場競爭力的重要砝碼。

事實上,進入 2000 年后,國內(nèi)在成品率提升軟件方面開展了相當多的研究,如西安電子科技大學在缺陷導(dǎo)致的集成電路功能成品率問題方面的研究、浙江大學在利用光學校正技術(shù)(OPC)改善集成電路成品率的研究等都取得較好的成果。但始終沒有市場化。

芯思想研究院在調(diào)研中發(fā)現(xiàn),業(yè)界大廠除臺積電、英特爾各擁有一支強大的成品率團隊可以自主進行先進成品率管理以外,其他的晶圓制造廠的成品率提升和管理都需要較多借助外力。目前主流國際市場上,集成電路產(chǎn)業(yè)界較普遍采用的和成品率提升相關(guān)的關(guān)鍵軟件、硬件提供商有 PDF Solutions、Semitronix、Synopsys、Cadence、Optimal+、Keysight 等。

以下是國際主流晶圓制造廠使用的一些主流軟硬件。

集成電路規(guī)模不斷擴大 影響芯片成品率的因素有很多

Synopsys、Cadence 是全球知名的 EDA 工具提供商,其參數(shù)化單元設(shè)計軟件廣泛應(yīng)用于集成電路設(shè)計領(lǐng)域,這其中也包括成品率提升方面。Keysight 是德科技是全球領(lǐng)先的測量儀器公司,為電子設(shè)計、電動汽車、網(wǎng)絡(luò)監(jiān)控、物聯(lián)網(wǎng)、智能互聯(lián)汽車等提供測試解決方案。在這里就不多做介紹。

下面我們簡單介紹下 PDF Solutions 和 Optimal+。

PDF Solutions

PDF Solutions, Inc. 成立于 1991 年,總部在美國硅谷,是一家具有 30 年行業(yè)經(jīng)驗的半導(dǎo)體產(chǎn)業(yè)跨界整合技術(shù)服務(wù)公司,致力于為 IC 設(shè)計公司驗證及改善設(shè)計,順利完成流片、生產(chǎn)到產(chǎn)品上市;以及為晶圓代工廠定位工藝問題,提升新技術(shù)開發(fā)能力,完善工藝流程控制。PDF Solutions 的技術(shù)服務(wù)包括集成電路前沿工藝的開發(fā),包括基于客戶定制測試芯片(Characterization Vehicle)的良率改良咨詢,可制造性設(shè)計優(yōu)化(Design for Manufacturability),以及半導(dǎo)體大數(shù)據(jù)平臺 Exensio Platform 等工具。其中 Exensio 平臺包含用于半導(dǎo)體設(shè)備生產(chǎn)的故障檢測與分類(Fault Detection and Classification, Exensio-Control)模塊,產(chǎn)品測試優(yōu)化模塊(Exensio-Test),半導(dǎo)體良率管理系統(tǒng)模塊(Exensio-Yield)等等。

PDF Solutions 提供從技術(shù)研發(fā)到產(chǎn)品設(shè)計,從工藝制造到封裝測試,從試驗流片到成熟量產(chǎn),的整套成熟技術(shù)服務(wù),有效幫助廠商降低 IC 設(shè)計和制造成本,顯著提高產(chǎn)品質(zhì)量和生產(chǎn)效率,進而加快產(chǎn)品上市速度和提升利潤空間。

Optimal+

Optimal+是以色列一家大數(shù)據(jù)分析服務(wù)商,成立于 2005 年,為半導(dǎo)體和電子產(chǎn)業(yè)提供可操作性的制造和測試數(shù)據(jù)分析,其成品率業(yè)務(wù)僅涵蓋數(shù)據(jù)分析這一塊內(nèi)容。但是其營收主要來自于電子行業(yè),半導(dǎo)體產(chǎn)業(yè)為其貢獻的營收僅約占其總營收入 20%,且占比呈現(xiàn)逐年下滑狀態(tài)。公司未來在半導(dǎo)體產(chǎn)業(yè)的機會不大,原因在于公司僅僅只提供軟件,沒有硬件支持。

芯思想研究院在調(diào)研中還發(fā)現(xiàn),杭州廣立微電子有限公司(Semitronix)是國內(nèi)一家以集成電路成品率為主營業(yè)務(wù)的企業(yè),已經(jīng)開發(fā)成功成品率提升相關(guān)軟硬件工具。

隨著近年來中國半導(dǎo)體行業(yè)發(fā)展環(huán)境的持續(xù)利好以及國內(nèi)半導(dǎo)體企業(yè)的成長,大家對于技術(shù)、質(zhì)量、效率的要求越來越高,很多國內(nèi)領(lǐng)先的集成電路設(shè)計公司和晶圓生產(chǎn)廠商已經(jīng)和國際接軌。

成品率提升軟件市場規(guī)模

據(jù)中芯國際、華虹集團、三星電子的工程師表示,從 2017 年就開始采用廣立微提供的新工藝制程研發(fā)提供整合性服務(wù),包括早期工藝開發(fā)、產(chǎn)品設(shè)計流程確立、中后期產(chǎn)品量產(chǎn)時的可尋址測試結(jié)構(gòu),直到 yield ramp 階段基于產(chǎn)品版圖的測試芯片。

韓國頂級半導(dǎo)體公司代工部門的技術(shù)人員表示,廣立微提供的基于測試芯片的軟、硬件系統(tǒng)產(chǎn)品以及整體解決方案用于高效測試芯片自動設(shè)計、高速電學測試和智能數(shù)據(jù)分析的全流程平臺,利用特有的流程平臺與技術(shù)方法可以提高集成電路性能、良率、穩(wěn)定性和產(chǎn)品上市速度的定制服務(wù)。公司代工部門的技術(shù)人員表示,基于廣立微的軟硬件的實用性和成本效益,向公司存儲業(yè)務(wù)部門進行了推薦,現(xiàn)在公司存儲業(yè)務(wù)也已經(jīng)開始采購廣立微的產(chǎn)品。該公司代工部門的技術(shù)人員還表示,由于之前歐美國家成品率方案供應(yīng)商的市場壟斷性,業(yè)界一直不太歡迎其商業(yè)模式。這一說法得到臺積電、聯(lián)電、中芯國際等多家晶圓代工廠的認可。

根據(jù) WSTS 的數(shù)據(jù),2019 年全球半導(dǎo)體芯片產(chǎn)業(yè)的營收超過 4000 億美元。而根據(jù)三大 EDA 廠商的營收數(shù)據(jù),預(yù)估 2019 年全球 EDA 市場約為 96 億美元。

芯思想研究院根據(jù)調(diào)研數(shù)據(jù)發(fā)現(xiàn),全球各大晶圓制造廠每家每年在成品率提升軟件方面的投入約在 50 萬美元。而晶圓代工公司的投入規(guī)模要大一些,一般在 200-300 萬美元,高的在 700 萬美元。

根據(jù)不完全統(tǒng)計,全球成品率提升 EDA 軟件規(guī)模整體在 8000 萬美元到 9000 萬美元之間。按照地域來看,2019 年美洲約 1800 萬美元至 2000 萬美元、歐洲約 400 萬美元至 500 萬美元、亞洲(不含中國)約 2500 萬元至 3000 萬美元、中國(包括臺灣)約 3300 萬美元至 3500 美元。

預(yù)估未來幾年的全球市場成長有限,預(yù)計到 2025 年市場規(guī)模望達 1.0-1.1 億美元。但得益于國內(nèi)晶圓制造業(yè)的成長,加上未來國內(nèi)興建的多座 FAB,國內(nèi)的市場是有增無減,預(yù)計 2025 年中國(包括臺灣)的市場將接近 6000 萬美元,這將為國產(chǎn)成品率提升軟件拓展國內(nèi)的市場提供機會。

注:這是芯思想研究院第二次針對 EDA 軟件細分市場進行調(diào)研,第一次是 2019 年推出的制造專用軟件調(diào)研,由于經(jīng)驗不足,數(shù)據(jù)僅供參考!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51952

    瀏覽量

    433997
  • 集成電路
    +關(guān)注

    關(guān)注

    5415

    文章

    11873

    瀏覽量

    366418
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2856

    瀏覽量

    175868
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第一次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容。總表部分列有國產(chǎn)接口
    發(fā)表于 04-21 16:33

    超級電容應(yīng)用領(lǐng)域?qū)?b class='flag-5'>不斷擴大

    超級電容應(yīng)用領(lǐng)域?qū)?b class='flag-5'>不斷擴大伴隨著國內(nèi)儲能市場的如火如荼,超級電容這一具備高功率密度、高安全特性的新型儲能技術(shù)也正綻放新光彩。,“隨著超級電容器的能量密度的逐漸提升并兼顧一定的功率密度,其應(yīng)用規(guī)模
    的頭像 發(fā)表于 02-26 13:34 ?358次閱讀
    超級電容應(yīng)用領(lǐng)域?qū)?b class='flag-5'>不斷擴大</b>

    集成電路為什么要封膠?

    集成電路為什么要封膠?漢思新材料:集成電路為什么要封膠集成電路封膠的主要原因在于提供多重保護和增強性能,具體來說包括以下幾個方面:防止環(huán)境因素損害:
    的頭像 發(fā)表于 02-14 10:28 ?357次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    在使用高位AD轉(zhuǎn)換芯片時引起數(shù)據(jù)頻繁跳動的比較明顯因素有哪些?

    在使用高位AD轉(zhuǎn)換芯片時引起數(shù)據(jù)頻繁跳動的比較明顯因素有哪些?
    發(fā)表于 02-14 08:32

    集成電路制造中良損失來源及分類

    本文介紹了集成電路制造中良損失來源及分類。 良的定義 良集成電路制造中最重要的指標之一。集成電路
    的頭像 發(fā)表于 01-20 13:54 ?647次閱讀
    <b class='flag-5'>集成電路</b>制造中良<b class='flag-5'>率</b>損失來源及分類

    引線框架質(zhì)量大起底:影響集成電路的關(guān)鍵因素

    集成電路(IC)是現(xiàn)代電子信息技術(shù)的核心內(nèi)容,是現(xiàn)代電子工程、計算機和信息工業(yè)開發(fā)的重要基礎(chǔ)。在集成電路的構(gòu)成中,引線框架作為連接芯片與外部電路的關(guān)鍵部件,其質(zhì)量對
    的頭像 發(fā)表于 01-16 13:14 ?797次閱讀
    引線框架質(zhì)量大起底:影響<b class='flag-5'>集成電路</b>的關(guān)鍵<b class='flag-5'>因素</b>

    影響HT25Q20D閃存芯片寫入速度和使用壽命的因素有哪些?

    影響HT25Q20D閃存芯片寫入速度和使用壽命的因素有哪些?
    的頭像 發(fā)表于 01-08 16:05 ?533次閱讀

    3D打印技術(shù),推動手板打樣從概念到成品的高效轉(zhuǎn)化

    代表性的新科技之一。這種新興技術(shù)能夠大大縮短從概念到成品的時間周期,還能顯著提高手板打樣的機動性和生產(chǎn)成本,使得產(chǎn)品開發(fā)過程變得愈發(fā)高效便捷。 近數(shù)年,3D打印技術(shù)在全球的應(yīng)用范圍不斷擴大。據(jù)統(tǒng)計
    發(fā)表于 12-26 14:43

    ASIC集成電路與通用芯片的比較

    ASIC集成電路與通用芯片在多個方面存在顯著差異。以下是對這兩者的比較: 一、定義與用途 ASIC集成電路 :ASIC(Application-Specific Integrated Circuit
    的頭像 發(fā)表于 11-20 15:56 ?1691次閱讀

    語音集成電路是指什么意思

    系統(tǒng)、智能家居等領(lǐng)域。以下是關(guān)于語音集成電路的介紹: 1. 語音集成電路的基本概念 語音集成電路是一種集成了多種語音處理功能的電子芯片。它能
    的頭像 發(fā)表于 09-30 15:44 ?695次閱讀

    影響電路共模抑制比的因素有哪些?如何去提高電路的共模抑制比?

    影響電路共模抑制比的因素有哪些?如何去提高電路的共模抑制比?
    發(fā)表于 09-09 07:32

    形式驗證如何加速超大規(guī)模芯片設(shè)計?

    引言隨著集成電路規(guī)模不斷擴大,從設(shè)計到流片(Tape-out)的全流程中,驗證環(huán)節(jié)的核心地位日益凸顯。有效的驗證不僅是設(shè)計完美的基石,更是確保電路在實際應(yīng)用中穩(wěn)定運行的保障。尤為關(guān)鍵的是,邏輯或
    的頭像 發(fā)表于 08-30 12:45 ?799次閱讀
    形式驗證如何加速超大<b class='flag-5'>規(guī)模</b><b class='flag-5'>芯片</b>設(shè)計?

    變壓器電壓調(diào)整與哪些因素有關(guān)

    變壓器電壓調(diào)整是指在變壓器的輸出電壓與輸入電壓之間存在一定的差異,這種差異與變壓器的負載、溫度、頻率等因素有關(guān)。 變壓器電壓調(diào)整的基本概念 變壓器電壓調(diào)整是指在變壓器的輸入電壓和
    的頭像 發(fā)表于 08-20 16:53 ?3142次閱讀

    如何利用低功耗設(shè)計技術(shù)實現(xiàn)超大規(guī)模集成電路(VLSI)的電源完整性?

    本文要點超大規(guī)模集成電路(Verylargescaleintegration,VLSI)是一種主流的集成電路(IC)設(shè)計模式。芯片尺寸微型化有助于降低單個晶體管的功耗,但同時也提高了功率密度。先進
    的頭像 發(fā)表于 08-03 08:13 ?1214次閱讀
    如何利用低功耗設(shè)計技術(shù)實現(xiàn)超大<b class='flag-5'>規(guī)模集成電路</b>(VLSI)的電源完整性?

    偉測集成電路芯片晶圓級及成品測試基地項目啟動竣工驗收

    南京偉測半導(dǎo)體科技有限公司投資建設(shè)。項目總投資9億元,總建筑面積約5.5萬平方米,建設(shè)集成電路晶圓測試線和成品測試線。通過建設(shè)廠房并購置相關(guān)生產(chǎn)、測試設(shè)備,將擴大集成電路測試服務(wù)規(guī)模,
    的頭像 發(fā)表于 05-28 15:50 ?604次閱讀