一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA和ASIC電路的時間敏感網(wǎng)IP

加賀富儀艾電子 ? 來源:富士通電子 ? 2020-04-27 16:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SoC 設計與應用技術領導廠商Socionext Inc.(以下“公司”)近日宣布成功開發(fā)了基于FPGAASIC電路的時間敏感網(wǎng)絡(Time Sensitive Network, TSN)IP。該IP符合下一代以太網(wǎng)TSN(通信標準IEEE 802.1 Subset)及其評估環(huán)境,旨在為工業(yè)應用提供具有確定性的以太網(wǎng)。

TSN IP 評估板

Socionext在高速網(wǎng)絡SoC及IP的設計開發(fā)方面擁有30多年的經驗,期望通過提供最新的工業(yè)以太網(wǎng)解決方案助力推進工業(yè)物聯(lián)網(wǎng)。公司最新開發(fā)的高性能TSN IP展現(xiàn)出了卓越的性能,其主要包括支持適用于工業(yè)設備之間通信的雙口菊花鏈拓撲、1 Gbps高速操作、400 ns以下低延遲,及0.1微秒(μs)以下低抖動。

除了支持TSN外,該IP技術還可支持需要快速響應控制的運動控制器,以及應用于網(wǎng)絡通信中確保帶寬和低延遲的遠程I / O等,滿足各類工業(yè)設備要求。TSN支持在信息技術(IT)和操作技術(OT)之間進行無縫連接互操作,提升工廠整體效率和產能,推進實現(xiàn)智慧工廠。

在產品交付方面,Socionext將提供用于IP測試的FPGA評估板、啟動手冊和Linux開源驅動程序,幫助用戶快速評估和開發(fā)。Socionext在工業(yè)ASIC開發(fā)領域擁有豐厚的設計開發(fā)經驗,公司期望通過提供IP組合,助力客戶開發(fā)設計屬于他們自己的ASIC芯片。

產品特色:

Ethernet: 2ch

Link Speed: 1Gbps

Offloaded CPU Processing

Port Transfer Delay: ~ 400ns (cut through latency)

Low Jitter: +/- 0.1us

Queuing Priority: 8 Level

AMBA: Internal Data & Control

Linux Open Source Driver

交付產品:

IP Core Libraries

Linux Kernel Driver

Comprehensive Documentation

Evaluation Board and Reference Design based on XILINX Kintex-7 XC7K325T FPGA

TSN IP Block Diagram

關于索喜科技有限公司

富士通電子旗下代理品牌 Socionext Inc. (索喜科技),是一家創(chuàng)新型企業(yè),為全球客戶設計、開發(fā)和提供片上系統(tǒng)(System-on-chip)產品。Socionext 整合了富士通(Fujitsu Limited)與松下(Panasonic Corporation)的片上系統(tǒng)半導體事業(yè),專注于圖像、網(wǎng)絡、電腦運算與其他尖端技術之發(fā)展及應用。Socionext 集世界一流的專業(yè)知識、經驗和豐富的IP 產品組合于一身,致力于提供高效益的解決方案與更佳的客戶體驗。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22046

    瀏覽量

    618275
  • 以太網(wǎng)

    關注

    41

    文章

    5632

    瀏覽量

    175891
  • soc
    soc
    +關注

    關注

    38

    文章

    4387

    瀏覽量

    222714

原文標題:助力智慧工廠加速上線,索喜科技最新時間敏感網(wǎng)絡IP了解一下

文章出處:【微信號:Fujitsu_Semi,微信公眾號:加賀富儀艾電子】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    車載網(wǎng)絡測試技術的進化之路#CAN #車載以太網(wǎng) #TSN #時間敏感網(wǎng)絡

    車載以太網(wǎng)
    北匯信息POLELINK
    發(fā)布于 :2025年06月26日 18:12:48

    TSN(時間敏感網(wǎng)絡)是什么

    TSN(Time-Sensitive Networking)即時間敏感網(wǎng)絡,是IEEE 802.1 TSN工作組開發(fā)的一系列數(shù)據(jù)鏈路層協(xié)議規(guī)范的統(tǒng)稱,用于指導和開發(fā)低延遲、低抖動,并具有傳輸時間確定性的以太
    的頭像 發(fā)表于 06-14 15:51 ?809次閱讀

    使用IP核和開源庫減少FPGA設計周期

    /prologue-the-2022-wilson-research-group-functional-verification-study/),70% 的 FPGA 項目落后于計劃,12% 的項目落后計劃 50% 以上。 為此,很多FPGA廠商都在自己EDA工具里嵌入
    的頭像 發(fā)表于 01-15 10:47 ?696次閱讀
    使用<b class='flag-5'>IP</b>核和開源庫減少<b class='flag-5'>FPGA</b>設計周期

    ALINX發(fā)布100G以太網(wǎng)UDP/IP協(xié)議棧IP

    AX14-Stream接口,完美適配UltraScale+/Zynq UltraScale+系列FPGA器件。 這一創(chuàng)新成果為用戶提供了快速可靠、低成本且高性能的解決方案,顯著縮短了產品上市時間。該IP核支持
    的頭像 發(fā)表于 01-07 11:25 ?754次閱讀

    大多數(shù)FPGA的程序存儲器(FLASH)為什么都放在外面呢?FPGA的主要應用

    電子產品市場幾乎難以看到FPGA的使用,幾乎全是專用集成電路ASIC)芯片,就是我們常說的定制芯片,為什么FPGA的應用會這么的少,因為專用集成
    的頭像 發(fā)表于 12-24 11:04 ?1266次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應用

    FPGAASIC的區(qū)別 FPGA性能優(yōu)化技巧

    FPGAASIC的區(qū)別 FPGA(現(xiàn)場可編程門陣列)和ASIC(專用集成電路)是兩種不同的集成電路
    的頭像 發(fā)表于 12-02 09:51 ?1039次閱讀

    ASIC集成電路在人工智能中的應用

    ASIC(Application-Specific Integrated Circuit)集成電路在人工智能領域的應用日益廣泛,其專為特定應用而設計的特點使得它在處理人工智能任務時能夠展現(xiàn)出卓越
    的頭像 發(fā)表于 11-20 16:03 ?2074次閱讀

    ASIC集成電路如何提高系統(tǒng)效率

    在現(xiàn)代電子系統(tǒng)中,效率和性能是衡量一個系統(tǒng)優(yōu)劣的關鍵指標。隨著技術的發(fā)展,ASIC集成電路因其高度定制化和優(yōu)化的特性,在提高系統(tǒng)效率方面發(fā)揮著越來越重要的作用。 ASIC的定義和特點 ASIC
    的頭像 發(fā)表于 11-20 15:57 ?942次閱讀

    ASIC集成電路與通用芯片的比較

    ASIC集成電路與通用芯片在多個方面存在顯著差異。以下是對這兩者的比較: 一、定義與用途 ASIC集成電路ASIC(Applicatio
    的頭像 發(fā)表于 11-20 15:56 ?2023次閱讀

    ASIC集成電路應用領域 ASIC集成電路的優(yōu)缺點分析

    隨著電子技術的發(fā)展,集成電路(IC)在各個領域扮演著越來越重要的角色。ASIC集成電路作為其中一種特殊類型的集成電路,因其高度定制化的特點,在特定應用中展現(xiàn)出獨特的優(yōu)勢。 一、
    的頭像 發(fā)表于 11-20 15:04 ?3880次閱讀

    ASIC集成電路FPGA的區(qū)別

    ASIC(專用集成電路)與FPGA(現(xiàn)場可編程門陣列)是兩種不同的集成電路技術,它們在多個方面存在顯著的區(qū)別。以下是兩者的主要差異: 一、設計與制造
    的頭像 發(fā)表于 11-20 15:02 ?1196次閱讀

    FPGAASIC在大模型推理加速中的應用

    隨著現(xiàn)在AI的快速發(fā)展,使用FPGAASIC進行推理加速的研究也越來越多,從目前的市場來說,有些公司已經有了專門做推理的ASIC,像Groq的LPU,專門針對大語言模型的推理做了優(yōu)化,因此相比GPU這種通過計算平臺,功耗更低、
    的頭像 發(fā)表于 10-29 14:12 ?2015次閱讀
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>ASIC</b>在大模型推理加速中的應用

    FPGAASIC的優(yōu)缺點比較

    FPGA(現(xiàn)場可編程門陣列)與ASIC(專用集成電路)是兩種不同的硬件實現(xiàn)方式,各自具有獨特的優(yōu)缺點。以下是對兩者優(yōu)缺點的比較: FPGA的優(yōu)點 可編程性強 :
    的頭像 發(fā)表于 10-25 09:24 ?1707次閱讀

    為低功耗FPGA、處理器和ASIC實施啟用LVDS鏈路

    電子發(fā)燒友網(wǎng)站提供《為低功耗FPGA、處理器和ASIC實施啟用LVDS鏈路.pdf》資料免費下載
    發(fā)表于 08-29 09:59 ?0次下載
    為低功耗<b class='flag-5'>FPGA</b>、處理器和<b class='flag-5'>ASIC</b>實施啟用LVDS鏈路

    ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務!

    本系列文章從數(shù)字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹
    的頭像 發(fā)表于 08-10 17:13 ?1093次閱讀
    將<b class='flag-5'>ASIC</b> <b class='flag-5'>IP</b>核移植到<b class='flag-5'>FPGA</b>上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務!