一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何獲取最新的時(shí)序分析功能

AGk5_ZLG_zhiyua ? 來(lái)源:ZLG致遠(yuǎn)電子 ? 2020-04-29 15:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時(shí)序分析在示波器上的實(shí)現(xiàn),可以省去繁瑣的人工分析步驟,大大節(jié)省工程師反復(fù)測(cè)試總線時(shí)序所花費(fèi)的時(shí)間,無(wú)論是產(chǎn)品研發(fā),還是產(chǎn)線測(cè)試,相信ZDS4000系列示波器都能為您帶來(lái)全新的測(cè)試體驗(yàn)。

如何獲取最新的時(shí)序分析功能

支持時(shí)序分析的ZDS示波器有ZDS4054 Plus、ZDS4034 Plus、ZDS4024 Plus,目前免費(fèi)標(biāo)配了I2C、I2S、SPI、MIPI-RFFE、CAN、Reset、Switch七種協(xié)議時(shí)序分析。自動(dòng)分析多個(gè)波形中最差情況是否滿足標(biāo)準(zhǔn),可直接篩選某個(gè)特定節(jié)點(diǎn)并直接生成附帶截圖的報(bào)告。用戶可在ZLG致遠(yuǎn)電子官網(wǎng)示波器資料下載頁(yè)下載固件進(jìn)行更新。

測(cè)試項(xiàng)目

下方展示I2C、I2S、SPI、MIPI-RFFE、CAN、Reset、Switch具體的測(cè)試項(xiàng),可下拉滑動(dòng)表格查看。

下拉查看長(zhǎng)圖

測(cè)試界面

時(shí)序分析軟件測(cè)試界面如下圖所示,可直接觀測(cè)波形情況與具體的測(cè)試結(jié)果。

測(cè)量統(tǒng)計(jì)

如測(cè)試需要長(zhǎng)時(shí)間進(jìn)行,并對(duì)測(cè)試結(jié)果進(jìn)行統(tǒng)計(jì)或針對(duì)測(cè)試結(jié)果進(jìn)行特定操作,可使用測(cè)量統(tǒng)計(jì)功能。

1、停止條件

停止條件即示波器停止“統(tǒng)計(jì)分析”的條件,當(dāng)測(cè)試條件滿足預(yù)設(shè)條件時(shí),時(shí)序分析軟件會(huì)停止統(tǒng)計(jì)完成分析工作。

2、失敗操作

失敗操作即若波形進(jìn)行測(cè)試過(guò)程中無(wú)法通過(guò)測(cè)試(Fail)時(shí),將執(zhí)行的操作??刹僮鞯氖录鐖D所示。

操作事件包括:

聲音提示:即當(dāng)出現(xiàn)測(cè)試不通過(guò)項(xiàng)時(shí),系統(tǒng)會(huì)發(fā)出警報(bào)聲(蜂鳴器)提醒;

導(dǎo)出報(bào)表:即當(dāng)出現(xiàn)測(cè)試不通過(guò)項(xiàng)時(shí),系統(tǒng)會(huì)自動(dòng)導(dǎo)出當(dāng)前數(shù)據(jù)并形成報(bào)告。

兩項(xiàng)可以同時(shí)選擇,若一項(xiàng)都不選擇,則若出現(xiàn)失敗項(xiàng)不做任何提醒。

3、歷史統(tǒng)計(jì)

當(dāng)設(shè)置好停止條件,失敗操作后,點(diǎn)擊【歷史統(tǒng)計(jì)】(運(yùn)行/停止統(tǒng)計(jì))可對(duì)測(cè)量結(jié)果進(jìn)行統(tǒng)計(jì),此時(shí)將【信息顯示】打開(kāi),可以看到統(tǒng)計(jì)的結(jié)果。

結(jié)果導(dǎo)出

測(cè)試完成后可對(duì)所測(cè)試的波形和數(shù)據(jù)進(jìn)行導(dǎo)出。導(dǎo)出的“網(wǎng)頁(yè)報(bào)表”文件可使用網(wǎng)頁(yè)打開(kāi),導(dǎo)出的“CSV”文件可使用 Excel 打開(kāi)。

導(dǎo)出結(jié)果如圖所示:

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 示波器
    +關(guān)注

    關(guān)注

    113

    文章

    6705

    瀏覽量

    189297
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    23814

原文標(biāo)題:【ZDS示波器高級(jí)分析功能】時(shí)序分析

文章出處:【微信號(hào):ZLG_zhiyuan,微信公眾號(hào):ZLG致遠(yuǎn)電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA時(shí)序約束之設(shè)置時(shí)鐘組

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?470次閱讀
    FPGA<b class='flag-5'>時(shí)序</b>約束之設(shè)置時(shí)鐘組

    TDengine 發(fā)布時(shí)序數(shù)據(jù)分析 AI 智能體 TDgpt,核心代碼開(kāi)源

    2025 年 3 月 26 日,濤思數(shù)據(jù)通過(guò)線上直播形式正式發(fā)布了其新一代時(shí)序數(shù)據(jù)分析 AI 智能體——TDgpt,并同步開(kāi)源其核心代碼。這一創(chuàng)新功能作為 TDengine 3.3.6.0 的重要
    的頭像 發(fā)表于 03-27 10:30 ?309次閱讀
    TDengine 發(fā)布<b class='flag-5'>時(shí)序數(shù)據(jù)分析</b> AI 智能體 TDgpt,核心代碼開(kāi)源

    是德示波器功率分析功能的應(yīng)用

    內(nèi)的重要測(cè)試測(cè)量?jī)x器,憑借其強(qiáng)大的功率分析功能,為工程師和科研人員提供了深入了解功率特性的有效手段。 是德示波器功率分析功能概述 ? 基本測(cè)量參數(shù)
    的頭像 發(fā)表于 03-13 16:09 ?330次閱讀
    是德示波器功率<b class='flag-5'>分析</b><b class='flag-5'>功能</b>的應(yīng)用

    集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢(shì)和局限性。 ? 靜態(tài)時(shí)序
    的頭像 發(fā)表于 02-19 09:46 ?627次閱讀

    TPS65950實(shí)時(shí)時(shí)鐘時(shí)序補(bǔ)償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實(shí)時(shí)時(shí)鐘時(shí)序補(bǔ)償分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實(shí)時(shí)時(shí)鐘<b class='flag-5'>時(shí)序</b>補(bǔ)償<b class='flag-5'>分析</b>

    使用IBIS模型進(jìn)行時(shí)序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進(jìn)行時(shí)序分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 10:00 ?1次下載
    使用IBIS模型進(jìn)行<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>

    電源時(shí)序器跳閘的原因和解決方法

    電源時(shí)序器跳閘是一個(gè)常見(jiàn)的電氣問(wèn)題,它可能由多種因素引起,包括電源電壓不穩(wěn)定、電路短路、過(guò)載電流以及時(shí)序器本身的故障等。下面將詳細(xì)分析電源時(shí)序器跳閘的原因及相應(yīng)的解決方法。
    的頭像 發(fā)表于 09-29 16:28 ?2720次閱讀

    超高速數(shù)據(jù)采集系統(tǒng)的時(shí)序設(shè)計(jì)與信號(hào)完整性分析

    電子發(fā)燒友網(wǎng)站提供《超高速數(shù)據(jù)采集系統(tǒng)的時(shí)序設(shè)計(jì)與信號(hào)完整性分析.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:34 ?0次下載

    DDR4時(shí)序參數(shù)介紹

    DDR4(Double Data Rate 4)時(shí)序參數(shù)是描述DDR4內(nèi)存模塊在執(zhí)行讀寫(xiě)操作時(shí)所需時(shí)間的一組關(guān)鍵參數(shù),它們直接影響到內(nèi)存的性能和穩(wěn)定性。以下是對(duì)DDR4時(shí)序參數(shù)的詳細(xì)解釋?zhuān)w了主要的時(shí)序參數(shù)及其
    的頭像 發(fā)表于 09-04 14:18 ?7409次閱讀

    鎖存器的基本輸出時(shí)序

    在深入探討鎖存器的輸出時(shí)序時(shí),我們需要詳細(xì)分析鎖存器在不同控制信號(hào)下的行為表現(xiàn),特別是控制信號(hào)(如使能信號(hào)E)的電平變化如何影響數(shù)據(jù)輸入(D)到輸出(Q)的傳輸過(guò)程。以下是對(duì)鎖存器輸出時(shí)序的詳細(xì)描述,旨在全面覆蓋其工作原理和
    的頭像 發(fā)表于 08-30 10:43 ?1180次閱讀

    時(shí)序邏輯電路故障分析

    時(shí)序邏輯電路的主要故障分析是一個(gè)復(fù)雜而重要的課題,它涉及電路的穩(wěn)定性、可靠性以及整體性能。以下是對(duì)時(shí)序邏輯電路主要故障的全面分析,旨在幫助理解和解決這些故障。
    的頭像 發(fā)表于 08-29 11:13 ?1865次閱讀

    時(shí)序邏輯電路有記憶功能

    時(shí)序邏輯電路確實(shí)具有記憶功能 。這一特性是時(shí)序邏輯電路與組合邏輯電路的本質(zhì)區(qū)別之一。
    的頭像 發(fā)表于 08-29 10:31 ?1596次閱讀

    時(shí)序邏輯電路的功能表示方法有哪些

    復(fù)雜邏輯功能的關(guān)鍵組成部分。它們能夠存儲(chǔ)信息,并根據(jù)輸入信號(hào)和當(dāng)前狀態(tài)產(chǎn)生輸出。時(shí)序邏輯電路的設(shè)計(jì)和分析對(duì)于理解和實(shí)現(xiàn)數(shù)字系統(tǒng)至關(guān)重要。 2. 時(shí)序邏輯電路的基本概念 2.1
    的頭像 發(fā)表于 08-28 11:41 ?1493次閱讀

    TPS621和TPS821系列的時(shí)序控制和跟蹤功能

    電子發(fā)燒友網(wǎng)站提供《TPS621和TPS821系列的時(shí)序控制和跟蹤功能.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 14:38 ?0次下載
    TPS621和TPS821系列的<b class='flag-5'>時(shí)序</b>控制和跟蹤<b class='flag-5'>功能</b>

    深度解析FPGA中的時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束中兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1407次閱讀
    深度解析FPGA中的<b class='flag-5'>時(shí)序</b>約束