Xilinx的SoC在業(yè)界應(yīng)用非常廣泛。對(duì)應(yīng)的開(kāi)發(fā)工具SDK也很成熟。在SDK里,每一個(gè)baremetal工程,對(duì)應(yīng)一個(gè)BSP工程,它包含一些Xilinx提供的公共模塊,比如硬件的驅(qū)動(dòng)、freertos、LWIP等。在BSP工程的右鍵菜單中,選擇BSP setting,可以配置BSP工程包含的的公共模塊。
在Xilinx為異構(gòu)計(jì)算打造的全新開(kāi)發(fā)工具Vitis里,BSP被包含在Platform工程里。雙擊Platform工程里里的platform.spr,等界面初始化完成后,點(diǎn)擊右邊的“Modify BSP Settings”, 也可以配置BSP工程包含的的公共模塊。點(diǎn)擊“Reset BSP Source”, 可以生成BSP代碼。
配置BSP工程的的公共模塊的界面如下:
打開(kāi)應(yīng)用程序工程的prj文件,在右側(cè)的"Navigate BSP settings", 也可以進(jìn)入配置BSP的界面。
bsp的源代碼,在Platform工程里的處理器子目錄下的standalone_domainsp的目錄里。比如,r5-0的lwip的代碼目錄是
psv_cortexr5_0standalone_domainsppsv_cortexr5_0libsrclwip211_v1_1srclwip-2.1.1src。
-
Xilinx
+關(guān)注
關(guān)注
73文章
2185瀏覽量
125340 -
SDK
+關(guān)注
關(guān)注
3文章
1077瀏覽量
49100
原文標(biāo)題:【干貨分享】Xilinx全新開(kāi)發(fā)工具Vitis里,如何配置BSP?
文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開(kāi)發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
IAR發(fā)布Arm開(kāi)發(fā)工具鏈v9.70.1版本
IAR開(kāi)發(fā)平臺(tái)升級(jí)Arm和RISC-V開(kāi)發(fā)工具鏈,加速現(xiàn)代嵌入式系統(tǒng)開(kāi)發(fā)
AI開(kāi)發(fā)工具分類(lèi)與功能
鴻蒙北向開(kāi)發(fā)OpenHarmony5.0 DevEco Studio開(kāi)發(fā)工具安裝與配置

云計(jì)算開(kāi)發(fā)工具包的功能
鴻蒙北向開(kāi)發(fā)OpenHarmony4.1 DevEco Studio開(kāi)發(fā)工具安裝與配置

盤(pán)點(diǎn)工程師常用的嵌入式開(kāi)發(fā)工具
使用AMD Vitis進(jìn)行嵌入式設(shè)計(jì)開(kāi)發(fā)用戶指南

電機(jī)方案開(kāi)發(fā)工具—QE For Motor

云計(jì)算開(kāi)發(fā)工具包括什么
電機(jī)方案開(kāi)發(fā)工具QE For Motor的使用教程

支持C2000的開(kāi)發(fā)工具版本

AT開(kāi)發(fā)工具實(shí)用教程

評(píng)論