一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文看清SRAM與DRAM真正區(qū)別!

Q4MP_gh_c472c21 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2020-08-21 16:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著微電子技術(shù)的迅猛發(fā)展,SRAM 逐漸呈現(xiàn)出高集成度、快速及低功耗的發(fā)展趨勢。在半導體存儲器的發(fā)展中,靜態(tài)存儲器(SRAM)由于其廣泛的應用成為其中不可或缺的重要一員。近年來SRAM在改善系統(tǒng)性能、提高芯片可靠性、降低成本等方面都起到了積極的作用。
下面就帶你詳細了解一下到底什么是SRAM。
在了解SRAM之前,有必要先說明一下RAM。RAM主要的作用就是存儲代碼和數(shù)據(jù)供CPU在需要的時候調(diào)用。但是這些數(shù)據(jù)并不是像用袋子盛米那么簡單,更像是圖書館中用書架擺放書籍一樣,不但要放進去還要能夠在需要的時候準確的調(diào)用出來,雖然都是書但是每本書是不同的。對于RAM等存儲器來說也是一樣的,雖然存儲的都是代表0和1的代碼,但是不同的組合就是不同的數(shù)據(jù)。
讓我們重新回到書和書架上來,如果有一個書架上有10行和10列格子(每行和每列都有0-9的編號),有100本書要存放在里面,那么我們使用一個行的編號+一個列的編號就能確定某一本書的位置。在RAM存儲器中也是利用了相似的原理。
現(xiàn)在讓我們回到RAM存儲器上,對于RAM存儲器而言數(shù)據(jù)總線是用來傳入數(shù)據(jù)或者傳出數(shù)據(jù)的。因為存儲器中的存儲空間是如果前面提到的存放圖書的書架一樣通過一定的規(guī)則定義的,所以我們可以通過這個規(guī)則來把數(shù)據(jù)存放到存儲器上相應的位置,而進行這種定位的工作就要依靠地址總線來實現(xiàn)了。
對于CPU來說,RAM就像是一條長長的有很多空格的細線,每個空格都有一個唯一的地址與之相對應。如果CPU想要從RAM中調(diào)用數(shù)據(jù),它首先需要給地址總線發(fā)送“編號”,請求搜索圖書(數(shù)據(jù)),然后等待若干個時鐘周期之后,數(shù)據(jù)總線就會把數(shù)據(jù)傳輸給CPU??磮D更直觀一些:
小圓點代表RAM中的存儲空間,每一個都有一個唯一的地址線同它相連。當?shù)刂方獯a器接收到地址總線的指令:“我要這本書”(地址數(shù)據(jù))之后,它會根據(jù)這個數(shù)據(jù)定位CPU想要調(diào)用的數(shù)據(jù)所在位置,然后數(shù)據(jù)總線就會把其中的數(shù)據(jù)傳送到CPU。
下面該介紹一下今天的主角SRAM:
SRAM——“Static RAM(靜態(tài)隨機存儲器)”的簡稱,所謂“靜態(tài)”,是指這種存儲器只要保持通電,里面儲存的數(shù)據(jù)就可以恒常保持。這里與我們常見的DRAM動態(tài)隨機存儲器不同,具體來看看有哪些區(qū)別:

SRAM VS DRAM

SRAM不需要刷新電路即能保存它內(nèi)部存儲的數(shù)據(jù)。而DRAM(Dynamic Random Access Memory)每隔一段時間,要刷新充電一次,否則內(nèi)部的數(shù)據(jù)即會消失。因此SRAM具有較高的性能,功耗較小。
此外,SRAM主要用于二級高速緩存(Level2 Cache)。它利用晶體管來存儲數(shù)據(jù)。與DRAM相比,SRAM的速度快,但在相同面積中SRAM的容量要比其他類型的內(nèi)存小。
但是SRAM也有它的缺點,集成度較低,相同容量的DRAM內(nèi)存可以設計為較小的體積,但是SRAM卻需要很大的體積。同樣面積的硅片可以做出更大容量的DRAM,因此SRAM顯得更貴。
還有,SRAM的速度快但昂貴,一般用小容量SRAM作為更高速CPU和較低速DRAM 之間的緩存。
總結(jié)一下:
SRAM成本比較高
DRAM成本較低(1個場效應管加一個電容
SRAM存取速度比較快
DRAM存取速度較慢(電容充放電時間)
SRAM一般用在高速緩存中
DRAM一般用在內(nèi)存條里

SRAM如何運作

剛才總結(jié)到了SRAM有著很特別的優(yōu)點,你該好奇這家伙是怎樣的運作過程?
一個SRAM單元通常由4-6只晶體管組成,當這個SRAM單元被賦予0或者1的狀態(tài)之后,它會保持這個狀態(tài)直到下次被賦予新的狀態(tài)或者斷電之后才會更改或者消失。SRAM的速度相對比較快,且比較省電,但是存儲1bit的信息需要4-6只晶體管制造成本可想而知,但DRAM只要1只晶體管就可以實現(xiàn)。
連接一下SRAM的結(jié)構(gòu),比較出名的是6場效應管組成一個存儲bit單元的結(jié)構(gòu):
M1-6表示6個晶體管,SRAM中的每一個bit存儲由4個場效應管M1234構(gòu)成兩個交叉耦合的反相器中。一個SRAM基本單元有0、1 兩個狀態(tài)。
SRAM基本單元由兩個CMOS反相器組成,兩個反相器的輸入輸出交叉連接,即第一個反相器的輸出連接第二個反相器的輸入,第二個反相器的輸出連接第一個反相器的輸入。這實現(xiàn)了兩個反相器輸出狀態(tài)的鎖定、保存,即存儲了一個位元的狀態(tài)。
一般而言,每個基本單元的晶體管數(shù)量越少,其占用面積就會越小。由于硅晶圓生產(chǎn)成本相對固定,所以SRAM基本單元面積越小,在芯片上就可制造更多的位元存儲,每個位元存儲的成本就越低。
SRAM工作原理相對比較簡單,我們先看寫0和寫1操作。
寫0操作
寫0的時候,首先將BL輸入0電平,(~BL)輸入1電平。
然后,相應的Word Line(WL)選通,則M5和M6將會被打開。
0電平輸入到M1和M2的G極控制端
1電平輸入到M3和M4的G極控制端
因為M2是P型管,高電平截止,低電平導通。而M1則相反,高電平導通,低電平截止。
所以在0電平的作用下,M1將截止,M2將打開。(~Q)點將會穩(wěn)定在高電平。
同樣,M3和M4的控制端將會輸入高電平,因NP管不同,M3將會導通,而M4將會截止。Q點將會穩(wěn)定在低電平0。
最后,關(guān)閉M5和M6,內(nèi)部M1,M2,M3和M4處在穩(wěn)定狀態(tài),一個bit為0的數(shù)據(jù)就被鎖存住了。
此時,在外部VDD不斷電的情況下,這個內(nèi)容將會一直保持。
下面通過動畫來觀察一下寫0的過程。
寫1操作
這里不再重復,大家可以自己推演一下過程。這里仍然提供寫1過程動畫。
讀操作
讀操作相對比較簡單,只需要預充BL和(~BL)到某一高電平,然后打開M5和M6,再通過差分放大器就能夠讀出其中鎖存的內(nèi)容。
SRAM行業(yè)發(fā)展趨勢
隨著處理器日趨強大,尺寸越發(fā)精巧。然而更加強大的處理器需要緩存進行相應的改進。與此同時每一個新的工藝節(jié)點讓增加嵌入式緩存變得艱巨起來。SRAM的6晶體管架構(gòu)(邏輯區(qū)通常包含4個晶體管/單元)意味著每平方厘米上的晶體管的數(shù)量將會非常多。這種極高的晶體管密度會造成很多問題,其中包括:
SER:軟錯誤率;Processnode:工藝節(jié)點soft:軟錯誤
更易出現(xiàn)軟錯誤:工藝節(jié)點從130nm縮小到22nm后,軟錯誤率預計將增加7倍。
更低的成品率:由于位單元隨著晶體管密度的增加而縮小,SRAM區(qū)域更容易因工藝變化出現(xiàn)缺陷。這些缺陷將降低處理器芯片的總成品率。
更高的功耗:如果SRAM的位單元必需與邏輯位單元的大小相同,那么SRAM的晶體管就必須小于邏輯晶體管。較小的晶體管會導致泄露電流升高,從而增加待機功耗。
另一個技術(shù)發(fā)展趨勢可穿戴電子產(chǎn)品的出現(xiàn)。對于智能手表、健身手環(huán)等可穿戴設備而言,尺寸和功耗是關(guān)鍵因素。由于電路板的空間有限,MCU必須做得很小,而且必須能夠使用便攜式電池提供的微小電量運行。
片上緩存難以滿足上述要求。未來的可穿戴設備將會擁有更多功能。因此片上緩存將無法滿足要求,對外置緩存的需求將會升高。在所有存儲器選項中,SRAM最適合被用作外置緩存,因為它們的待機電流小于DRAM,存取速度高于DRAM和閃存。
AI5G渴望新內(nèi)存材料的支持
對于所有類型的系統(tǒng)設計者來說,新興存儲技術(shù)都變得極為關(guān)鍵。AI和物聯(lián)網(wǎng)IoT芯片開始將它們用作嵌入式存儲器。大型系統(tǒng)已經(jīng)在改變其架構(gòu),以采用新興的存儲器來替代當今的標準存儲器技術(shù)。這種過渡將挑戰(zhàn)行業(yè),但將帶來巨大的競爭優(yōu)勢。
今天,業(yè)界仍在尋找通用存儲器,隨著SoC工藝進步設計復雜度增加,嵌入式 SRAM也越來越多。在40nm SoC產(chǎn)品SRAM一般在20Mbits左右,當工藝發(fā)展到28nm時SRAM就增加到100Mbits。如果考慮AI產(chǎn)品,SRAM估計更多。如何更好的測試SRAM就成為量產(chǎn)測試的重中之重。這也是推理芯片的最佳方案,也是芯片設計者在設計中應該努力追求的目標。
為了應對這一市場變化,新興存儲器PB的發(fā)貨量將比其它傳統(tǒng)存儲技術(shù)增長得更快,促使其營收增長到360億美元。之所以會發(fā)生這種情況,很大程度上是因為這些新興的存儲器將占領(lǐng)當今主流技術(shù)(NOR閃存,SRAM和DRAM)的既有市場份額。新存儲器將取代分立存儲芯片和SoC中的嵌入式存儲器:包括ASIC微控制器,甚至是計算處理器中的緩存。
到2030年,3D XPoint存儲器收入將飆升至超過250億美元,這主要是因為該技術(shù)的售價低于它所取代的DRAM。這也解釋了為什么離散MRAM / STT-MRAM芯片收入將增長到超過100億美元,或者說是2019年MRAM收入的近300倍。此外,預計電阻RAM(ReRAM)和MRAM將競爭取代SoC中的大量嵌入式NOR和SRAM,從而推動更大規(guī)模的收入增長。
目前,尚不清楚哪種存儲技術(shù)將成為這場戰(zhàn)斗的贏家。相變存儲器(PCM),ReRAM,鐵電RAM(FRAM),MRAM和許多尚未成熟的技術(shù),每種都有各自的競爭優(yōu)勢和劣勢。目前處于競爭行列的有將近100家公司,這些公司包括芯片制造商、技術(shù)許可方、晶圓代工廠和工具和設備制造商,幾乎覆蓋了半導體供應鏈的每個環(huán)節(jié)。它們每家都有應對這一市場競爭和變化的方案以及規(guī)劃。
如若某一天,某種通用存儲器或殺手級存儲器將能夠同時替代SRAM,DRAM和閃存。在可預見的未來,雖然下一代存儲技術(shù)仍然不能完全取代傳統(tǒng)存儲器,但它們可以結(jié)合存儲器的傳統(tǒng)優(yōu)勢來滿足對利基市場的需求。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2349

    瀏覽量

    185644
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    786

    瀏覽量

    115971

原文標題:SRAM與DRAM真正區(qū)別,你真的明白嗎

文章出處:【微信號:gh_c472c2199c88,微信公眾號:嵌入式微處理器】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    嵌入式37-SRAMDRAM區(qū)別

    DRAMsram
    朱老師物聯(lián)網(wǎng)大講堂
    發(fā)布于 :2021年08月18日 15:47:52

    DRAM,SRAM,SDRAM的關(guān)系與區(qū)別

    般不是行列地址復用的SDRAM-------同步的DRAM,即數(shù)據(jù)的讀寫需要時鐘來同步問題2:為什么DRAM要刷新,SRAM則不需要?答:這是由RAM的設計類型決定的,
    發(fā)表于 08-15 17:11

    EEPROM、EPROM、FLASH、SRAM、DRAM、SDRAM的區(qū)別.

    本帖最后由 eehome 于 2013-1-5 10:01 編輯 EEPROM、EPROM、FLASH、SRAM、DRAM、SDRAM的區(qū)別.
    發(fā)表于 12-20 15:19

    ROM、RAM、DRAM、SRAM和FLASH的區(qū)別

    求很苛刻的地方使用,譬如CPU的級緩沖,二級緩沖。另種稱為動態(tài)RAM(Dynamic RAM/DRAM),DRAM保留數(shù)據(jù)的時間很短,速度也比S
    發(fā)表于 11-04 10:09

    請問串口SRAM和并口SRAM的引腳區(qū)別?

    首先來看下并口和串口的區(qū)別:引腳的區(qū)別: 串口SRAM(或其它存儲器)通常有如下的示意圖: 串口SRAM引腳引腳只有SCK,CS#,SI,
    發(fā)表于 06-17 16:26

    DRAM,SRAM,F(xiàn)LASH和新型NVRAM:有何區(qū)別?

    但是,SRAM的每個位昂貴得多,因為它需要六個晶體管,而DRAM則需要個晶體管和電容器。因此,通常在僅需要少量高速存儲器的CPU高速緩存中找到SRAM。FlashFLASH是
    發(fā)表于 09-25 08:01

    串口SRAM和并口SRAM的引腳區(qū)別是什么

      首先來看下并口和串口的區(qū)別:  引腳的區(qū)別:  串口SRAM(或其它存儲器)通常有如下的示意圖:    串口SRAM引腳  引腳只有S
    發(fā)表于 12-10 16:42

    ROM/RAM/DRAM/SRAM和FLASH的區(qū)別是什么

    ROM、RAM、DRAM、SRAM和FLASH的區(qū)別
    發(fā)表于 02-05 06:11

    SRAMDRAM及其SDRAM有哪些區(qū)別

    靜態(tài)隨機存取存儲器SRAM是什么?有何優(yōu)缺點?動態(tài)隨機存取存儲器DRAM是什么?有何優(yōu)缺點?
    發(fā)表于 12-24 07:04

    詳解SRAM特點和原理

    SRAM不需要刷新電路即能保存它內(nèi)部存儲的數(shù)據(jù)。而DRAM(Dynamic Random Access Memory)每隔段時間,要刷新充電次,否則內(nèi)部的數(shù)據(jù)即會消失,因此
    發(fā)表于 05-30 07:18 ?2.2w次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解<b class='flag-5'>SRAM</b>特點和原理

    DRAM、SRAM和Flash原理解析

    DRAM、SRAM和Flash都屬于存儲器,DRAM通常被稱為內(nèi)存,也有些朋友會把手機中的Flash閃存誤會成內(nèi)存。SRAM的存在感相對較弱,但他卻是CPU性能發(fā)揮的關(guān)鍵。
    發(fā)表于 07-29 11:14 ?1.3w次閱讀

    SRAMDRAM區(qū)別

    SRAM的S是Static的縮寫,全稱是靜態(tài)隨機存取存儲器。而DRAM的D是Dynamic的縮寫,全稱是動態(tài)隨機存取存儲器。這兩者有什么區(qū)別呢?首先我們看看SRAM的結(jié)構(gòu),你可以網(wǎng)上搜
    的頭像 發(fā)表于 08-22 09:21 ?2w次閱讀
    <b class='flag-5'>SRAM</b>和<b class='flag-5'>DRAM</b>的<b class='flag-5'>區(qū)別</b>

    SRAMDRAM區(qū)別,你真的明白嗎

    如若某天,某種通用存儲器或殺手級存儲器將能夠同時替代SRAM,DRAM和閃存。在可預見的未來,雖然下代存儲技術(shù)仍然不能完全取代傳統(tǒng)存儲器,但它們可以結(jié)合存儲器的傳統(tǒng)優(yōu)勢來滿足對利基
    的頭像 發(fā)表于 12-24 17:20 ?1564次閱讀

    讀懂SRAMDRAM資料下載

    電子發(fā)燒友網(wǎng)為你提供讀懂SRAMDRAM資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大
    發(fā)表于 04-15 08:40 ?17次下載
    <b class='flag-5'>一</b><b class='flag-5'>文</b>讀懂<b class='flag-5'>SRAM</b>和<b class='flag-5'>DRAM</b>資料下載

    SRAMDRAM有什么區(qū)別

    型的隨機存取存儲器(RAM),它們在多個方面存在顯著差異。以下將從定義、工作原理、性能特點、應用場合以及發(fā)展趨勢等方面詳細闡述SRAMDRAM區(qū)別
    的頭像 發(fā)表于 09-26 16:35 ?6903次閱讀