一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

protel轉(zhuǎn)allegro的方法有哪些

Wildesbeast ? 來源:21IC ? 作者:21IC ? 2020-08-23 09:16 ? 次閱讀

電路設(shè)計軟件的使用頻率極高,采用電路設(shè)計軟件,可提升工作者設(shè)計電路的效率。但在電路設(shè)計軟件使用過程中,同樣存在一些問題,如格式轉(zhuǎn)換等。為幫助大家解決電路設(shè)計軟件難點,本文將對protel電路設(shè)計軟件中protel轉(zhuǎn)allegro的方法予以介紹。如果你對本文內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。

隨著PCB設(shè)計的復(fù)雜程度和高速PCB設(shè)計需求的不斷增加,越來越多的PCB設(shè)計者、設(shè)計團隊選擇Cadence的設(shè)計平臺和工具。但是,由于沒有Protel數(shù)據(jù)到Cadence數(shù)據(jù)直接轉(zhuǎn)換工具,長期以來如何將現(xiàn)有的基于Protel平臺的設(shè)計數(shù)據(jù)轉(zhuǎn)化到Cadence平臺上來一直是處于平臺轉(zhuǎn)化期的設(shè)計者所面臨的難題。

在長期實際的基礎(chǔ)上,結(jié)合現(xiàn)有工具的特點,提供一種將Protel原理圖、PCB轉(zhuǎn)化到Cadence平臺上的方法。

1. 使用的工具

a) Protel DXP SP2

b) Cadence Design Systems, Inc. Capture CIS

c) Cadence Design Systems, Inc. Orcad Layout

d) Cadence Design Systems, Inc. Layout2allegro

e) Cadence Design Systems, Inc. Allegro

f) Cadence Design Systems, Inc. Specctra

2. Protel 原理圖到Cadence Design Systems, Inc. Capture CIS

在Protel原理圖的轉(zhuǎn)化上我們可以利用Protel DXP SP2的新功能來實現(xiàn)。通過這一功能我們可以直接將Protel的原理圖轉(zhuǎn)化到Capture CIS中。

這里,我們僅提出幾點通過實踐總結(jié)出來的注意事項。

1) Protel DXP在輸出Capture DSN文件的時候,沒有輸出封裝信息,在Capture中我們會看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也是整個轉(zhuǎn)化過程中最耗時的工作。在添加封裝信息時要注意保持與Protel PCB設(shè)計中的封裝一致性,以及Cadence在封裝命名上的限制。例如一個電阻,在Protel中的封裝為AXIAL0.4,在后面介紹的封裝庫的轉(zhuǎn)化中,將被修改為AXIAL04,這是由于Cadence不允許封裝名中出現(xiàn)“。”;再比如DB9接插件的封裝在Protel中為DB9RA/F,將會被改為DB9RAF。因此我們在Capture中給元件添加封裝信息時,要考慮到這些命名的改變。

2) 一些器件的隱藏管腳或管腳號在轉(zhuǎn)化過程中會丟失,需要在Capture中使用庫編輯的方法添加上來。通常易丟失管腳號的器件時電阻電容等離散器件。

3) 在層次化設(shè)計中,模塊之間連接的總線需要在Capture中命名。即使在Protel中已經(jīng)在父設(shè)計中對這樣的總線命名了,還是要在Capture中重新來過,以確保連接。

4) 對于一個封裝中有多個部分的器件,要注意修改其位號。例如一個74ls00,在protel中使用其中的兩個門,位號為U8A,U8B。這樣的信息在轉(zhuǎn)化中會丟失,需要重新添加。

基本上注意到上述幾點,借助Protel DXP,我們就可以將Protel的原理圖轉(zhuǎn)化到Capture中。進一步推廣,這也為現(xiàn)有的Protel原理圖符號庫轉(zhuǎn)化到Capture提供了一個途徑。

3. Protel 封裝庫的轉(zhuǎn)化

長期使用Protel作PCB設(shè)計,我們總會積累一個龐大的經(jīng)過實踐檢驗的Protel封裝庫,當設(shè)計平臺轉(zhuǎn)換時,如何保留這個封裝庫總是令人頭痛。這里,我們將使用Orcad Layout,和免費的Cadence工具Layout2allegro來完成這項工作。

1) 在Protel中將PCB封裝放置到一張空的PCB中,并將這個PCB文件用Protel PCB 2.8 ASCII的格式輸出出來;

2) 使用Orcad Layout導入這個Protel PCB 2.8 ASCII文件;

3) 使用Layout2allegro將生成的Layout MAX文件轉(zhuǎn)化為Allegro的BRD文件;

4) 接下來,我們使用Allegro的Export功能將封裝庫,焊盤庫輸出出來,就完成了Protel封裝庫到Allegro轉(zhuǎn)化。

4. Protel PCB到Allegro的轉(zhuǎn)化

有了前面兩步的基礎(chǔ),我們就可以進行Protel PCB到Allegro的轉(zhuǎn)化了。這個轉(zhuǎn)化過程更確切的說是一個設(shè)計重現(xiàn)過程,我們將在Allegro中重現(xiàn)Protel PCB的布局和布線。

1) 將第二步Capture生成的Allegro格式的網(wǎng)表傳遞到Allegro BRD中,作為我們重現(xiàn)工作的起點;

2) 首先,我們要重現(xiàn)器件布局。在Protel中輸出Place & Pick文件,這個文件中包含了完整的器件位置,旋轉(zhuǎn)角度和放置層的信息。我們通過簡單的手工修改,就可以將它轉(zhuǎn)化為Allegro的Placement文件。在Allegro中導入這個Placement文件,我們就可以得到布局了。

3) 布線信息的恢復(fù),要使用Specctra作為橋梁。首先,從Protel中輸出包含布線信息的Specctra DSN文件。對于這個DSN文件我們要注意以下2點:

4) Protel中的層命名與Allegro中有所區(qū)別,要注意使用文本編輯器作適當?shù)男薷?,例如Protel中頂層底層分別為Toplayer和Bottomlayer,而在Allegro中這兩層曾稱為TOP和BOTTOM;

5) 注意在Specctra中查看過孔的定義,并添加到Allegro的規(guī)則中。在allegro中定義過孔從Specctra中輸出布線信息,可以使用session, wires, 和route文件,建議使用route文件,然后將布線信息導入到我們以及重現(xiàn)布局的Allegro PCB中,就完成了我們從Protel PCB到Allegro BRD的轉(zhuǎn)化工作。

Protel到Allegro轉(zhuǎn)化的方法

當今IT產(chǎn)業(yè)的發(fā)展日新月異,對硬件設(shè)備的要求也越來越高,硬件設(shè)計師們面臨如何設(shè)計高速高密度PCB的難題。常言道,工欲善其事,必先利其器,這也是越來越多的設(shè)計師放棄低端的PCB設(shè)計工具,進而選擇Cadence等公司提供的高性能PCB EDA軟件的原因。

但是這種變革必然會帶來這樣或那樣的問題。由于接觸和使用較早等原因,國內(nèi)的Protel用戶為數(shù)眾多,他們在選擇Cadence高速PCB解決方案的同時,都面臨著如何將手頭的Protel設(shè)計移植到Cadence PCB設(shè)計軟件中的問題。

在這個過程當中碰到的問題大致可分為兩種:一是設(shè)計不很復(fù)雜,設(shè)計師只想借助Cadence CCT的強大自動布線功能完成布線工作;二是設(shè)計復(fù)雜,設(shè)計師需要借助信噪分析工具來對設(shè)計進行信噪仿真,設(shè)置線網(wǎng)的布線拓撲結(jié)構(gòu)等工作。

對于第一種情況,要做的轉(zhuǎn)化工作比較簡單,可以使用Protel或Cadence提供的Protel到CCT的轉(zhuǎn)換工具來完成這一工作。對于第二種情況,要做的工作相對復(fù)雜一些,下面將這種轉(zhuǎn)化的方法作一簡單的介紹。

Cadence信噪分析工具的分析對象是Cadence Allegro的brd文件,而Allegro可以讀入合乎其要求的第三方網(wǎng)表,Protel輸出的Telexis格式的網(wǎng)表滿足Allegro對第三方網(wǎng)表的要求,這樣就可以將Protel文件注入Allegro。

這里有兩點請讀者注意。首先,Allegro第三方網(wǎng)表在$PACKAGE段不允許有“?!?其次,在Protel中,我們用BasName[0:N]的形式表示總線,用BasName[x]表示總線中的一根信號,Allegro第三方網(wǎng)表中總線中的一根信號的表示形式為Bas NameX,讀者可以通過直接修改Protel輸出的Telexis網(wǎng)表的方法解決這些問題。

Allegro在注入第三方網(wǎng)表時還需要每種類型器件的設(shè)備描述文件Device.txt文件,它的格式如下:

Package: package type

Class: classtype

Pincount: total pinnumber

Pinused: 。..

其中常用的是PACKAGE,CLASS,PINCOUNT這幾項。PACKAGE描述了器件的封裝,但Allegro在注入網(wǎng)表時會用網(wǎng)表中的PACKAGE項而忽略設(shè)備描述文件中的這一項。CLASS確定器件的類型,以便信噪分折,Cadence將器件分為IC,IO,DISCRETE三類。PINCOUNT說明器件的管腳數(shù)目。對于大多數(shù)器件,Device.txt文件中包含有這三項就足夠了。

有了第三方網(wǎng)表和設(shè)備描述文件,我們就可以將Protel中原理圖設(shè)計以網(wǎng)表的形式代入到Cadence PCB設(shè)計軟件中,接下來,設(shè)計師就可以借助Cadence PCB軟件在高速高密度PCB設(shè)計方面的強大功能完成自己的設(shè)計。

如果已經(jīng)在Protel作了PCB布局的工作,Allegro的script功能可以將Protcl中的布局在Allegro中重現(xiàn)出來。在Protel中,設(shè)計師可以輸出一個Place & Pick文件,這個文件中包含了每個器件的位置、旋轉(zhuǎn)角度和放在PCB頂層還是底層等信息,可以通過這個文件很方便的生成一個Allegro的script文件,在Allegro中執(zhí)行這個script就能夠重現(xiàn)Protel中的布局了,下面給出了完成Place & Pick文件到Allegro Script文件轉(zhuǎn)化的C++代碼,筆者使用這段代碼,僅用了數(shù)分鐘就將一個用戶有800多個器件的PCB板布局在Allegro重現(xiàn)出來。

FILE *fp1, *fp2;

::AfxMessageBox(“hello”);

fp1=fopen(“pick.txt”, “rt”);

if (fp1==NULL) ::AfxMessageBox(“Can not open the file?。。 保?

fp2=fopen(“place.txt”,“wt”);

if (fp2==NULL) ::AfxMessageBox(“Can not create the file!!!”);

char refdes[5], Pattern[5];

float midx,midy,refx,refy,padx,pady,rotaTIon;

char tb[1];

char tmp=‘“’;

fprintf(fp2,”%s “, ”# Allegro script“);

fprintf(fp2,”%s “, ”version 13.6“);

fprintf(fp2,”%s “, ”place refdes“);

while (!feof(fp1)) {

fscanf(fp1,”%s“, refdes);

fscanf(fp1,”%s“, Pattern);

fscanf(fp1,”%f“, &midx);

fscanf(fp1,”%f“, &midy);

fscanf(fp1,”%f“, &refx);

fscanf(fp1,”%f“, &refy);

fscanf(fp1,”%f“, &padx);

fscanf(fp1,”%f“, &pady);

fscanf(fp1,”%s“, tb);

fscanf(fp1,”%f“, &rotaTIon);

fprintf(fp2, ”fillin %c%s%c “,tmp,refdes,tmp);

if (rotaTIon!=0) {

fprintf(fp2, ”rotate “);

fprintf(fp2, ”iangle %f “, rotaTIon);

};

char yy=tb[0];

if (yy!=‘T’) fprintf(fp2, ”pop mirror “);

fprintf(fp2, ”pick %f %f “, padx,pady);

fprintf(fp2, ”next “);

};

fprintf(fp2, ”done“);

fclose(fp1);

fclose(fp2);

以上簡單介紹了Protel到Allegro轉(zhuǎn)化的方法。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4342

    文章

    23339

    瀏覽量

    405182
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4753

    瀏覽量

    88594
  • PROTEL
    +關(guān)注

    關(guān)注

    27

    文章

    1033

    瀏覽量

    137731
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    684

    瀏覽量

    146636
  • 可制造性設(shè)計
    +關(guān)注

    關(guān)注

    10

    文章

    2065

    瀏覽量

    15944
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3498

    瀏覽量

    5153
收藏 人收藏

    評論

    相關(guān)推薦

    Allegro 2025慕尼黑上海電子展精彩回顧

    此前,4月15日至17日, 2025年慕尼黑上海電子展于上海市新國際博覽中心盛大舉行。Allegro以“創(chuàng)新賦能,使命驅(qū)動,攜手Allegro共創(chuàng)未來”為主題,攜汽車電子、清潔能源、機器人與工業(yè)
    的頭像 發(fā)表于 04-28 11:44 ?201次閱讀

    Allegro亮相2025慕尼黑上海電子展

    近日,Allegro 正式亮相 2025 年慕尼黑上海電子展,展會將持續(xù)至 17 日。本次 Allegro 以 “創(chuàng)新賦能,使命驅(qū)動,攜手 Allegro 共創(chuàng)未來” 為主題,展示汽車電子、清潔能源、機器人和工業(yè)應(yīng)用等行業(yè)的前沿
    的頭像 發(fā)表于 04-17 15:55 ?133次閱讀

    Allegro Skill封裝功能之導出單個封裝介紹

    在PCB設(shè)計中,若需提取特定封裝,傳統(tǒng)用Allegro自帶導出方法需通過"File→Export→Libraries"導出全部封裝庫文件。
    的頭像 發(fā)表于 04-16 17:33 ?283次閱讀
    <b class='flag-5'>Allegro</b> Skill封裝功能之導出單個封裝介紹

    安森美終止收購Allegro 此前安森美為什么要收購Allegro MicroSystems?

    美國芯片制造商安森美(Onsemi)周一終止了以 69 億美元收購規(guī)模較小的競爭對手 Allegro MicroSystems 的報價,結(jié)束了長達數(shù)月的競購,安森美希望利用市場低迷來擴大其在汽車行業(yè)
    的頭像 發(fā)表于 04-15 18:27 ?460次閱讀
    安森美終止收購<b class='flag-5'>Allegro</b> 此前安森美為什么要收購<b class='flag-5'>Allegro</b> MicroSystems?

    從零開始學電路仿真Multisim與電路設(shè)計Protel技術(shù)——完整版

    作了簡要說明,然后重點對Multisim、Protel軟件的使用方法和實戰(zhàn)技巧做了詳細的介紹。對于Multisim,選擇了Multisim7為介紹對象;對于Protel,選擇了在國內(nèi)使用最為廣泛
    發(fā)表于 03-25 14:37

    安森美擬收購Allegro MicroSystems

    安森美(onsemi,美國納斯達克股票代號:ON)于美國時間3月5日披露了向AllegroMicroSystems, Inc. (以下簡稱"Allegro")(美國納斯達克股票
    的頭像 發(fā)表于 03-10 09:43 ?348次閱讀

    Allegro榮獲奇瑞汽車“協(xié)同創(chuàng)新特別貢獻獎”

    近日,在奇瑞汽車舉行的“奇聚九州勢,智領(lǐng)贏未來”2025 年供應(yīng)鏈生態(tài)圈年會上,Allegro 榮獲由奇瑞汽車頒發(fā)的“協(xié)同創(chuàng)新特別貢獻獎”。這一殊榮不僅見證了 Allegro 與奇瑞汽車之間堅實而
    的頭像 發(fā)表于 01-22 14:06 ?360次閱讀

    Allegro元件封裝(焊盤)制作教程

    電子發(fā)燒友網(wǎng)站提供《Allegro元件封裝(焊盤)制作教程.doc》資料免費下載
    發(fā)表于 01-02 14:10 ?2次下載

    Allegro與TenXer Labs達成合作

    近日,Allegro 宣布與 TenXer Labs 合作,通過 LiveBench 在線測試平臺極大改善組件評估能力!我們利用 TenXer 先進的數(shù)字工具,增強遠程組件評估能力,從而縮短設(shè)計時間,并能更快捷地將 Allegro 的創(chuàng)新解決方案推向市場,為用戶節(jié)省大量成
    的頭像 發(fā)表于 12-11 16:50 ?474次閱讀

    RS232轉(zhuǎn)TTL轉(zhuǎn)換器使用方法

    RS232轉(zhuǎn)TTL轉(zhuǎn)換器是一種用于將RS232標準電平轉(zhuǎn)換為TTL(邏輯電平)的串行通信協(xié)議轉(zhuǎn)換器。以下是RS232轉(zhuǎn)TTL轉(zhuǎn)換器的基本使用方法: 一、了解轉(zhuǎn)換器接口 RS232接口 :通常
    的頭像 發(fā)表于 11-21 09:22 ?1688次閱讀

    Allegro邀您相約2024年慕尼黑電子展

    您是否正在為汽車、工業(yè)和消費類應(yīng)用開發(fā)創(chuàng)新解決方案?Allegro 最新一代傳感器和電源功率控制解決方案經(jīng)過精心設(shè)計,可以滿足您對效率、性能和可靠性的期望。Allegro 將攜創(chuàng)新解決方案亮相2024 年慕尼黑電子展 – C5.479。
    的頭像 發(fā)表于 11-09 11:01 ?627次閱讀

    OPC轉(zhuǎn)Modbus網(wǎng)關(guān)是什么?什么功能?

    在工業(yè)自動化領(lǐng)域,隨著技術(shù)的不斷發(fā)展和應(yīng)用需求的多樣化,不同設(shè)備和系統(tǒng)之間往往采用不同的通信協(xié)議。為了實現(xiàn)這些設(shè)備之間的無縫連接和數(shù)據(jù)交換,OPC(OLE for Process Control)轉(zhuǎn)
    的頭像 發(fā)表于 10-09 14:00 ?458次閱讀

    正電壓轉(zhuǎn)負電壓電路幾種方法

    正電壓轉(zhuǎn)負電壓電路,也被稱為電壓反轉(zhuǎn)電路或電壓極性轉(zhuǎn)換電路,是一種將正電壓轉(zhuǎn)換為負電壓的電子電路。這種電路在電子設(shè)計中非常常見,特別是在需要使用負電壓供電的場合。以下是一些常見的方法來實現(xiàn)正電壓轉(zhuǎn)
    的頭像 發(fā)表于 10-09 10:34 ?4650次閱讀

    Allegro X 23.11 版本更新 I PCB 設(shè)計:DFA_BOUND 用于 DFA 規(guī)則設(shè)定

    Allegro X 23.11 版本更新 I PCB 設(shè)計:DFA_BOUND 用于 DFA 規(guī)則設(shè)定
    的頭像 發(fā)表于 06-29 08:12 ?1304次閱讀
    <b class='flag-5'>Allegro</b> X 23.11 版本更新 I PCB 設(shè)計:DFA_BOUND 用于 DFA 規(guī)則設(shè)定

    Allegro生成光繪文件

    Allegro生成光繪文件
    發(fā)表于 05-06 10:37 ?1次下載