一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

protel轉(zhuǎn)allegro的方法有哪些

Wildesbeast ? 來(lái)源:21IC ? 作者:21IC ? 2020-08-23 09:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電路設(shè)計(jì)軟件的使用頻率極高,采用電路設(shè)計(jì)軟件,可提升工作者設(shè)計(jì)電路的效率。但在電路設(shè)計(jì)軟件使用過(guò)程中,同樣存在一些問(wèn)題,如格式轉(zhuǎn)換等。為幫助大家解決電路設(shè)計(jì)軟件難點(diǎn),本文將對(duì)protel電路設(shè)計(jì)軟件中protel轉(zhuǎn)allegro的方法予以介紹。如果你對(duì)本文內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。

隨著PCB設(shè)計(jì)的復(fù)雜程度和高速PCB設(shè)計(jì)需求的不斷增加,越來(lái)越多的PCB設(shè)計(jì)者、設(shè)計(jì)團(tuán)隊(duì)選擇Cadence的設(shè)計(jì)平臺(tái)和工具。但是,由于沒(méi)有Protel數(shù)據(jù)到Cadence數(shù)據(jù)直接轉(zhuǎn)換工具,長(zhǎng)期以來(lái)如何將現(xiàn)有的基于Protel平臺(tái)的設(shè)計(jì)數(shù)據(jù)轉(zhuǎn)化到Cadence平臺(tái)上來(lái)一直是處于平臺(tái)轉(zhuǎn)化期的設(shè)計(jì)者所面臨的難題。

在長(zhǎng)期實(shí)際的基礎(chǔ)上,結(jié)合現(xiàn)有工具的特點(diǎn),提供一種將Protel原理圖、PCB轉(zhuǎn)化到Cadence平臺(tái)上的方法。

1. 使用的工具

a) Protel DXP SP2

b) Cadence Design Systems, Inc. Capture CIS

c) Cadence Design Systems, Inc. Orcad Layout

d) Cadence Design Systems, Inc. Layout2allegro

e) Cadence Design Systems, Inc. Allegro

f) Cadence Design Systems, Inc. Specctra

2. Protel 原理圖到Cadence Design Systems, Inc. Capture CIS

在Protel原理圖的轉(zhuǎn)化上我們可以利用Protel DXP SP2的新功能來(lái)實(shí)現(xiàn)。通過(guò)這一功能我們可以直接將Protel的原理圖轉(zhuǎn)化到Capture CIS中。

這里,我們僅提出幾點(diǎn)通過(guò)實(shí)踐總結(jié)出來(lái)的注意事項(xiàng)。

1) Protel DXP在輸出Capture DSN文件的時(shí)候,沒(méi)有輸出封裝信息,在Capture中我們會(huì)看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也是整個(gè)轉(zhuǎn)化過(guò)程中最耗時(shí)的工作。在添加封裝信息時(shí)要注意保持與Protel PCB設(shè)計(jì)中的封裝一致性,以及Cadence在封裝命名上的限制。例如一個(gè)電阻,在Protel中的封裝為AXIAL0.4,在后面介紹的封裝庫(kù)的轉(zhuǎn)化中,將被修改為AXIAL04,這是由于Cadence不允許封裝名中出現(xiàn)“?!?再比如DB9接插件的封裝在Protel中為DB9RA/F,將會(huì)被改為DB9RAF。因此我們?cè)贑apture中給元件添加封裝信息時(shí),要考慮到這些命名的改變。

2) 一些器件的隱藏管腳或管腳號(hào)在轉(zhuǎn)化過(guò)程中會(huì)丟失,需要在Capture中使用庫(kù)編輯的方法添加上來(lái)。通常易丟失管腳號(hào)的器件時(shí)電阻電容等離散器件。

3) 在層次化設(shè)計(jì)中,模塊之間連接的總線(xiàn)需要在Capture中命名。即使在Protel中已經(jīng)在父設(shè)計(jì)中對(duì)這樣的總線(xiàn)命名了,還是要在Capture中重新來(lái)過(guò),以確保連接。

4) 對(duì)于一個(gè)封裝中有多個(gè)部分的器件,要注意修改其位號(hào)。例如一個(gè)74ls00,在protel中使用其中的兩個(gè)門(mén),位號(hào)為U8A,U8B。這樣的信息在轉(zhuǎn)化中會(huì)丟失,需要重新添加。

基本上注意到上述幾點(diǎn),借助Protel DXP,我們就可以將Protel的原理圖轉(zhuǎn)化到Capture中。進(jìn)一步推廣,這也為現(xiàn)有的Protel原理圖符號(hào)庫(kù)轉(zhuǎn)化到Capture提供了一個(gè)途徑。

3. Protel 封裝庫(kù)的轉(zhuǎn)化

長(zhǎng)期使用Protel作PCB設(shè)計(jì),我們總會(huì)積累一個(gè)龐大的經(jīng)過(guò)實(shí)踐檢驗(yàn)的Protel封裝庫(kù),當(dāng)設(shè)計(jì)平臺(tái)轉(zhuǎn)換時(shí),如何保留這個(gè)封裝庫(kù)總是令人頭痛。這里,我們將使用Orcad Layout,和免費(fèi)的Cadence工具Layout2allegro來(lái)完成這項(xiàng)工作。

1) 在Protel中將PCB封裝放置到一張空的PCB中,并將這個(gè)PCB文件用Protel PCB 2.8 ASCII的格式輸出出來(lái);

2) 使用Orcad Layout導(dǎo)入這個(gè)Protel PCB 2.8 ASCII文件;

3) 使用Layout2allegro將生成的Layout MAX文件轉(zhuǎn)化為Allegro的BRD文件;

4) 接下來(lái),我們使用Allegro的Export功能將封裝庫(kù),焊盤(pán)庫(kù)輸出出來(lái),就完成了Protel封裝庫(kù)到Allegro轉(zhuǎn)化。

4. Protel PCB到Allegro的轉(zhuǎn)化

有了前面兩步的基礎(chǔ),我們就可以進(jìn)行Protel PCB到Allegro的轉(zhuǎn)化了。這個(gè)轉(zhuǎn)化過(guò)程更確切的說(shuō)是一個(gè)設(shè)計(jì)重現(xiàn)過(guò)程,我們將在Allegro中重現(xiàn)Protel PCB的布局和布線(xiàn)。

1) 將第二步Capture生成的Allegro格式的網(wǎng)表傳遞到Allegro BRD中,作為我們重現(xiàn)工作的起點(diǎn);

2) 首先,我們要重現(xiàn)器件布局。在Protel中輸出Place & Pick文件,這個(gè)文件中包含了完整的器件位置,旋轉(zhuǎn)角度和放置層的信息。我們通過(guò)簡(jiǎn)單的手工修改,就可以將它轉(zhuǎn)化為Allegro的Placement文件。在Allegro中導(dǎo)入這個(gè)Placement文件,我們就可以得到布局了。

3) 布線(xiàn)信息的恢復(fù),要使用Specctra作為橋梁。首先,從Protel中輸出包含布線(xiàn)信息的Specctra DSN文件。對(duì)于這個(gè)DSN文件我們要注意以下2點(diǎn):

4) Protel中的層命名與Allegro中有所區(qū)別,要注意使用文本編輯器作適當(dāng)?shù)男薷?,例如Protel中頂層底層分別為T(mén)oplayer和Bottomlayer,而在Allegro中這兩層曾稱(chēng)為T(mén)OP和BOTTOM;

5) 注意在Specctra中查看過(guò)孔的定義,并添加到Allegro的規(guī)則中。在allegro中定義過(guò)孔從Specctra中輸出布線(xiàn)信息,可以使用session, wires, 和route文件,建議使用route文件,然后將布線(xiàn)信息導(dǎo)入到我們以及重現(xiàn)布局的Allegro PCB中,就完成了我們從Protel PCB到Allegro BRD的轉(zhuǎn)化工作。

Protel到Allegro轉(zhuǎn)化的方法

當(dāng)今IT產(chǎn)業(yè)的發(fā)展日新月異,對(duì)硬件設(shè)備的要求也越來(lái)越高,硬件設(shè)計(jì)師們面臨如何設(shè)計(jì)高速高密度PCB的難題。常言道,工欲善其事,必先利其器,這也是越來(lái)越多的設(shè)計(jì)師放棄低端的PCB設(shè)計(jì)工具,進(jìn)而選擇Cadence等公司提供的高性能PCB EDA軟件的原因。

但是這種變革必然會(huì)帶來(lái)這樣或那樣的問(wèn)題。由于接觸和使用較早等原因,國(guó)內(nèi)的Protel用戶(hù)為數(shù)眾多,他們?cè)谶x擇Cadence高速PCB解決方案的同時(shí),都面臨著如何將手頭的Protel設(shè)計(jì)移植到Cadence PCB設(shè)計(jì)軟件中的問(wèn)題。

在這個(gè)過(guò)程當(dāng)中碰到的問(wèn)題大致可分為兩種:一是設(shè)計(jì)不很復(fù)雜,設(shè)計(jì)師只想借助Cadence CCT的強(qiáng)大自動(dòng)布線(xiàn)功能完成布線(xiàn)工作;二是設(shè)計(jì)復(fù)雜,設(shè)計(jì)師需要借助信噪分析工具來(lái)對(duì)設(shè)計(jì)進(jìn)行信噪仿真,設(shè)置線(xiàn)網(wǎng)的布線(xiàn)拓?fù)浣Y(jié)構(gòu)等工作。

對(duì)于第一種情況,要做的轉(zhuǎn)化工作比較簡(jiǎn)單,可以使用Protel或Cadence提供的Protel到CCT的轉(zhuǎn)換工具來(lái)完成這一工作。對(duì)于第二種情況,要做的工作相對(duì)復(fù)雜一些,下面將這種轉(zhuǎn)化的方法作一簡(jiǎn)單的介紹。

Cadence信噪分析工具的分析對(duì)象是Cadence Allegro的brd文件,而Allegro可以讀入合乎其要求的第三方網(wǎng)表,Protel輸出的Telexis格式的網(wǎng)表滿(mǎn)足Allegro對(duì)第三方網(wǎng)表的要求,這樣就可以將Protel文件注入Allegro。

這里有兩點(diǎn)請(qǐng)讀者注意。首先,Allegro第三方網(wǎng)表在$PACKAGE段不允許有“?!?其次,在Protel中,我們用BasName[0:N]的形式表示總線(xiàn),用BasName[x]表示總線(xiàn)中的一根信號(hào),Allegro第三方網(wǎng)表中總線(xiàn)中的一根信號(hào)的表示形式為Bas NameX,讀者可以通過(guò)直接修改Protel輸出的Telexis網(wǎng)表的方法解決這些問(wèn)題。

Allegro在注入第三方網(wǎng)表時(shí)還需要每種類(lèi)型器件的設(shè)備描述文件Device.txt文件,它的格式如下:

Package: package type

Class: classtype

Pincount: total pinnumber

Pinused: 。..

其中常用的是PACKAGE,CLASS,PINCOUNT這幾項(xiàng)。PACKAGE描述了器件的封裝,但Allegro在注入網(wǎng)表時(shí)會(huì)用網(wǎng)表中的PACKAGE項(xiàng)而忽略設(shè)備描述文件中的這一項(xiàng)。CLASS確定器件的類(lèi)型,以便信噪分折,Cadence將器件分為IC,IO,DISCRETE三類(lèi)。PINCOUNT說(shuō)明器件的管腳數(shù)目。對(duì)于大多數(shù)器件,Device.txt文件中包含有這三項(xiàng)就足夠了。

有了第三方網(wǎng)表和設(shè)備描述文件,我們就可以將Protel中原理圖設(shè)計(jì)以網(wǎng)表的形式代入到Cadence PCB設(shè)計(jì)軟件中,接下來(lái),設(shè)計(jì)師就可以借助Cadence PCB軟件在高速高密度PCB設(shè)計(jì)方面的強(qiáng)大功能完成自己的設(shè)計(jì)。

如果已經(jīng)在Protel作了PCB布局的工作,Allegro的script功能可以將Protcl中的布局在Allegro中重現(xiàn)出來(lái)。在Protel中,設(shè)計(jì)師可以輸出一個(gè)Place & Pick文件,這個(gè)文件中包含了每個(gè)器件的位置、旋轉(zhuǎn)角度和放在PCB頂層還是底層等信息,可以通過(guò)這個(gè)文件很方便的生成一個(gè)Allegro的script文件,在Allegro中執(zhí)行這個(gè)script就能夠重現(xiàn)Protel中的布局了,下面給出了完成Place & Pick文件到Allegro Script文件轉(zhuǎn)化的C++代碼,筆者使用這段代碼,僅用了數(shù)分鐘就將一個(gè)用戶(hù)有800多個(gè)器件的PCB板布局在Allegro重現(xiàn)出來(lái)。

FILE *fp1, *fp2;

::AfxMessageBox(“hello”);

fp1=fopen(“pick.txt”, “rt”);

if (fp1==NULL) ::AfxMessageBox(“Can not open the file?。?!”);

fp2=fopen(“place.txt”,“wt”);

if (fp2==NULL) ::AfxMessageBox(“Can not create the file?。?!”);

char refdes[5], Pattern[5];

float midx,midy,refx,refy,padx,pady,rotaTIon;

char tb[1];

char tmp=‘“’;

fprintf(fp2,”%s “, ”# Allegro script“);

fprintf(fp2,”%s “, ”version 13.6“);

fprintf(fp2,”%s “, ”place refdes“);

while (!feof(fp1)) {

fscanf(fp1,”%s“, refdes);

fscanf(fp1,”%s“, Pattern);

fscanf(fp1,”%f“, &midx);

fscanf(fp1,”%f“, &midy);

fscanf(fp1,”%f“, &refx);

fscanf(fp1,”%f“, &refy);

fscanf(fp1,”%f“, &padx);

fscanf(fp1,”%f“, &pady);

fscanf(fp1,”%s“, tb);

fscanf(fp1,”%f“, &rotaTIon);

fprintf(fp2, ”fillin %c%s%c “,tmp,refdes,tmp);

if (rotaTIon!=0) {

fprintf(fp2, ”rotate “);

fprintf(fp2, ”iangle %f “, rotaTIon);

};

char yy=tb[0];

if (yy!=‘T’) fprintf(fp2, ”pop mirror “);

fprintf(fp2, ”pick %f %f “, padx,pady);

fprintf(fp2, ”next “);

};

fprintf(fp2, ”done“);

fclose(fp1);

fclose(fp2);

以上簡(jiǎn)單介紹了Protel到Allegro轉(zhuǎn)化的方法。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23487

    瀏覽量

    409563
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4801

    瀏覽量

    90390
  • PROTEL
    +關(guān)注

    關(guān)注

    27

    文章

    1033

    瀏覽量

    138288
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    721

    瀏覽量

    147405
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16078
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3503

    瀏覽量

    5469
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    一文讀懂Allegro先進(jìn)磁性開(kāi)關(guān)和鎖存器

    Allegro 擁有豐富的霍爾效應(yīng)和隧道磁阻(TMR)開(kāi)關(guān)及鎖存器產(chǎn)品,可廣泛應(yīng)用于汽車(chē)、工業(yè)和消費(fèi)電子等領(lǐng)域。本應(yīng)用筆記旨在提供分步選型流程,協(xié)助設(shè)計(jì)師為具體應(yīng)用場(chǎng)景選擇適配的 Allegro
    的頭像 發(fā)表于 06-12 17:26 ?676次閱讀
    一文讀懂<b class='flag-5'>Allegro</b>先進(jìn)磁性開(kāi)關(guān)和鎖存器

    Allegro 2025慕尼黑上海電子展精彩回顧

    此前,4月15日至17日, 2025年慕尼黑上海電子展于上海市新國(guó)際博覽中心盛大舉行。Allegro以“創(chuàng)新賦能,使命驅(qū)動(dòng),攜手Allegro共創(chuàng)未來(lái)”為主題,攜汽車(chē)電子、清潔能源、機(jī)器人與工業(yè)
    的頭像 發(fā)表于 04-28 11:44 ?452次閱讀

    Allegro亮相2025慕尼黑上海電子展

    近日,Allegro 正式亮相 2025 年慕尼黑上海電子展,展會(huì)將持續(xù)至 17 日。本次 Allegro 以 “創(chuàng)新賦能,使命驅(qū)動(dòng),攜手 Allegro 共創(chuàng)未來(lái)” 為主題,展示汽車(chē)電子、清潔能源、機(jī)器人和工業(yè)應(yīng)用等行業(yè)的前沿
    的頭像 發(fā)表于 04-17 15:55 ?375次閱讀

    Allegro Skill封裝功能之導(dǎo)出單個(gè)封裝介紹

    在PCB設(shè)計(jì)中,若需提取特定封裝,傳統(tǒng)用Allegro自帶導(dǎo)出方法需通過(guò)"File→Export→Libraries"導(dǎo)出全部封裝庫(kù)文件。
    的頭像 發(fā)表于 04-16 17:33 ?1105次閱讀
    <b class='flag-5'>Allegro</b> Skill封裝功能之導(dǎo)出單個(gè)封裝介紹

    安森美終止收購(gòu)Allegro 此前安森美為什么要收購(gòu)Allegro MicroSystems?

    美國(guó)芯片制造商安森美(Onsemi)周一終止了以 69 億美元收購(gòu)規(guī)模較小的競(jìng)爭(zhēng)對(duì)手 Allegro MicroSystems 的報(bào)價(jià),結(jié)束了長(zhǎng)達(dá)數(shù)月的競(jìng)購(gòu),安森美希望利用市場(chǎng)低迷來(lái)擴(kuò)大其在汽車(chē)行業(yè)
    的頭像 發(fā)表于 04-15 18:27 ?1034次閱讀
    安森美終止收購(gòu)<b class='flag-5'>Allegro</b> 此前安森美為什么要收購(gòu)<b class='flag-5'>Allegro</b> MicroSystems?

    從零開(kāi)始學(xué)電路仿真Multisim與電路設(shè)計(jì)Protel技術(shù)——完整版

    作了簡(jiǎn)要說(shuō)明,然后重點(diǎn)對(duì)Multisim、Protel軟件的使用方法和實(shí)戰(zhàn)技巧做了詳細(xì)的介紹。對(duì)于Multisim,選擇了Multisim7為介紹對(duì)象;對(duì)于Protel,選擇了在國(guó)內(nèi)使用最為廣泛
    發(fā)表于 03-25 14:37

    安森美擬收購(gòu)Allegro MicroSystems

    安森美(onsemi,美國(guó)納斯達(dá)克股票代號(hào):ON)于美國(guó)時(shí)間3月5日披露了向AllegroMicroSystems, Inc. (以下簡(jiǎn)稱(chēng)"Allegro")(美國(guó)納斯達(dá)克股票
    的頭像 發(fā)表于 03-10 09:43 ?495次閱讀

    確認(rèn)!Allegro未通過(guò)安森美65億美元收購(gòu)提議

    電子發(fā)燒友網(wǎng)3月6日?qǐng)?bào)道 ??Allegro今日在官網(wǎng)發(fā)文確認(rèn),其已收到安森美半導(dǎo)體公司主動(dòng)提出的收購(gòu)提議,擬于2025年2月12日以每股35.10美元的價(jià)格現(xiàn)金收購(gòu) Allegro。(按目前
    的頭像 發(fā)表于 03-06 16:44 ?2150次閱讀

    Allegro榮獲奇瑞汽車(chē)“協(xié)同創(chuàng)新特別貢獻(xiàn)獎(jiǎng)”

    近日,在奇瑞汽車(chē)舉行的“奇聚九州勢(shì),智領(lǐng)贏未來(lái)”2025 年供應(yīng)鏈生態(tài)圈年會(huì)上,Allegro 榮獲由奇瑞汽車(chē)頒發(fā)的“協(xié)同創(chuàng)新特別貢獻(xiàn)獎(jiǎng)”。這一殊榮不僅見(jiàn)證了 Allegro 與奇瑞汽車(chē)之間堅(jiān)實(shí)而
    的頭像 發(fā)表于 01-22 14:06 ?445次閱讀

    Allegro元件封裝(焊盤(pán))制作教程

    電子發(fā)燒友網(wǎng)站提供《Allegro元件封裝(焊盤(pán))制作教程.doc》資料免費(fèi)下載
    發(fā)表于 01-02 14:10 ?2次下載

    Allegro與TenXer Labs達(dá)成合作

    近日,Allegro 宣布與 TenXer Labs 合作,通過(guò) LiveBench 在線(xiàn)測(cè)試平臺(tái)極大改善組件評(píng)估能力!我們利用 TenXer 先進(jìn)的數(shù)字工具,增強(qiáng)遠(yuǎn)程組件評(píng)估能力,從而縮短設(shè)計(jì)時(shí)間,并能更快捷地將 Allegro 的創(chuàng)新解決方案推向市場(chǎng),為用戶(hù)節(jié)省大量成
    的頭像 發(fā)表于 12-11 16:50 ?585次閱讀

    RS232轉(zhuǎn)TTL轉(zhuǎn)換器使用方法

    RS232轉(zhuǎn)TTL轉(zhuǎn)換器是一種用于將RS232標(biāo)準(zhǔn)電平轉(zhuǎn)換為T(mén)TL(邏輯電平)的串行通信協(xié)議轉(zhuǎn)換器。以下是RS232轉(zhuǎn)TTL轉(zhuǎn)換器的基本使用方法: 一、了解轉(zhuǎn)換器接口 RS232接口 :通常
    的頭像 發(fā)表于 11-21 09:22 ?2160次閱讀

    Allegro邀您相約2024年慕尼黑電子展

    您是否正在為汽車(chē)、工業(yè)和消費(fèi)類(lèi)應(yīng)用開(kāi)發(fā)創(chuàng)新解決方案?Allegro 最新一代傳感器和電源功率控制解決方案經(jīng)過(guò)精心設(shè)計(jì),可以滿(mǎn)足您對(duì)效率、性能和可靠性的期望。Allegro 將攜創(chuàng)新解決方案亮相2024 年慕尼黑電子展 – C5.479。
    的頭像 發(fā)表于 11-09 11:01 ?734次閱讀

    OPC轉(zhuǎn)Modbus網(wǎng)關(guān)是什么?什么功能?

    在工業(yè)自動(dòng)化領(lǐng)域,隨著技術(shù)的不斷發(fā)展和應(yīng)用需求的多樣化,不同設(shè)備和系統(tǒng)之間往往采用不同的通信協(xié)議。為了實(shí)現(xiàn)這些設(shè)備之間的無(wú)縫連接和數(shù)據(jù)交換,OPC(OLE for Process Control)轉(zhuǎn)
    的頭像 發(fā)表于 10-09 14:00 ?586次閱讀

    正電壓轉(zhuǎn)負(fù)電壓電路幾種方法

    正電壓轉(zhuǎn)負(fù)電壓電路,也被稱(chēng)為電壓反轉(zhuǎn)電路或電壓極性轉(zhuǎn)換電路,是一種將正電壓轉(zhuǎn)換為負(fù)電壓的電子電路。這種電路在電子設(shè)計(jì)中非常常見(jiàn),特別是在需要使用負(fù)電壓供電的場(chǎng)合。以下是一些常見(jiàn)的方法來(lái)實(shí)現(xiàn)正電壓轉(zhuǎn)
    的頭像 發(fā)表于 10-09 10:34 ?5607次閱讀