一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于AD7266芯片實(shí)現(xiàn)多組2Msps數(shù)據(jù)采集系統(tǒng)的設(shè)計

電子設(shè)計 ? 來源:電子技術(shù) ? 作者:賈曉華 唐輝 ? 2020-08-25 09:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

數(shù)據(jù)采集系統(tǒng)廣泛應(yīng)用于雷達(dá)、通訊、圖像、軍工以及醫(yī)療、化工等領(lǐng)域,具有重要的應(yīng)用價值。近年來,高速數(shù)據(jù)采集芯片(ADC)的快速發(fā)展,為用戶設(shè)計帶來了方便。選用AD公司的數(shù)據(jù)采集芯片AD7266,設(shè)計出一個具有四路一組的高速同步采樣及多組2Msps的采樣率的數(shù)據(jù)采集系統(tǒng)。

1 AD7266芯片介紹

1.1 AD7266概述

AD7266芯片集成有兩個獨(dú)立的高速12位連續(xù)逼近A/D轉(zhuǎn)換單元、吞吐量為2Msps、低功耗,單電源工作2.7~5.25V。在每個D/A前有三復(fù)用開關(guān)可組成三路差分或六路單端信號輸入;采樣保持放大器為帶寬10MHz的低噪聲電路。

應(yīng)用先進(jìn)技術(shù)設(shè)計的AD7266在吞吐量時功耗非常低,電源5V吞吐量2MSPS時最大電流4mA。當(dāng)工作在休眠模式下芯片提供有電源/吞吐量節(jié)能管理功能,為電池供電提供了節(jié)能方案。模擬信號輸入范圍可選擇0~Vref或2Vref,輸出碼為二進(jìn)制原碼或補(bǔ)碼。芯片內(nèi)有2.5V參考源亦可外接100mV~2.5V的參考信號。AD7266的封裝有LFCSP和TQFP兩種。

1.2 AD7266的技術(shù)特性

AD7266為雙12位3通道ADC芯片;其最高吞吐量為2Msps;供電電源為2.7~5.25V;低功耗:在1.5Msps吞吐量電源3v時最大12mW;在2Msps吞吐量電源5V時最大30mW:寬輸入帶寬10MHz;100kHz輸入信號時70dB的SNR;片內(nèi)參考2.5V;工作溫度-40~+125℃;靈活的電源/吞吐量管理;同步轉(zhuǎn)換/讀;無管道延時;高速串行接口兼容SPI/QSPI/MICROWIRE/DSP;關(guān)閉模式最大電流1 μA。其芯片內(nèi)部組成見圖1。

基于AD7266芯片實(shí)現(xiàn)多組2Msps數(shù)據(jù)采集系統(tǒng)的設(shè)計

1.3 AD7266引腳說明

AD7266芯片的引腳說明

2 設(shè)計原理

模塊主要實(shí)現(xiàn)多路數(shù)據(jù)采樣功能,主要用兩片AD7266構(gòu)成24路單端或12路差分輸入,其中有四路可同時采樣。外圍邏輯及接口控制由CPLD、DSP或單片機(jī)構(gòu)成,A/D輸出的串行數(shù)據(jù)變?yōu)椴⑿泻笏腿?a href="http://www.www27dydycom.cn/tags/ram/" target="_blank">RAM或FIFO緩存。硬件結(jié)構(gòu)框圖如圖2所示。

3 實(shí)現(xiàn)方法

3.1 輸入模擬信號預(yù)處理

輸入模擬信號主要有以下幾種:0~5V、0~10V、0~±5V、0~±10V、0~20mA、4~20mA等。AD7266的最大輸入電壓范圍為0~2×VREF即0~5V,電壓信號0~5V可用,其它信號需調(diào)理變換為0~5V。電流信號用250 Ω電阻取樣變?yōu)殡妷盒盘柡蠊〢D7266轉(zhuǎn)換用。電路中兩片AD72 66可根據(jù)輸入信號是單端或差分分別進(jìn)行設(shè)置,設(shè)置過程見圖3。

圖3中通過單端/差分控制信號SGL/DIFF*來實(shí)現(xiàn)對單端或差分輸入方式的控制,其中SGL/DIFF*高電平為單端輸入,SGIdDIFF*低電平為差分輸入;CS*下降沿有效。設(shè)計中通過控制單端/差分控制信號SGL/DIFF*實(shí)現(xiàn)不同輸入方式與不同輸入范圍,具體實(shí)現(xiàn)輸出二進(jìn)制碼情

況見表2所示。

設(shè)計中通過單端/差分控制信號(SGL/DIFF*)與通道選擇控制信號(A0~A2)實(shí)現(xiàn)模擬輸入類型的不同,具體模擬輸入類型與通道選擇情況見表3所示。

3.2 數(shù)據(jù)采集、傳送及緩存

設(shè)計中轉(zhuǎn)換數(shù)據(jù)的定時關(guān)系如表4所示。

最大轉(zhuǎn)換時間TCONVERT為14×TSCLK,在電源5V、時鐘32MHz條件下轉(zhuǎn)換時間為437.5ns。精確控制CS*與SCLK的時序,從串行數(shù)字接口獲得轉(zhuǎn)換后的數(shù)據(jù),時序見圖4。

設(shè)計中用一根輸出線讀取兩個ADC數(shù)據(jù)。共需32個時鐘脈沖:其中A通道2個零標(biāo)記頭、12位數(shù)據(jù)、2個零尾標(biāo)記(計16位);B通道2個零標(biāo)記頭、數(shù)據(jù)12位、2個零尾標(biāo)記(計16位)。一根輸出線讀取兩個ADC數(shù)據(jù)時序的見圖5。

3.3 數(shù)據(jù)接口設(shè)計

串行數(shù)據(jù)在時序控制下輸出轉(zhuǎn)換為并行數(shù)據(jù)送存儲器緩存,數(shù)據(jù)接口為兼容的高速串行接口SPI/QSPI/MICROWIRE/DSP或由CPLD構(gòu)成的接口。如圖2所示,本設(shè)計中采用CPLD實(shí)現(xiàn)接口的設(shè)計。串行數(shù)據(jù)經(jīng)串行/并行轉(zhuǎn)換后輸出到FIFO進(jìn)行緩存。

模塊的接口為PCI總線,由接口橋電路PCI9052實(shí)現(xiàn)。數(shù)據(jù)可用中斷或查詢方式進(jìn)行單組或批傳送。PCI9052采用非復(fù)用、單周期讀/寫模式。

3.4 抗干擾設(shè)計

為減少高頻干擾,在制作電路板時應(yīng)盡量采用多層板,在中間加上地線層和電源層。另外,由于采樣時鐘的相位抖動會對AD產(chǎn)生相當(dāng)于模擬輸入正弦波所產(chǎn)生的影響,而時鐘輸入對AD7266來說相當(dāng)于一個模擬輸入,因此應(yīng)當(dāng)盡量選擇低抖動晶體振蕩器。采用高頻時鐘經(jīng)分頻后獲得需要的時鐘信號效果較好,并將時鐘電路與系統(tǒng)模擬電路、數(shù)字電路相隔離,以防止其產(chǎn)生噪聲。數(shù)字端電源、模擬端電源、數(shù)字端電源地和模擬端電源地增加電容網(wǎng)絡(luò),該電容網(wǎng)的作用有三個:其一是與內(nèi)部參考放大器一起在大頻率范圍下提供一個低阻抗源以驅(qū)動A/D內(nèi)部電路;其二是提供運(yùn)放動態(tài)需要的補(bǔ)償;其三是限制由參考電源產(chǎn)生的噪聲干擾。

采用直流耦合差分輸入的電路。在這種模式下,直流輸入將上升到相對參考電壓對稱擺動的點(diǎn)上。電路把兩個放大器配置為一個對稱單元以形成差分放大器。放大器的差分驅(qū)動電路可以把一個以地為參考電壓的單端信號轉(zhuǎn)換為一個以AD的VREF管腳電壓為中心的二倍的差分信號。單端輸入信號接到不同放大器的兩個相反的輸入端上可以驅(qū)動差分放大器,放大器可選用雙通道放大器AD8056。通常為保護(hù)AD7266不受過電壓的影響,應(yīng)當(dāng)在放大器的輸出端和AD的輸入之間加一個接地二極管。如果放大器和AD7266用同樣的正電源,AD就不會受到過電壓的影響。這種電路應(yīng)當(dāng)是最佳選擇,為信號穩(wěn)定變換提供保障。

4 結(jié)束語

本設(shè)計充分體現(xiàn)A/D采集模塊的特點(diǎn),整個設(shè)計結(jié)構(gòu)緊湊、性能穩(wěn)定、抗干擾能力強(qiáng),并且適用于各種工業(yè)控制場合。設(shè)計上此模塊可實(shí)現(xiàn)四路一組的高速同步采樣及多組2Msps的采樣吞吐量。應(yīng)用DSP高速處理器進(jìn)行數(shù)據(jù)處理,可以很容易地實(shí)現(xiàn)實(shí)時諧波分析功能,且系統(tǒng)運(yùn)行穩(wěn)定性和所能達(dá)到的精確度均優(yōu)于傳統(tǒng)的以微控制器為核心所構(gòu)成的系統(tǒng)。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18372

    瀏覽量

    256354
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6709

    瀏覽量

    549245
  • 數(shù)據(jù)采集
    +關(guān)注

    關(guān)注

    40

    文章

    7187

    瀏覽量

    116523
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于USB2.0和DDR2數(shù)據(jù)采集系統(tǒng)設(shè)計

    本文設(shè)計的高速數(shù)據(jù)采集系統(tǒng)是應(yīng)用于芯片現(xiàn)場測試的實(shí)時數(shù)據(jù)采集系統(tǒng),該數(shù)據(jù)采集
    發(fā)表于 04-19 10:05 ?1872次閱讀
    基于USB2.0和DDR<b class='flag-5'>2</b>的<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>設(shè)計

    請問如何才能實(shí)現(xiàn)ESP32的2MSPS采樣?

    問題一: ESP32真的能實(shí)現(xiàn) 真;2MSPS采樣嗎? Code: Select all IDFV4.4.2的dma_Read 、Code: Select all F
    發(fā)表于 06-13 07:34

    請問AD7266 FPGA驅(qū)動采樣異常是什么原因

    在使用AD轉(zhuǎn)換芯片AD7266過程中,遇到問題如下:描述:工作模式為單端、2*Vref輸入方式,固定采集VA1和VB1,兩管教固定輸入2.5V電平,有FPGA驅(qū)動
    發(fā)表于 08-18 07:21

    實(shí)現(xiàn)最大SNR和采樣率的18位2MSPS隔離式數(shù)據(jù)采集參考設(shè)計

    (...) 主要特色18-Bit, 2Msps, 1-Ch, differential input, isolated data acquisition (DAQ) systemLeverages
    發(fā)表于 09-19 08:59

    AD7266單端輸入范圍為2*Vref時數(shù)據(jù)格式是什么

    AD7266單端輸入范圍為2*Vref時,官方資料中顯示是二進(jìn)制補(bǔ)碼輸出,這個有沒有問題?當(dāng)輸入范圍是Vref時顯示是直接二進(jìn)制輸出,這時也應(yīng)該是直接二進(jìn)制輸出吧?如果是二補(bǔ)數(shù)輸出,那么就是輸入0V是對應(yīng)-2047,2.5V時對應(yīng)0,5V時對應(yīng)2048.這樣對嗎?想確認(rèn)一
    發(fā)表于 12-21 09:25

    請問ESP32的ADC真的能支持2MSPS的采樣率嗎?

    2MSPS,且編譯通過。但當(dāng)我設(shè)置1MSPS采樣時,得到的buffer里面相鄰四個數(shù)據(jù)是一樣的,意味著這1M個數(shù)據(jù)里面,能用的數(shù)據(jù)只有1M/
    發(fā)表于 02-10 07:34

    關(guān)于AD7266單端輸入范圍為2*Vref時數(shù)據(jù)格式的問題求解

    AD7266單端輸入范圍為2*Vref時,官方資料中顯示是二進(jìn)制補(bǔ)碼輸出,這個有沒有問題?當(dāng)輸入范圍是Vref時顯示是直接二進(jìn)制輸出,這時也應(yīng)該是直接二進(jìn)制輸出吧?如果是二補(bǔ)數(shù)輸出,那么就是輸入0V是對應(yīng)-2047,2.5V時對應(yīng)0,5V時對應(yīng)2048.這樣對嗎?
    發(fā)表于 12-20 07:53

    AD7266的Verilog驅(qū)動程序

    Xilinx FPGA工程例子源碼:AD7266的Verilog驅(qū)動程序
    發(fā)表于 06-07 14:13 ?59次下載

    AD7266 IBIS Model

    AD7266 IBIS Model
    發(fā)表于 01-30 12:25 ?2次下載
    <b class='flag-5'>AD7266</b> IBIS Model

    AD7266 IBIS型號

    AD7266 IBIS型號
    發(fā)表于 03-23 04:30 ?2次下載
    <b class='flag-5'>AD7266</b> IBIS型號

    EVAL-AD7265/AD7266:AD7265和AD7266的評估板文檔

    EVAL-AD7265/AD7266:AD7265和AD7266的評估板文檔
    發(fā)表于 04-26 15:53 ?15次下載
    EVAL-AD7265/<b class='flag-5'>AD7266</b>:AD7265和<b class='flag-5'>AD7266</b>的評估板文檔

    24位2Msps SAR ADC

    24位2Msps SAR ADC
    發(fā)表于 05-20 18:43 ?9次下載
    24位<b class='flag-5'>2Msps</b> SAR ADC

    AD7265和AD7266評估軟件

    AD7265和AD7266評估軟件
    發(fā)表于 06-09 21:01 ?35次下載
    AD7265和<b class='flag-5'>AD7266</b>評估軟件

    IP_數(shù)據(jù)表(A-12):12bit 2MSps SAR ADC

    IP_數(shù)據(jù)表(A-12):12bit 2MSps SAR ADC
    發(fā)表于 03-16 19:33 ?0次下載
    IP_<b class='flag-5'>數(shù)據(jù)</b>表(A-12):12bit <b class='flag-5'>2MSps</b> SAR ADC

    IP_數(shù)據(jù)表(A-12):12bit 2MSps SAR ADC

    IP_數(shù)據(jù)表(A-12):12bit 2MSps SAR ADC
    發(fā)表于 07-06 20:19 ?0次下載
    IP_<b class='flag-5'>數(shù)據(jù)</b>表(A-12):12bit <b class='flag-5'>2MSps</b> SAR ADC