一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析直角走線對(duì)高速PCB設(shè)計(jì)的影響

我快閉嘴 ? 來源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-17 15:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高頻傳輸介質(zhì)使接收器難以解釋正確的信息。由于傳輸介質(zhì),發(fā)生以下傳輸損耗:

1.1 介電吸收:高頻介質(zhì)中的信號(hào)使PCB介電材料吸收信號(hào)能量。它降低了信號(hào)強(qiáng)度。只能通過選擇理想的PCB材料來控制它。

1.2集膚效應(yīng):高頻信號(hào)還負(fù)責(zé)產(chǎn)生電流值變化的波形。此類信號(hào)具有其自感值,該值會(huì)在高頻下引發(fā)增加的感抗。它會(huì)減少PCB表面的導(dǎo)電面積,增加電阻并降低信號(hào)強(qiáng)度??梢酝ㄟ^增加磁道寬度來減小趨膚效應(yīng),但并非總是可行的。

高速PCB設(shè)計(jì)中的衰減控制

除了精心選擇PCB絕緣體材料和走線布局外,還可以通過包括可編程差分輸出電壓,預(yù)加重和接收器均衡來降低信號(hào)衰減。差分輸出電壓的增加有助于改善接收器處的信號(hào)。預(yù)加重是僅通過增加第一個(gè)發(fā)射符號(hào)的電平來增強(qiáng)高頻信號(hào)分量的方法。接收器均衡電路衰減低頻信號(hào)分量,以覆蓋傳輸線損耗。

2.高速PCB設(shè)計(jì)中的串?dāng)_

作為電子行業(yè)的狂熱者,我們都知道電流(例如信號(hào))何時(shí)通過電線傳播,并在其附近產(chǎn)生磁場(chǎng)。如果附近有兩條導(dǎo)線,則這兩個(gè)磁場(chǎng)有可能相互作用,從而導(dǎo)致兩個(gè)信號(hào)之間的能量交叉耦合,稱為串?dāng)_。顯著地,電感耦合(由來自空閑導(dǎo)線上的源導(dǎo)線的磁場(chǎng)感應(yīng)的電流)和電容耦合(當(dāng)空閑導(dǎo)線暴露于與源中電壓的變化率成比例的電流量時(shí)的電場(chǎng)的耦合)導(dǎo)線)會(huì)導(dǎo)致串?dāng)_的能量交叉耦合。

串?dāng)_有兩種類型:垂直和水平。垂直串?dāng)_是由其他層或中間層上的信號(hào)引起的,而同一層或內(nèi)層上的信號(hào)則引起水平串?dāng)_。

注意:最大串?dāng)_值是接收器上的預(yù)期電壓與接收器閾值之間的差。

3.1高速PCB設(shè)計(jì)中的串?dāng)_控制。

可以通過增大走線間距,在各層之間放置接地層以及使用低介電材料來防止串?dāng)_。

3.1.1 跡線間距:兩條跡線之間的中心間距應(yīng)至少為其跡線寬度的3倍。在不影響兩條走線之間的距離的情況下,將走線與接地平面之間的距離減小至10密耳有助于減輕串?dāng)_。

跡線分離可以減少高速PCB中的串?dāng)_。

3.1.2 實(shí)心接地層的放置:通過在層之間放置實(shí)心接地層,可以防止不同層之間的串?dāng)_。盡管增加平面會(huì)增加成本,但它們解決了SI問題,例如控制走線阻抗,減少旁路電容器電流環(huán)路和電源阻抗等。

3.1.3 低介電常數(shù)材料:低介電常數(shù)材料可通過減少走線之間的互電容/雜散電容來克服串?dāng)_。

4.直角走線和過孔對(duì)高速PCB設(shè)計(jì)的影響

走線布線和通孔位置會(huì)通過增加反射,串?dāng)_和更改阻抗值來影響信號(hào)完整性。具有直角的走線會(huì)導(dǎo)致更多的輻射,因?yàn)樗鼤?huì)增加拐角區(qū)域的電容值,從而導(dǎo)致特性阻抗發(fā)生變化,然后反射。

解決方案:可以通過將直角彎曲替換為兩個(gè)45度角來最小化反射。為了獲得最小的阻抗變化,圓形彎曲布線是最佳的。

在拐角處,高速信號(hào)應(yīng)改為45°彎曲。

通孔對(duì)于布線很重要,但通孔會(huì)增加電感和電容值。這會(huì)改變特性阻抗值,從而增加反射。

過孔還會(huì)增加走線長(zhǎng)度。請(qǐng)勿在不同的走線中添加過孔。

5.在高速PCB設(shè)計(jì)中使用不同的布線技術(shù)

正交路由可將信號(hào)定向到不同的層上,并最大程度地減少耦合區(qū)域。

最小化信號(hào)之間的平行游程長(zhǎng)度(>500密耳)。

減少驅(qū)動(dòng)器扇出(負(fù)載數(shù)量)。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23482

    瀏覽量

    409342
  • 電流
    +關(guān)注

    關(guān)注

    40

    文章

    7133

    瀏覽量

    134913
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5705

    瀏覽量

    117872
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    別蒙我,PCB板上這幾對(duì)高速怎么看我都覺得一樣!

    工程師說過孔這檔子事了。那不說過孔說什么啊,就單純的,正常的話也不影響高速性能。Chris就喜歡杠,就打算在線上挑挑刺! 你以為C
    發(fā)表于 06-09 14:34

    allegro軟件命令下參數(shù)不顯示如何解決

    PCB設(shè)計(jì)中,命令是頻繁使用的功能之一。執(zhí)行走命令后,通常會(huì)在Options面板中顯示線寬、層、角度等設(shè)置選項(xiàng),用于調(diào)整
    的頭像 發(fā)表于 06-05 09:30 ?440次閱讀
    allegro軟件<b class='flag-5'>走</b><b class='flag-5'>線</b>命令下參數(shù)不顯示如何解決

    PCB Layout中的三種策略

    電容,反射,EMI等效應(yīng)在TDR測(cè)試中幾乎體現(xiàn)不出來,高速PCB設(shè)計(jì)工程師的重點(diǎn)還是應(yīng)該放在布局,電源/地設(shè)計(jì),設(shè)計(jì),過孔等其他方面。當(dāng)然,盡管
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長(zhǎng)度。 f) 防止信號(hào)在不同層間形成自環(huán)。在多層板設(shè)計(jì)中容易發(fā)生此類問題,自環(huán)將引起輻射干擾。 g) PCB設(shè)計(jì)中應(yīng)避免產(chǎn)生銳角和直角
    發(fā)表于 03-06 13:53

    揭秘PCB線寬度計(jì)算:原理、方法與實(shí)戰(zhàn)技巧

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)中的線寬度如何計(jì)算?PCB設(shè)計(jì)線寬度計(jì)算的原理和方法。在PCB設(shè)計(jì)過程中,
    的頭像 發(fā)表于 03-06 09:25 ?629次閱讀
    揭秘<b class='flag-5'>PCB</b><b class='flag-5'>走</b>線寬度計(jì)算:原理、方法與實(shí)戰(zhàn)技巧

    揭秘PCB設(shè)計(jì)黑洞:仿真視角下挑戰(zhàn),工程師與PCB設(shè)計(jì)師必看!

    的TDR阻抗對(duì)比也能明顯發(fā)現(xiàn)這一點(diǎn)。 是不是突然覺得射頻工程師真不容易,就這么一個(gè)小小的拐角細(xì)節(jié)都能玩出花來。事實(shí)上,射頻的PCB設(shè)計(jì)由于它的特殊性,例如大多是表層
    發(fā)表于 02-17 14:41

    高速信號(hào)線規(guī)則有哪些

    高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號(hào)線規(guī)則對(duì)于維持信號(hào)質(zhì)量、減少噪聲干擾以及優(yōu)化時(shí)序性能至關(guān)重要。本文將深入探討
    的頭像 發(fā)表于 01-30 16:02 ?1359次閱讀

    高速信號(hào)越短越好嗎為什么

    高速數(shù)字電路設(shè)計(jì)中,信號(hào)的長(zhǎng)度是一個(gè)至關(guān)重要的考量因素。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性、時(shí)序準(zhǔn)確性和系統(tǒng)可靠性等方面的挑戰(zhàn)也隨之增加。本文將深入探討高速信號(hào)
    的頭像 發(fā)表于 01-30 15:56 ?740次閱讀

    PCB與電磁兼容:如何巧妙平衡與協(xié)同

    PCB,本質(zhì)上是在電路板上通過蝕刻銅箔形成的導(dǎo)線,負(fù)責(zé)在眾多電子元件之間精準(zhǔn)無誤地傳導(dǎo)電流與信號(hào)。來與捷多邦小編一起了解PCB
    的頭像 發(fā)表于 12-25 11:15 ?484次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設(shè)計(jì)來解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問題的九大規(guī)則,幫助工程師們?cè)谠O(shè)計(jì)中有效減少EMI的產(chǎn)生。
    的頭像 發(fā)表于 12-24 10:08 ?541次閱讀

    是否存在有關(guān) PCB 電感的經(jīng)驗(yàn)法則?

    本文要點(diǎn)PCB具有電感和電容,這兩者共同決定了的阻抗。有時(shí),了解
    的頭像 發(fā)表于 12-13 16:54 ?2821次閱讀
    是否存在有關(guān) <b class='flag-5'>PCB</b> <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經(jīng)驗(yàn)法則?

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?1725次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    探索電路板pcb螺旋的特點(diǎn)

    PCB(Printed Circuit Board)螺旋是一種在 PCB 設(shè)計(jì)中常用的布線方式。它通過將導(dǎo)線以螺旋狀的形式布置在 PCB
    的頭像 發(fā)表于 08-06 17:28 ?900次閱讀

    Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)

    的區(qū)域。由PCB設(shè)計(jì)師決定高優(yōu)先級(jí)組件。去偶電容器布置約束在第2部分“配電系統(tǒng)”中進(jìn)行了描述。 2 傳輸 信號(hào)和參考平面的組合形成傳輸
    發(fā)表于 07-19 16:56