一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AXI接口協(xié)議的類型和特征

FPGA技術驛站 ? 來源:CSDN博客 ? 作者:CSDN博客 ? 2020-09-23 11:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AXI全稱Advanced eXtensibleInterface,是Xilinx從6系列的FPGA開始引入的一種接口協(xié)議,主要描述了主設備和從設備之間的數(shù)據(jù)傳輸方式。該協(xié)議是AMBA3.0(Advanced Microcontroller Bus Architecture)中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內接口協(xié)議。AMBA4.0將其修改升級為AXI4.0,如下圖所示。

AXI4.0提供三種類型的接口形式,分別是AXI-4 Memory Map(也稱之為AXI-4 Full)、AXI-4 Stream和AXI-4 Lite,三者的特性如下圖所示。

AXI-4 Full協(xié)議相當于原來的AHB協(xié)議,提供高速的系統(tǒng)內部互連通道,可以支持burst模式,主要用于處理器訪問存儲單元等需要高速數(shù)據(jù)傳輸?shù)膱龊希籄XI4-Lite相當于原來的APB協(xié)議,主要用于訪問一些低速外設;AXI4-Stream接口就像FIFO一樣,數(shù)據(jù)傳輸?shù)臅r候不需要地址,而是主從設備直接連續(xù)讀寫數(shù)據(jù),主要用于如視頻、高速AD、PCIe、DMA接口等需要高速數(shù)據(jù)傳輸?shù)膱龊?,跟Xilinx原來的Local Link協(xié)議類似。

總體而言,AXI接口協(xié)議具有如下特征:

分離的地址/控制、數(shù)據(jù)相位

使用字節(jié)選通,支持非對齊的數(shù)據(jù)傳輸

基于burst傳輸,只需傳輸首地址

讀、寫數(shù)據(jù)通道分離,能提供低功耗DMA

支持多種尋址方式

支持亂序傳輸

易于添加寄存器級來進行時序收斂

AXI并非總線(Bus),總線是如下圖所示的數(shù)據(jù)傳輸和互聯(lián)方式,而AXI是點對點(Point-to-point)的主從接口協(xié)議。當多個外設需要互相交互數(shù)據(jù)時,我們需要加入一個所謂的AXI Interconnect模塊(Xilinx提供了這個IP),也就是AXI互聯(lián)矩陣,作用是提供將一個或多個AXI主設備連接到一個或多個AXI從設備的一種交換機制(有點類似于交換機里面的交換矩陣)。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接口協(xié)議

    關注

    5

    文章

    41

    瀏覽量

    18851
  • AXI
    AXI
    +關注

    關注

    1

    文章

    136

    瀏覽量

    17263

原文標題:AXI是Interface還是Bus?

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AXI總線協(xié)議的幾種時序介紹

    由于ZYNQ架構和常用接口IP核經常出現(xiàn) AXI協(xié)議,賽靈思的協(xié)議手冊講解時序比較分散。所以筆者收藏AXI
    發(fā)表于 08-02 12:42 ?8946次閱讀

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內存映射接口提供了三種樣式:AXI
    的頭像 發(fā)表于 03-17 10:31 ?1084次閱讀
    <b class='flag-5'>AXI</b><b class='flag-5'>接口</b>FIFO簡介

    NVMe協(xié)議簡介之AXI總線

    高性能、高帶寬、低延時的片內互連需求。AXI4總線則是AXI總線的第四代版本,主要包含三種類型接口,分別是面向高性能地址映射通信的AXI4
    發(fā)表于 05-17 10:27

    AXI接口協(xié)議詳解

    AXI 總線上面介紹了AMBA總線中的兩種,下面看下我們的主角—AXI,在ZYNQ中有支持三種AXI總線,擁有三種AXI接口,當然用的都是
    發(fā)表于 04-08 10:45

    AXI接口協(xié)議詳解

    1、AXI接口協(xié)議詳解  AXI 總線  上面介紹了AMBA總線中的兩種,下面看下我們的主角—AXI,在ZYNQ中有支持三種
    發(fā)表于 10-14 15:31

    AMBA AXI協(xié)議指南

    AXI協(xié)議支持高性能、高頻的系統(tǒng)設計,用于 管理器和下屬組件。 AXI協(xié)議的特點是: ?適用于高帶寬和低延遲設計。 ?在不使用復雜橋梁的情況下提供高頻操作。 ?該
    發(fā)表于 08-02 09:44

    AXI總線協(xié)議的幾種時序介紹

    由于ZYNQ架構和常用接口IP核經常出現(xiàn) AXI協(xié)議,賽靈思的協(xié)議手冊講解時序比較分散。所以筆者收藏AXI
    發(fā)表于 05-12 09:10 ?1.1w次閱讀
    <b class='flag-5'>AXI</b>總線<b class='flag-5'>協(xié)議</b>的幾種時序介紹

    自定義sobel濾波IP核,IP接口遵守AXI Stream協(xié)議

    自定義sobel濾波IP核 IP接口遵守AXI Stream協(xié)議
    的頭像 發(fā)表于 08-06 06:04 ?4287次閱讀

    AXI4接口協(xié)議的基礎知識

    AXI-4 Memory Mapped也被稱之為AXI-4 Full,它是AXI4接口協(xié)議的基礎,其他A
    的頭像 發(fā)表于 09-23 11:20 ?6549次閱讀
    <b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b><b class='flag-5'>協(xié)議</b>的基礎知識

    FPGA程序設計:如何封裝AXI_SLAVE接口IP

    在FPGA程序設計的很多情形都會使用到AXI接口總線,以PCIe的XDMA應用為例,XDMA有兩個AXI接口,分別是AXI4 Master
    的頭像 發(fā)表于 10-30 12:32 ?4775次閱讀
    FPGA程序設計:如何封裝<b class='flag-5'>AXI</b>_SLAVE<b class='flag-5'>接口</b>IP

    AXI總線協(xié)議總結

    在介紹AXI之前,先簡單說一下總線、接口以及協(xié)議的含義??偩€、接口協(xié)議,這三個詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。
    發(fā)表于 02-04 06:00 ?10次下載
    <b class='flag-5'>AXI</b>總線<b class='flag-5'>協(xié)議</b>總結

    一文看懂AMBA AXI協(xié)議

    AMBA AXI 協(xié)議以高性能,高頻系統(tǒng)設計為目標,提供了很多適合高速亞微型系統(tǒng) 互連的特征。
    發(fā)表于 03-28 09:47 ?23次下載
    一文看懂AMBA <b class='flag-5'>AXI</b><b class='flag-5'>協(xié)議</b>

    AMBA 3.0 AXI總線接口協(xié)議的研究與應用

    本文介紹了AMBA 3.0 AXI的結構和特點,分析了新的AMBA 3.0 AXI協(xié)議相對于AMBA 2. 0的優(yōu)點。它將革新未來高性能SOC總線互連技術,其特點使它更加適合未來的高性能、低延遲
    發(fā)表于 04-12 15:47 ?28次下載

    AXI總線協(xié)議簡介

      AXI (高性能擴展總線接口,Advanced eXtensible Interface)是ARM AMBA 單片機總線系列中的一個協(xié)議,是計劃用于高性能、高主頻的系統(tǒng)設計的。AXI
    發(fā)表于 10-10 09:22 ?1.1w次閱讀

    FPGA AXI4協(xié)議學習筆記(二)

    上文FPGA IP之AXI4協(xié)議1_協(xié)議構架對協(xié)議框架進行了說明,本文對AXI4接口的信號進行說
    的頭像 發(fā)表于 05-24 15:05 ?2084次閱讀
    FPGA <b class='flag-5'>AXI</b>4<b class='flag-5'>協(xié)議</b>學習筆記(二)