在多時鐘設(shè)計(jì)中可能需要進(jìn)行時鐘的切換。由于時鐘之間可能存在相位、頻率等差異,直接切換時鐘可能導(dǎo)致產(chǎn)生glitch。
2|0組合邏輯實(shí)現(xiàn)時鐘切換:
2|1HDL代碼:
2|2電路圖:
2|3波形圖:
2|4問題:
使用上述電路進(jìn)行時鐘切換會導(dǎo)致在控制信號sel附近出現(xiàn)glitch。其原因在于控制信號可以在任意時刻進(jìn)行時鐘切換,切換信號相對于兩個時鐘都是異步信號。
2|5解決方法:
使用寄存器使得控制信號僅在時鐘邊沿作用,避免在任何時鐘都為高電平是進(jìn)行時鐘切換。
3|0適用于倍頻時鐘切換的時序邏輯電路
3|1HDL代碼:
3|2電路圖:
3|3波形圖:
3|4功能:
當(dāng)切換的時鐘存在倍頻關(guān)系時,分別插入一個下降沿觸發(fā)的觸發(fā)器以確??刂菩盘杻H在時鐘低電平時起作用。
3|5問題:
當(dāng)DFF1輸入的變化非常接近CLK1的下降沿時,可能會導(dǎo)致DFF1的亞穩(wěn)態(tài)問題;DFF0同理。
為什么可以用于倍頻時鐘之間的切換?
4|0異步時鐘切換的時序電路
4|1HDL代碼:
4|2電路圖:
4|3波形圖:
4|4功能:
通過為每個時鐘源添加一個額外級的正邊沿觸發(fā)觸發(fā)器來提供針對亞穩(wěn)態(tài)性的保護(hù),CLK0的上升沿采樣到信號到下降沿傳遞至CLK1的正邊沿觸發(fā)器,并在CLK0下降沿后CLK1第一個上升沿之后的下降沿輸出。(不是很理解)
-
時鐘
+關(guān)注
關(guān)注
11文章
1901瀏覽量
133241 -
觸發(fā)器
+關(guān)注
關(guān)注
14文章
2039瀏覽量
62146 -
時序邏輯電路
+關(guān)注
關(guān)注
2文章
94瀏覽量
16853 -
時鐘設(shè)計(jì)
+關(guān)注
關(guān)注
0文章
27瀏覽量
11038 -
HDL代碼
+關(guān)注
關(guān)注
0文章
5瀏覽量
2191
發(fā)布評論請先 登錄
賽思電子時鐘緩沖器的組成與應(yīng)用介紹

電容在時鐘電路中的應(yīng)用有哪些
時鐘電路的組成與設(shè)計(jì)要點(diǎn)介紹
時鐘電路與晶振電路兩者的區(qū)別有哪些
HMC7044外參考時鐘切換失敗的原因?
時鐘緩沖器工作原理及常見時鐘緩沖器的國產(chǎn)替代情況
RTC時鐘芯片+電池的應(yīng)用案例(一)

時序約束一主時鐘與生成時鐘

北斗衛(wèi)星時鐘系統(tǒng)——ZREXT2000衛(wèi)星時鐘擴(kuò)展分機(jī)

LMK04828-EP參考時鐘自動切換的問題求解答
時鐘信號的驅(qū)動是什么
如何處理時鐘電路的常見故障
PLL1707-Q1多時鐘發(fā)生器數(shù)據(jù)表

PLL1705/PLL1706雙通道PLL多時鐘發(fā)生器數(shù)據(jù)表

評論