作者:Andreas Braun & Stefan Wiehler設計工程師,MLE 公司
創(chuàng)建 FPGA 設計和維護 Vivado? 設計套件項目時,版本控制系統(tǒng)對于團隊合作可能是一項具有挑戰(zhàn)性的任務。工程師必須能跟蹤設計變更,完整地從 HDL 或 TCL 源代碼再現項目并交付特定的項目狀態(tài)。Vivado 工具非常適用于這類工作,因為該工具能夠為項目生成存檔文件或創(chuàng)建 TCL 文件,從而再現項目狀態(tài)。
然而,上述機制需要一定數量的手動操作,而且在 Vivado 設計套件項目外對設計的參數進行設置,也存在不夠靈活的問題。因此,為了簡化上述操作,我們已經開發(fā)出對應腳本。其思路是在提供項目的 HDL 和 TCL 源文件的同時,提供從頭創(chuàng)建 Vivado 設計套件項目所需的其他配置文件。設計構建腳本的目的是幫助用戶在單獨的 Vivado 設計套件項目下開發(fā)獨立的項目組成部分(特色),且能夠以其他配置方式對項目不同組成部分的源文件進行組合。此外,構建腳本也可用于創(chuàng)建目標構建工件,例如 IP XACTIPXACT 封裝、仿真、綜合、實現和比特流生成。
與此同時,MLE 也面向 PetaLinux 和賽靈思軟件開發(fā)套件 (XSDK) 發(fā)布了一套易用型 Makefiles,并將為 Vitis? 統(tǒng)一軟件平臺提供后續(xù)支持。這些處理系統(tǒng) Makefiles(或簡稱為 PSMake)還提供在 GitHub 上。
為了加快實現 FPGA 構建環(huán)境的自動化(如用于持續(xù)集成 (CI)),并確保在開發(fā)與生命周期后期階段完整重現設計結果,Missing Link Electronics 團隊已整合出一套腳本。目前,這套腳本化 FPGA 構建環(huán)境主要面向賽靈思 Vivado 工具(版本 2016.4 或更新版本),并在 Ubuntu Linux 16.04 LTS 和 18.04 LTS 下通過測試,已通過 Apache 2.0 開源許可證提供在 GitHub 上。
-
FPGA
+關注
關注
1645文章
22050瀏覽量
618665 -
賽靈思
+關注
關注
33文章
1797瀏覽量
132366 -
HDL
+關注
關注
8文章
330瀏覽量
48067 -
TCL
+關注
關注
11文章
1783瀏覽量
89979 -
Vivado
+關注
關注
19文章
835瀏覽量
68800
發(fā)布評論請先 登錄
AG32 SDK 最新版本V1.7.7 :實現構建自動化功能及更新HyperRAM的RGB例程
FPGA設計之自動化
自動化測試框架思想和構建
如何實現智能電網自動化?
饋線自動化通信系統(tǒng)怎么實現?
什么是開放性系統(tǒng)?如何構建開放自動化的生態(tài)系統(tǒng)?
LabVIEW與Tektronix示波器實現電源測試自動化
如何實現FPGA構建環(huán)境的自動化
自動化構建環(huán)境在FPGA設計中的應用

評論