一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于FPGA時序八大忠告

454398 ? 來源:OpenFPGA ? 作者:碎碎思 ? 2020-11-19 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

忠告一

如果時序差的不多,在1NS以內(nèi),可以通過修改綜合,布局布線選項(xiàng)來搞定,如果差的多,就得動代碼。

忠告二

看下時序報告,挑一個時序最緊的路徑,仔細(xì)看看是什么原因?qū)е?,先看邏輯級?shù)是多少?是哪種電路有問題,乘法器 或者還是RAM接口數(shù)據(jù) 先弄清楚哪兒的問題

忠告三

搞時序優(yōu)化的話 插入寄存器是王道 但也要看具體情況 不一定都得插寄存器,插入寄存器效果不明顯的話,先檢查一下寄存器插入的位置,如果寄存器不是在關(guān)鍵路徑的中間插入而是在某一端的話,確實(shí)不大明顯

忠告四

把關(guān)鍵路徑找出來,看時序報告,看是什么原因?qū)е骂l率上不去,如果是組合邏輯復(fù)雜,就優(yōu)化邏輯或者復(fù)制邏輯,如果是DSP延遲大,就選多級流水的,只要想搞到150,就一定可以。

忠告五

看時序報告的時候,建議同時對照電路圖一起看,這樣最直觀

忠告六

對照代碼,自己把關(guān)鍵路徑涉及部分的電路圖畫出來,然后根據(jù)時序要求,算一下要插多少寄存器,插哪兒合適

忠告七

32BIT的比較器,進(jìn)位鏈有點(diǎn)長,可以分段比較,分成4個8BIT的數(shù)據(jù)段去比,或者你分成兩段,先比高16,插寄存器,再比低16,時序很好,如果想深入些,就自己手寫一個比較器,不要調(diào)庫。

忠告八

多BIT的邏輯,時序上不去,通常都是進(jìn)位鏈太長,通常做法就是打斷進(jìn)位鏈,建議看看計(jì)算方法或者數(shù)字算法之類的書,應(yīng)該會有幫助

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618589
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124534
  • 比較器
    +關(guān)注

    關(guān)注

    14

    文章

    1848

    瀏覽量

    109174
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    江智原創(chuàng)性老人八大關(guān)鍵時光點(diǎn)全覆蓋 康養(yǎng)生態(tài)軟件系統(tǒng)

    深圳市江智工業(yè)技術(shù)有限公司從2016年開始專注康養(yǎng)機(jī)器人10年來的努力,專注老人穿戴,飲食,居住,出行,作息,文旅,健康,內(nèi)心八大關(guān)鍵時光節(jié)點(diǎn)全覆蓋的全球原創(chuàng)性的康養(yǎng)軟件系統(tǒng)于2025年6月正式發(fā)布
    的頭像 發(fā)表于 06-29 20:54 ?486次閱讀
    江智原創(chuàng)性老人<b class='flag-5'>八大</b>關(guān)鍵時光點(diǎn)全覆蓋 康養(yǎng)生態(tài)軟件系統(tǒng)

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認(rèn)會分析設(shè)計(jì)中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時
    的頭像 發(fā)表于 04-23 09:50 ?469次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時序</b>約束之設(shè)置時鐘組

    有沒有對appsfpga_io模塊輸入端功能時序的控制的資料?

    我們的要求,只是按行輸入數(shù)據(jù),全局reset。有沒有對appsfpga_io模塊輸入端功能時序的控制的資料?
    發(fā)表于 02-27 07:02

    碳化硅SiC MOSFET:八大技術(shù)難題全解析!

    詳細(xì)探討SiCMOSFET的八大技術(shù)問題,并給出相應(yīng)的解決方案或研究方向。一、SiCMOSFET的柵極氧化層可靠性問題問題概述:SiCMOSFET的柵極氧化層是其核
    的頭像 發(fā)表于 02-06 11:33 ?1479次閱讀
    碳化硅SiC MOSFET:<b class='flag-5'>八大</b>技術(shù)難題全解析!

    最新!智慧燈桿八大應(yīng)用場景案例獨(dú)家匯總

    最新!智慧燈桿八大應(yīng)用場景案例獨(dú)家匯總
    的頭像 發(fā)表于 01-14 12:47 ?692次閱讀
    最新!智慧燈桿<b class='flag-5'>八大</b>應(yīng)用場景案例獨(dú)家匯總

    2025年全球半導(dǎo)體八大趨勢,萬年芯蓄勢待發(fā)

    近日,國際數(shù)據(jù)公司(IDC)發(fā)布了2025年全球半導(dǎo)體市場的八大趨勢預(yù)測,顯示出對半導(dǎo)體市場回暖的信心,為業(yè)界提供了寶貴的市場洞察。在全球范圍內(nèi),特別是在人工智能(AI)和高性能運(yùn)算(HPC)需求
    的頭像 發(fā)表于 12-17 16:53 ?2275次閱讀
    2025年全球半導(dǎo)體<b class='flag-5'>八大</b>趨勢,萬年芯蓄勢待發(fā)

    盤點(diǎn)圖像傳感器選型八大要點(diǎn)

    ,成為了一個值得深入探討的話題。本文將為您揭示圖像傳感器選型的八大要點(diǎn),幫助您精準(zhǔn)捕捉世界的奧秘。 一、分辨率:細(xì)節(jié)與清晰度的關(guān)鍵 分辨率是評估圖像傳感器性能的首要指標(biāo),決定了圖像的細(xì)節(jié)和清晰度。高分辨率傳
    的頭像 發(fā)表于 12-02 01:02 ?802次閱讀

    2024年10月中國電視市場出貨量增長,海信、TCL等八大品牌主導(dǎo)市場

    八大傳統(tǒng)主力品牌及其子品牌占據(jù)了主導(dǎo)地位,總出貨量高達(dá)371.5萬臺,同比增長6.0%,增速超越整體市場。
    的頭像 發(fā)表于 11-07 15:47 ?1950次閱讀

    想入行單片機(jī)開發(fā)的學(xué)生們的忠告

    對于想入行單片機(jī)開發(fā)的學(xué)生們,以下是一些建議和忠告
    的頭像 發(fā)表于 10-17 09:45 ?745次閱讀
    想入行單片機(jī)開發(fā)的學(xué)生們的<b class='flag-5'>忠告</b>

    高速ADC與FPGA的LVDS數(shù)據(jù)接口中避免時序誤差的設(shè)計(jì)考慮

    電子發(fā)燒友網(wǎng)站提供《高速ADC與FPGA的LVDS數(shù)據(jù)接口中避免時序誤差的設(shè)計(jì)考慮.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:50 ?6次下載
    高速ADC與<b class='flag-5'>FPGA</b>的LVDS數(shù)據(jù)接口中避免<b class='flag-5'>時序</b>誤差的設(shè)計(jì)考慮

    求助,關(guān)于STM32H7 FMC模式1的NADV時序問題求解

    模式1中手冊上沒有寫關(guān)于NADV引腳的時序,但是cubemx生成的代碼有這個引腳。這個引腳的時序可以參考其它工作模式嗎?
    發(fā)表于 09-09 07:23

    FPGA電源時序控制

    電子發(fā)燒友網(wǎng)站提供《FPGA電源時序控制.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:25 ?0次下載
    <b class='flag-5'>FPGA</b>電源<b class='flag-5'>時序</b>控制

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1407次閱讀
    深度解析<b class='flag-5'>FPGA</b>中的<b class='flag-5'>時序</b>約束

    求助,關(guān)于OPA192的上電時序問題求解

    有一個項(xiàng)目中用到OPA192這個放大器,有兩個問題: 1.V+是+12V供電的,V-是-12V供電的,想問下+12V和-12V這兩個電有沒有什么必須的上電時序需要控制? 2.還有就是我的項(xiàng)目
    發(fā)表于 07-29 08:30

    米思米直線電機(jī)模組的八大核心優(yōu)勢,你知道嗎?

    米思米直線電機(jī)模組憑借其價格親民、高精度、高速運(yùn)行、低噪音、長壽命、多動子配置、選型便捷以及品類豐富等八大核心優(yōu)勢,在自動化與精密制造領(lǐng)域展現(xiàn)出了強(qiáng)大的競爭力和廣闊的應(yīng)用前景。
    的頭像 發(fā)表于 07-25 10:57 ?962次閱讀
    米思米直線電機(jī)模組的<b class='flag-5'>八大</b>核心優(yōu)勢,你知道嗎?