一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談Vivado 綜合選項(xiàng)的7種設(shè)置

電子設(shè)計(jì) ? 來(lái)源:CSDN博主 ? 作者:言人善友 ? 2020-11-25 10:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

-flatten_hierarchy

full: 綜合時(shí)將原始設(shè)計(jì)打平,只保留頂層層次,執(zhí)行邊界優(yōu)化
none: 綜合時(shí)完全保留原始設(shè)計(jì)層次,不執(zhí)行邊界優(yōu)化
rebuilt: 綜合時(shí)將原始設(shè)計(jì)打平,執(zhí)行邊界優(yōu)化,綜合后將網(wǎng)表文件按照原始層次顯示,故與原始層次相似。

當(dāng)-flatten_hierarchy為none時(shí)消耗的寄存器最多,建議其設(shè)定為默認(rèn)值rebuilt。

-fsm_extraction

用于設(shè)定狀態(tài)機(jī)的編碼方式,默認(rèn)值為auto。
-fsm_encoding
功能同上,優(yōu)先級(jí)高于-fsm_extraction,但如果代碼本身已經(jīng)定義了編碼方式,該設(shè)定將無(wú)效。
one-hot:任意狀態(tài)只有一個(gè)比特位置一。

-keep_equivalent_registers

equivalent registers,等效寄存器,即共享輸入數(shù)據(jù)的寄存器。
勾選時(shí),等效寄存器不合并;
不勾選時(shí),等效寄存器合并。
等效寄存器可以有效的降低扇出,可以通過(guò)綜合屬性keep避免其被合并。

-resource_sharing

其目的是對(duì)算術(shù)運(yùn)算通過(guò)資源共享優(yōu)化設(shè)計(jì)資源
auto
on
off

-control_set_opt_threshold

觸發(fā)器的控制集由時(shí)鐘信號(hào)、復(fù)位/置位信號(hào)和使能信號(hào)構(gòu)成,通常只有{clk,set/rst,ce}均相同的觸發(fā)器才可以被放置在一個(gè)SLICE中。
control_set_opt_threshold的值為控制信號(hào)(不包括時(shí)鐘和數(shù)據(jù))的扇出個(gè)數(shù),表明對(duì)小于此值的同步信號(hào)進(jìn)行優(yōu)化,顯然此值越大,被優(yōu)化的觸發(fā)器越多,但占用的查找表也越多。
control_set_opt_threshold的值為0,不進(jìn)行優(yōu)化。
auto:默認(rèn)值。

-no_lc

對(duì)于一個(gè)x輸入布爾表達(dá)式和一個(gè)y輸入的布爾表達(dá)式,只要滿足x + y ≤5(相同變量只算一次),這兩個(gè)布爾表達(dá)式就可以放置在一個(gè)LUT6中實(shí)現(xiàn)。
當(dāng)-no_lc被勾選時(shí),則不允許出現(xiàn)LUT整合。
通過(guò)LUT整合可以降低LUT的資源消耗率,但也可能導(dǎo)致布線擁塞。因此,xilinx建議,當(dāng)整合的LUT超過(guò)了LUT總量的15%時(shí),應(yīng)考慮勾選-no_lc,關(guān)掉LUT整合。

-shreg_min_size

shreg_min_size決定了當(dāng)VHDL代碼描述的移位寄存器深度大于此設(shè)定值時(shí),將采用“觸發(fā)器+SRL+觸發(fā)器”的方式實(shí)現(xiàn)。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124543
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    820

    瀏覽量

    129958
  • D觸發(fā)器
    +關(guān)注

    關(guān)注

    3

    文章

    173

    瀏覽量

    48770
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    835

    瀏覽量

    68791
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    淺談wsl --update` 命令行選項(xiàng)無(wú)效的解決方案

    PS C:\Users\Administrator> wsl --update >> 命令行選項(xiàng)無(wú)效: --update
    的頭像 發(fā)表于 06-27 10:28 ?627次閱讀

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?514次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果

    一文詳解Vivado時(shí)序約束

    Vivado的時(shí)序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要?jiǎng)?chuàng)建xdc文件設(shè)置時(shí)序約束。時(shí)序約束文件可以直接創(chuàng)建或添加已存在的約束文件,創(chuàng)建約束文件有兩方式:Constraints Wizard和Edit T
    的頭像 發(fā)表于 03-24 09:44 ?3527次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時(shí)序約束

    e203在vivado硬件里自定義指令識(shí)別為非法指令怎么解決?

    e203自定義指令硬件模塊設(shè)計(jì),修改內(nèi)核,綜合沒(méi)錯(cuò)誤,軟件也修改工具鏈通過(guò)并產(chǎn)生verilog文件,但在vivado硬件里自定義指令識(shí)別為非法指令怎么解決
    發(fā)表于 03-07 07:34

    DLP EVM GUIA Edit Firmware中怎么打開(kāi)占空比設(shè)置選項(xiàng)

    DLP EVM GUIA Edit Firmware 中怎么打開(kāi)占空比設(shè)置選項(xiàng)?
    發(fā)表于 02-20 06:45

    Vivado之實(shí)現(xiàn)布局布線流程介紹

    一、前言 本文將介紹Vivado進(jìn)行綜合,以及布局布線的內(nèi)部流程,熟悉該流程后結(jié)合Settings中對(duì)應(yīng)的配置選項(xiàng),對(duì)于時(shí)序收斂調(diào)試將更具有針對(duì)性。 二、Implementation(實(shí)現(xiàn)) 實(shí)現(xiàn)
    的頭像 發(fā)表于 12-06 09:08 ?1780次閱讀
    <b class='flag-5'>Vivado</b>之實(shí)現(xiàn)布局布線流程介紹

    U50的AMD Vivado Design Tool flow設(shè)置

    AMD Alveo 加速卡使用有兩流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見(jiàn)的是 Vitis
    的頭像 發(fā)表于 11-13 10:14 ?871次閱讀
    U50的AMD <b class='flag-5'>Vivado</b> Design Tool flow<b class='flag-5'>設(shè)置</b>

    每次Vivado編譯的結(jié)果都一樣嗎

    很多FPGA工程師都有這種困惑,Vivado每次編譯的結(jié)果都一樣嗎? 在AMD官網(wǎng)上,有這樣一個(gè)帖子: Are Vivado results repeatable for identical
    的頭像 發(fā)表于 11-11 11:23 ?1245次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結(jié)果都一樣嗎

    Vivado使用小技巧

    有時(shí)我們對(duì)時(shí)序約束進(jìn)行了一些調(diào)整,希望能夠快速看到對(duì)應(yīng)的時(shí)序報(bào)告,而又不希望重新布局布線。這時(shí),我們可以打開(kāi)布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時(shí)序約束。如果調(diào)整
    的頭像 發(fā)表于 10-24 15:08 ?1019次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    洛杉磯共享主機(jī)怎么設(shè)置

     在洛杉磯設(shè)置共享主機(jī)涉及到多個(gè)步驟和配置選項(xiàng),主要圍繞Windows的“共享電腦”功能。以下是詳細(xì)的設(shè)置步驟和注意事項(xiàng)。
    的頭像 發(fā)表于 10-22 09:52 ?471次閱讀

    淺談Vivado編譯時(shí)間

    隨著FPGA規(guī)模的增大,設(shè)計(jì)復(fù)雜度的增加,Vivado編譯時(shí)間成為一個(gè)不可回避的話題。尤其是一些基于SSI芯片的設(shè)計(jì),如VU9P/VU13P/VU19P等,布局布線時(shí)間更是顯著增加。當(dāng)然,對(duì)于一些設(shè)計(jì)而言,十幾個(gè)小時(shí)是合理的。但我們依然試圖分析設(shè)計(jì)存在的問(wèn)題以期縮短編譯時(shí)間。
    的頭像 發(fā)表于 09-18 10:43 ?2257次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>Vivado</b>編譯時(shí)間

    Vivado 2024.1版本的新特性(2)

    綜合角度看,Vivado 2024.1對(duì)SystemVerilog和VHDL-2019的一些特性開(kāi)始支持。先看SystemVerilog。
    的頭像 發(fā)表于 09-18 10:34 ?1902次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來(lái)看看新版本帶來(lái)了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?2461次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)

    如何把keil軟件設(shè)置成中文

    軟件。您將看到主界面,其中包含菜單欄、工具欄和項(xiàng)目窗口。 打開(kāi)“選項(xiàng)”菜單: 在菜單欄中,找到并點(diǎn)擊“選項(xiàng)”菜單。這將打開(kāi)一個(gè)下拉菜單,其中包含各種設(shè)置選項(xiàng)。 選擇“環(huán)境”
    的頭像 發(fā)表于 09-02 10:21 ?1.1w次閱讀

    【GD32 MCU 入門教程】六、GD32 MCU 選項(xiàng)字節(jié)設(shè)置及解除方法

    正常呢?這一章節(jié)我們針對(duì)各系列的選項(xiàng)字節(jié)設(shè)置和解除做一個(gè)相關(guān)說(shuō)明,后續(xù)遇到上述問(wèn)題可以考慮一下是否是選項(xiàng)字節(jié)配置錯(cuò)誤導(dǎo)致。
    的頭像 發(fā)表于 08-26 09:43 ?1540次閱讀
    【GD32 MCU 入門教程】六、GD32 MCU <b class='flag-5'>選項(xiàng)</b>字節(jié)<b class='flag-5'>設(shè)置</b>及解除方法