一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于WLAN芯片的PCB layout的設(shè)計(jì)要點(diǎn)

PCB線路板打樣 ? 來源:EDA365電子 ? 作者:EDA365電子 ? 2020-12-14 12:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

射頻PCB板設(shè)計(jì)是開發(fā)中關(guān)鍵一環(huán),這里我們以WLAN芯片的PCB為例來具體談一下PCB layout的設(shè)計(jì)要點(diǎn)。

WLAN和藍(lán)牙芯片的開發(fā)板的設(shè)計(jì)重點(diǎn),可以分為電源部分,晶振部分,射頻部分及接口(I/F)部分。下面我們分布談一下各部分的設(shè)計(jì)思想和注意點(diǎn)。

一、首先是電源部分

著手設(shè)計(jì)PCB之前,首先需要仔細(xì)查看SOC的電源拓?fù)浣Y(jié)構(gòu),比如常見的40nm/28nm的WLAN芯片,它的電源常分為1.2V Buck Regulator,2.5V Regulator,3.3V Regulator。低電壓Reg主要供數(shù)字及PLL部分使用,高電壓Reg主要供射頻PA使用。各Buck輸出部分,一般都有輸出物理端口, 這是因?yàn)檩敵龆丝诮痈鱾€(gè)block是采用星型拓?fù)浣Y(jié)構(gòu),在下一級有物理輸入接口,應(yīng)用中需要接旁路電容。電源部分的layout設(shè)計(jì)主要有兩大問題,Cbuck的輸出電感,旁路電容的選取及設(shè)置,還有電源走線的設(shè)計(jì)。

旁路電容的選取對各Buck輸入/輸出 noise,輸出電壓性能有重要影響?,F(xiàn)在的Buck DC regulator采用PFM (Pulse Frequency Modulation)方式的較多。相比以前的方式,PFM一般有更小的Vout Ripple電壓。輸出一般都串接大電感后在接去耦電容。

電感的選取,建議參考各家SOC Vendor推薦的型號。如果考慮成本選取其他Local廠商時(shí),務(wù)必要check DCR(影響定格電流,效率),ACR(影響AC Loss)還有最大定格電流和電感&DC電流的profile圖。這幾個(gè)參數(shù)對電感來說都是相互關(guān)聯(lián)的,一般DCR高的話,定格電流就低。有條件的話,可以之間測一下Ind端AC信號,看看Peak-peak電壓變化情況。

下面是一例實(shí)測CBuck的輸出電壓,電流波形,輸出波形(藍(lán)色)相對穩(wěn)定,電感上的電流波形保持穩(wěn)定的線性特性,600mA的DC偏置輸出,AC電流變化差不多380mA 。 設(shè)計(jì)問題不大。

去耦電容的選取要考慮到電流capacity,定格最大電壓及誤差。要確保實(shí)際有效去耦電容的設(shè)置,要盡量靠近Reg輸入輸出端,在星型拓?fù)浣Y(jié)構(gòu)里,電容要安置在星型節(jié)點(diǎn)附近。 這是因?yàn)槊總€(gè)拓展出去的電源trace都會(huì)產(chǎn)生電感效應(yīng)。主節(jié)點(diǎn)放置大容量的電容可以起到高頻噪聲濾波功能。 電源的布線,要重點(diǎn)考慮2點(diǎn):1)避開對其他對noise敏感的布線的coupling;2)降低電源EMI loop的影響。先談?wù)劦?點(diǎn),對noise敏感的布線,比如SOC的一些總線,RF相關(guān)端口,還需要查看datasheet的keep out區(qū)域。對一些功耗大的Reg電源布線要充分考慮到散熱設(shè)計(jì)。一般來說SOC的主Buck的輸入輸出pin也常分布在芯片的轉(zhuǎn)角附近,這樣的Pin布局,有利于PCB設(shè)計(jì),電源的布線考慮到散熱效應(yīng),一般在layer1,layer2上的較多。電源的接地設(shè)計(jì),依據(jù)PCB層數(shù), 有條件的話, 可以單獨(dú)設(shè)置一層放PMU布線。在WLAN設(shè)計(jì)里,一般性都采用4層以上的PCB,第一層(top)一般設(shè)計(jì)成PMU的GND island,與周邊的其他布線加強(qiáng)隔離度。第2點(diǎn)是 EMI loop, 現(xiàn)代SOC的switching 電源本身就是個(gè)noise源,如何優(yōu)化EMI Loop是個(gè)必須關(guān)心的問題。Cbuck的輸入側(cè)的Loop和輸出側(cè)的loop,每個(gè)loop經(jīng)電源輸入或輸出端口,經(jīng)過旁路電容,再到ground。每個(gè)Loop都要設(shè)計(jì)成盡可能短的物理layout,確保noise不會(huì)干擾的其他布線。電源走線在上下層改變時(shí),要盡可能設(shè)計(jì)多的過孔。

二、談?wù)劸д瘢╔tal)部分。隨著SOC設(shè)計(jì)及工藝提高,以前常見的PLL LPF外接,最近一般都完全設(shè)計(jì)在芯片里面了。 所以晶振部分成了PLL這一環(huán)主要care的問題。一般現(xiàn)在的mobile應(yīng)用, 常用到19.2MHz, 26MHz,及37.4MHz的頻率。Xtal 電容值的選取超過了本文的scope,這里略過主要談?wù)剎tal的布線。常見的xtal都是帶輸入,輸出的端子。 曾經(jīng)有遇到過最深刻的一個(gè)問題就是Xtal對RF端口之間產(chǎn)生影響,晶振頻率的諧波能量導(dǎo)致了認(rèn)證測試失敗。后來吸取教訓(xùn),在xtal的top layer布線(輸入,輸出及xtal cap的布線)設(shè)計(jì)成獨(dú)立的island。(參考下圖)如果space不允許的話,至少簡易在xtal靠近RF一層,在GND里加一條Slot, 也可以降低xtal諧波干擾的風(fēng)險(xiǎn)。

o4YBAF_W7AyAVz5iAAI9RkHIWCQ094.png

Xtal布線的下面一層,建議不要設(shè)計(jì)其他敏感的走線(比如I/F,其他電源走線等)。

三、談一下射頻部分的走線要點(diǎn)。

總的來說,現(xiàn)在主流的WLAN SOC芯片,Rx的性能相比Tx性能,spec上余量更多,所以布線的時(shí)候,一般常優(yōu)先考慮Tx側(cè)的布線。比如FEM可以設(shè)計(jì)在離Tx近一點(diǎn)的地方。RF走線(50歐)設(shè)計(jì),常用的方法是:1 )挖空下面一層的metal,使50ohm線寬變粗,減少走線和元件pad的不連續(xù)性。2 )RF走線兩端的GND一定要設(shè)計(jì)盡可能多的GND via。特別是在最后接ANT的地方, GND via過少直接會(huì)影響到RF loss。 3 )RF走線一般盡量少彎曲90度以上,space余度不多的地方,可以90度彎曲。4 )注意Tx和Rx之間的isolation,現(xiàn)在的WLAN芯片,很多都是2x2以上的MIMO,射頻部分的走線變得愈加復(fù)雜。雖然WLAN采用的是TDM方式,但是在FEM的layout pattern設(shè)計(jì),還是兼顧電源,Tx和Rx的coupling影響。

四、接口部分的走線設(shè)計(jì)。

作者接觸到SDIO,SPI及PCIE的I/F較多。接口bus速度越快,對layout設(shè)計(jì)要求越高。 SDIO 3.0的話,保證每個(gè)走線都是50ohm并且長度要小于10cm,確保各數(shù)據(jù)線間的走線長度差要小于100mil (2.54mm 相當(dāng)于17.5ps jitter)。 走線一般滿足thumb of rule即2:1的經(jīng)驗(yàn)公式,比如trace width=4mil, 則gap最好8mil以上。另外clock走線最容易產(chǎn)生noise,所以clock走線要與其他數(shù)據(jù)線隔開,最好加入gnd glitch。接口的走線一般都是比較noise敏感的,盡量避開和電源走線layer的交迭重合。 比如下面一例,電源層(藍(lán)色)和數(shù)據(jù)接口層(黃線)在層與層上面盡量做到?jīng)]有交迭重合。主要電源走線的下面layer一般布置了GND走線。

在實(shí)際應(yīng)用中, 常常會(huì)首先遇到是單面PCB設(shè)計(jì)還是雙面PCB設(shè)計(jì)。如果是單面PCB設(shè)計(jì)的話,各路元件的布置需要遠(yuǎn)近取舍,考慮優(yōu)先度。 還有部分朋友接觸的可能不是SOC芯片,而是集成了SOC芯片的模塊,比如Murata, TDK等廠商的WLAN模塊。這些模板因?yàn)閮?nèi)部完成了對Xtal,RF FEM/Trace的集成,進(jìn)一步降低了PCB的設(shè)計(jì),但是對電源走線,還是需要PCB板級設(shè)計(jì)的注意。 小結(jié)此文主要介紹了射頻SOC芯片的PCB板設(shè)計(jì)的4大要點(diǎn),其實(shí)每個(gè)要點(diǎn)都離不開GND的配置設(shè)計(jì)。 在客戶的設(shè)計(jì)案例中,我們也遇到不少因?yàn)閘ayout設(shè)計(jì)缺陷而改版的案子,很多問題我們在上面都已談到,相信不少同領(lǐng)域的朋友應(yīng)該會(huì)有同感。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • WLAN
    +關(guān)注

    關(guān)注

    2

    文章

    663

    瀏覽量

    74587
  • 藍(lán)牙芯片
    +關(guān)注

    關(guān)注

    17

    文章

    415

    瀏覽量

    46898
  • Pcb layout
    +關(guān)注

    關(guān)注

    6

    文章

    99

    瀏覽量

    29591
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    電源管理升壓芯片選型指南;分類、特性與設(shè)計(jì)要點(diǎn)

    電源管理升壓芯片選型指南;分類、特性與設(shè)計(jì)要點(diǎn)
    的頭像 發(fā)表于 07-18 17:41 ?130次閱讀

    PCB Layout 約束管理,助力優(yōu)化設(shè)計(jì)

    本文重點(diǎn)PCBlayout約束管理在設(shè)計(jì)中的重要性Layout約束有助避免一些設(shè)計(jì)問題設(shè)計(jì)中可以使用的不同約束在PCB設(shè)計(jì)規(guī)則和約束管理方面,許多設(shè)計(jì)師試圖采用“一刀切”的方法,認(rèn)為同樣的規(guī)則設(shè)定
    的頭像 發(fā)表于 05-16 13:02 ?370次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b> 約束管理,助力優(yōu)化設(shè)計(jì)

    PCB布局優(yōu)化:HT4088電源管理芯片的設(shè)計(jì)要點(diǎn)

    學(xué)習(xí)如何通過優(yōu)化PCB布局來充分發(fā)揮HT4088電源管理芯片的性能和穩(wěn)定性。
    的頭像 發(fā)表于 03-08 15:09 ?694次閱讀

    pcb上DLPC3438芯片能否直接替換DLPC3478芯片?

    請問,如果只用光顯示部分,不使用光控制,不使用pattern模式,在pcb上3438芯片能否直接替換3478芯片,而不考慮3dr,triger in等信號,不改變layout
    發(fā)表于 02-25 06:43

    推薦必看!PCBLayout設(shè)計(jì)要點(diǎn)

    PCB的布局和走線在射頻電路中占據(jù)舉足輕重的作用,影響整個(gè)PCB的設(shè)計(jì)性能,甚至是整個(gè)產(chǎn)品的性能。在繪制完成原理圖后,開始繪制PCB前,首先要確認(rèn)繪制的PCB是幾層板子,射頻一般建議是
    的頭像 發(fā)表于 02-13 19:34 ?1635次閱讀
    推薦必看!<b class='flag-5'>PCB</b>板<b class='flag-5'>Layout</b>設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    電路板 LayoutPCB 過孔設(shè)計(jì)規(guī)則

    本文要點(diǎn)傳統(tǒng)通孔的使用位置和方法。盲孔、埋孔和微孔的構(gòu)造和使用方法。管理PCB設(shè)計(jì)中的過孔。電路板可能包含數(shù)以千計(jì)的走線、焊盤和孔,用于在器件引腳之間傳導(dǎo)信號和輸送電源。電路板layout設(shè)計(jì)師
    的頭像 發(fā)表于 02-11 11:34 ?1141次閱讀
    電路板 <b class='flag-5'>Layout</b> 的 <b class='flag-5'>PCB</b> 過孔設(shè)計(jì)規(guī)則

    大功率PCB Layout設(shè)計(jì)外包有哪些挑戰(zhàn)

    想象一下,你是一位電子舞會(huì)的DJ,而你的任務(wù)是讓舞池中的每個(gè)人都隨著你的節(jié)拍起舞。這正是大功率PCB Layout設(shè)計(jì)工程師的工作——在電子世界中,他們負(fù)責(zé)讓電流順暢地舞動(dòng),確保每一個(gè)電子元件都能
    的頭像 發(fā)表于 11-05 10:27 ?729次閱讀

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    塑封芯片多大才需要點(diǎn)膠加固保護(hù)?

    塑封芯片多大才需要點(diǎn)膠加固保護(hù)?塑封芯片是否需要點(diǎn)膠加固保護(hù),并不完全取決于芯片的大小,而是由多種因素共同決定的。以下是一些影響是否需
    的頭像 發(fā)表于 09-27 09:40 ?670次閱讀
    塑封<b class='flag-5'>芯片</b>多大才需<b class='flag-5'>要點(diǎn)</b>膠加固保護(hù)?

    PCB電源線及地線設(shè)計(jì)要點(diǎn)

    PCB中合理的電源線和地線設(shè)計(jì)不僅能夠確保電路的穩(wěn)定性和可靠性,還能有效提高電路的抗干擾能力和電磁兼容性。下面本文將一起探討PCB電源線及地線設(shè)計(jì)要點(diǎn)。 一、電源線與地線的寬度選擇 根據(jù)電流大小
    的頭像 發(fā)表于 09-25 15:45 ?2246次閱讀

    干貨!PCB Layout 熱設(shè)計(jì)指導(dǎo)

    Bottom layer 銅箔連接的 Layout 中,改變板厚時(shí)的熱阻曲線(參考 Figure 5 和 6 的 PCB)。縱軸是以板厚為 1.6mm 時(shí)的熱阻作為基準(zhǔn)表示變化率。銅箔面積小的場合,和單層板一樣
    發(fā)表于 09-20 14:07

    TI電量計(jì)PCB Layout設(shè)計(jì)指導(dǎo)

    電子發(fā)燒友網(wǎng)站提供《TI電量計(jì)PCB Layout設(shè)計(jì)指導(dǎo).pdf》資料免費(fèi)下載
    發(fā)表于 09-05 11:12 ?0次下載
    TI電量計(jì)<b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>設(shè)計(jì)指導(dǎo)

    pcb設(shè)計(jì)中布局的要點(diǎn)是什么

    PCB設(shè)計(jì)中,布局是一個(gè)非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點(diǎn),這些要點(diǎn)將幫助您設(shè)計(jì)出高質(zhì)量的PCB
    的頭像 發(fā)表于 09-02 14:48 ?863次閱讀

    Buck電路中PCB layout布局設(shè)計(jì)和注意事項(xiàng)

    在DCDC電源電路中,PCB的布局對電路功能的實(shí)現(xiàn)和良好的各項(xiàng)指標(biāo)來說都十分重要。今天我們以Buck電路為例,分析如何進(jìn)行合理PCB layout布局以及設(shè)計(jì)中的注意事項(xiàng)。
    的頭像 發(fā)表于 08-28 10:47 ?3895次閱讀
    Buck電路中<b class='flag-5'>PCB</b> <b class='flag-5'>layout</b>布局設(shè)計(jì)和注意事項(xiàng)

    PCB電路板設(shè)計(jì)與制作的步驟和要點(diǎn)

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)制作流程和要點(diǎn)是什么?PCB設(shè)計(jì)制作流程和要點(diǎn)。PCB設(shè)計(jì)是電子產(chǎn)品開發(fā)過程中的關(guān)鍵步驟之一。
    的頭像 發(fā)表于 08-02 09:24 ?1653次閱讀