一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談高速PCB設(shè)計中應(yīng)避免的問題

PCB線路板打樣 ? 來源:上海韜放電子 ? 作者:上海韜放電子 ? 2021-02-02 09:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.簡介

高速數(shù)字電路的需求逐年增加,對可靠高速PCB的需求也在逐年增加。數(shù)字PCB電路緊湊地裝有微處理器電源和許多其他組件,它們的工作頻率容易超過1 GHz。這些系統(tǒng)每秒能夠管理數(shù)十億次操作。此設(shè)置的性能取決于設(shè)計階段的工作,以優(yōu)化由于高速操作而可能出現(xiàn)的任何問題。高速PCB系統(tǒng)中的典型問題包括阻抗不連續(xù),信號反射,EMI和噪聲產(chǎn)生。本文重點討論此類問題以及在高速PCB設(shè)計中應(yīng)避免的問題。

2.高速PCB的應(yīng)用

高速PCB是計算機,智能手機等計算設(shè)備的核心。這些設(shè)備本質(zhì)上很復(fù)雜。因此,期望PCB堅固且可靠。高速電路的應(yīng)用在通信,航空航天和物聯(lián)網(wǎng)領(lǐng)域不斷增長。考慮到應(yīng)用程序的重要性,在設(shè)計高速電路的電路板布局時,必須了解必須遵循的注意事項。典型的高速系統(tǒng)結(jié)合了HDMI,PCI Express,USBSATA等技術(shù)。借助這些技術(shù),設(shè)計人員將可以應(yīng)對高速設(shè)計的限制。

3.設(shè)計注意事項

以下內(nèi)容被認為是設(shè)計高速PCB以便在低功耗環(huán)境中實現(xiàn)高速運行的首先選擇技術(shù)。

時鐘選擇和優(yōu)化

最小化來自電網(wǎng)的車載噪聲

最小化信號走線之間的串?dāng)_

減少信號反射

針對EMI形式環(huán)境和自耦合優(yōu)化系統(tǒng)

正確的阻抗匹配和線路端接

平面圖–包裝所有組件

4.板材的選擇

板材料的選擇取決于材料的介電常數(shù)和損耗角正切。損耗角正切是當(dāng)電磁波穿過材料時從材料中損失的能量。損耗角正切值越高,能量損耗越大。材料的介電常數(shù)為

ε - [R =ε/ε 0

其中ε - [R是介電常數(shù),ε ?是自由空間中(法拉/米)的介電常數(shù)ε為在(法拉/米)的材料的介電常數(shù)。ε ?值約為8.85×10 -12每米(F / m)的法拉。介電常數(shù)決定了材料提供的阻抗,并且信號可以在介電常數(shù)較低的材料中更快地傳播。PCB設(shè)計中使用的典型介電材料是FR4。它的介電常數(shù)介于4.1和4.5之間,損耗正切值為0.019 @ 1MHz。

4.1。微帶設(shè)計

單個接地平面上的信號走線的行為類似于微尖線布局,而兩個接地平面之間的信號走線則充當(dāng)帶狀線布局。微帶線的特性阻抗由下式給出為了獲得相同的阻抗值,帶狀線布局中的電介質(zhì)跨度必須比微帶狀布局更大,因此,帶狀線往往比微帶狀布局更厚。

4.2。地平面設(shè)計

PCB中的接地層有助于屏蔽,散熱,通用參考電壓并減少雜散電容。電路中的電流在低阻抗路徑中趨于降低。在非常高的頻率下,快速上升的信號邊沿耦合到接地層,從而在接地層中產(chǎn)生電流尖峰。該電流尖峰會損壞PCB的模擬性能。隨著輸入雜散電容的增加,下面的地平面的存在會影響更多的高速運算放大器。為避免這些情況,數(shù)字設(shè)備,模擬設(shè)備和接地層之間應(yīng)保持適當(dāng)?shù)木嚯x。不太敏感的電鍍金屬可以用作接地層。

5.電源和時鐘設(shè)計

電源是PCB電路中板載低頻噪聲的重要來源。通過使用并聯(lián)電容器將電源層連接到接地層,可以確保高速系統(tǒng)中的電源完整性。不同值的并聯(lián)電容器可確保在很寬的頻率范圍內(nèi)具有較低的交流阻抗。數(shù)字和模擬設(shè)備應(yīng)使用單獨的電源層,以很大程度地減少噪聲耦合。

時鐘選擇對于確保PCB布局上的所有信號都相對于時鐘信號在正確的時間到達非常重要。時鐘不正確可能會導(dǎo)致上升沿檢測或下降沿檢測問題。這將導(dǎo)致數(shù)據(jù)損壞。時鐘速度決定了整個系統(tǒng)的速度。

通過穿過連接線和導(dǎo)線的寄生電感,寄生電阻和寄生電容,平面規(guī)劃和裝箱對噪聲,通信延遲,邊沿速率和頻率響應(yīng)具有重大影響。芯片設(shè)計,封裝設(shè)計和板級設(shè)計應(yīng)與原理圖設(shè)計一起完成。可以在物理部署之前使用軟件仿真對電路進行平面布置。從一開始就指定組件的位置和信號路由,有助于設(shè)計人員確保設(shè)計能夠按預(yù)期的方式工作。這降低了成本和返工時間,從而減少了產(chǎn)品的周期時間。

6.信號完整性

PCB由各種頻率不同的信號組成,包括模擬和數(shù)字。這些信號對噪聲和耦合敏感。在布線,屏蔽和阻抗匹配方面必須格外小心,以確保信號完整性。

6.1。路由

下面列出了路由過程中要遵循的某些準則

高頻時鐘走線應(yīng)盡可能平直。在需要彎曲的情況下,弧形彎曲比直角彎曲更可取,以避免由于不連續(xù)而造成的信號損失。

終止時鐘信號,這將有助于很大程度地減少反射。

敏感的信號走線需要高度隔離,因此應(yīng)在單獨的層上布線。

帶狀線的長時間平行運行減少了同一板上信號走線的近距離。這將減少電感耦合。

避免使用多個通孔,因為它們會引起阻抗不匹配并增加電感。

6.2。阻抗匹配

發(fā)射器和接收器之間的阻抗匹配將直接影響信號的完整性。線路匹配不當(dāng)會產(chǎn)生信號反射和信號損失。源阻抗(ZS)必須等于走線阻抗(Zo)和負載阻抗(ZL)。正確終止傳輸線可確保匹配和信號完整性。

7. EMI優(yōu)化

影響設(shè)備的EMI可能是由于自身耦合或與周圍其他電子設(shè)備相互耦合造成的??梢允褂媚承┘夹g(shù)在高速電路中優(yōu)化EMI。

7.1。匹配和路由

未匹配或未終止的信號跡線會引起反射。這導(dǎo)致信號回鈴到源。這是一種自EMI。正確匹配可確保消除信號振鈴。正確的布線還可以降低自耦合EMI。

7.2。EMI濾波器和屏蔽

PCB中的屏蔽使用細長的接地層完成。接地平面導(dǎo)電表面上的集膚效應(yīng)降低了外部EMI,從而導(dǎo)致電路中的信號干擾。EMI濾波器用于濾除環(huán)境EMI噪聲并將其耦合到地面。一個簡單的去耦電容器設(shè)置可以用作EMI濾波器。

8.結(jié)論

在高速PCB設(shè)計中,必須在開始物理布局過程之前計劃所有事情。良好的原理圖是良好布局的基礎(chǔ)。電源位置,路由,信號完整性,阻抗匹配等因素是PCB設(shè)計期間需要解決的重要考慮因素。較高的效率的設(shè)計和實現(xiàn)將增強PCB的可靠性和堅固性。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409707
  • 接收器
    +關(guān)注

    關(guān)注

    15

    文章

    2571

    瀏覽量

    73941
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3755

    瀏覽量

    131160
  • 發(fā)射器
    +關(guān)注

    關(guān)注

    6

    文章

    878

    瀏覽量

    54558
  • EMI濾波器
    +關(guān)注

    關(guān)注

    10

    文章

    289

    瀏覽量

    29431
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速pcb設(shè)計指南。

    高速PCB設(shè)計指南之(一~八 )目錄2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布線2、PCB布局3、高速
    發(fā)表于 07-13 16:18

    表面安裝pcb設(shè)計工藝淺談

    表面安裝pcb設(shè)計工藝淺談
    發(fā)表于 08-20 20:13

    PCB設(shè)計應(yīng)如何避免軌道塌陷?

    PCB設(shè)計應(yīng)如何避免軌道塌陷?
    發(fā)表于 10-24 15:25

    高速PCB設(shè)計常見問題

    電路應(yīng)具備信號分析、傳輸線、模擬電路的知識。錯誤的概念:8kHz幀信號為低速信號。 問:在高速PCB設(shè)計,經(jīng)常需要用到自動布線功能,請問如何能卓有成效地實現(xiàn)自動布線? 答:在
    發(fā)表于 01-11 10:55

    淺談射頻PCB設(shè)計

    淺談射頻PCB設(shè)計
    發(fā)表于 03-20 15:07

    淺談高速PCB設(shè)計

    在一般的非高速PCB設(shè)計,我們都是認為電信號在導(dǎo)線上的傳播是不需要時間的,就是一根理想的導(dǎo)線,這種情況在低速的情況下是成立的,但是在高速的情況下,我們就不能簡單的認為其是一根理想的導(dǎo)
    發(fā)表于 05-30 06:59

    PCB設(shè)計如何避免平行布線

    請問PCB設(shè)計如何避免平行布線?
    發(fā)表于 01-07 15:07

    PCB設(shè)計如何避免平行布線

    請問PCB設(shè)計如何避免平行布線?
    發(fā)表于 02-26 16:39

    如何在PCB設(shè)計避免出現(xiàn)電磁問題

    PCB設(shè)計,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    發(fā)表于 02-01 07:42

    如何避免高速PCB設(shè)計傳輸線效應(yīng)

    如何避免高速PCB設(shè)計傳輸線效應(yīng) 1、抑止電磁干擾的方法   很好地解決信號完整性問題將改善PCB板的電磁兼容性(EMC)。其中非常
    發(fā)表于 11-20 11:17 ?913次閱讀

    PCB設(shè)計如何避免出現(xiàn)電磁問題

    PCB設(shè)計,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    的頭像 發(fā)表于 01-20 14:38 ?864次閱讀

    PCB設(shè)計如何避免出現(xiàn)電磁問題?

    PCB設(shè)計,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    發(fā)表于 01-22 09:54 ?20次下載
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>如何<b class='flag-5'>避免</b>出現(xiàn)電磁問題?

    高速pcb設(shè)計接地過孔對傳輸性能的影響

    隨著電子行業(yè)的高速發(fā)展,高速 PCB 布線密度的增加,頻率和開關(guān)提速,相對應(yīng)的高速pcb設(shè)計要求也越來越嚴格。在
    的頭像 發(fā)表于 10-09 11:06 ?6351次閱讀

    PCB設(shè)計高速信號傳輸優(yōu)化技巧

    在現(xiàn)代電子設(shè)計,高速信號的傳輸已成為不可避免的需求。高速信號傳輸?shù)某晒εc否,直接影響整個電子系統(tǒng)的性能和穩(wěn)定性。因此,PCB設(shè)計
    的頭像 發(fā)表于 05-08 09:48 ?2370次閱讀

    高速PCB設(shè)計,多個信號層的敷銅在接地和接電源上應(yīng)如何分配?

    高速PCB設(shè)計,信號層的空白區(qū)域可以敷銅,而多個信號層的敷銅在接地和接電源上應(yīng)如何分配? 在高速PC
    的頭像 發(fā)表于 11-24 14:38 ?1519次閱讀