一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種Dialog針對寬帶通信ASIC的ADC

Aztr_Dialog_Sem ? 來源:Dialog半導(dǎo)體公司 ? 作者:Dialog半導(dǎo)體公司 ? 2020-09-27 11:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

無線系統(tǒng)基礎(chǔ)設(shè)施和無線設(shè)備的數(shù)量繼續(xù)逐年增長。我們無論何時(shí)何地對按需隨選數(shù)據(jù)和信息的渴望持續(xù)對系統(tǒng)帶來挑戰(zhàn)。5G正在迅速發(fā)展,計(jì)劃用于實(shí)現(xiàn)5G的衛(wèi)星數(shù)量也在增加。

為了向最終用戶提供更快的訪問速度、有保證的連接、和更長的電池續(xù)航能力,RF通信系統(tǒng)的開發(fā)變得越來越復(fù)雜。

盡管對這些通信系統(tǒng)提出了新的要求,但在頂層,這種系統(tǒng)并沒有隨著時(shí)間的推移而改變太多。系統(tǒng)中有一個(gè)天線將無線電波與收發(fā)器RF芯片連接。在接收路徑中,信號經(jīng)過濾波和放大,以將所需的RF信號與天線拾取的其他信號分離,然后將信號下變頻為基帶頻率。上變頻后,發(fā)射器路徑中的信號也被濾波和放大以驅(qū)動(dòng)天線。通常,基帶芯片中的數(shù)據(jù)轉(zhuǎn)換器充當(dāng)RF芯片中模擬信號與數(shù)字?jǐn)?shù)據(jù)處理之間的接口。

圖1:RF通信收發(fā)器

在考慮寬帶通信時(shí),ADC需要具備每秒千兆采樣速率(GSps)。逐次逼近寄存器(SAR)ADC和SAR輔助pipeline ADC等架構(gòu)通常無法達(dá)到這樣的速率。但是,通過將SAR輔助pipeline ADC內(nèi)核與分時(shí)交替采樣架構(gòu)相結(jié)合,可以將采樣率擴(kuò)展到GSps,同時(shí)還能實(shí)現(xiàn)穩(wěn)健、低功耗且高效的解決方案。

分時(shí)交替采樣ADC,采樣頻率為Fs,通過M個(gè)sub-ADC內(nèi)核實(shí)現(xiàn),每個(gè)sub-ADC內(nèi)核以Fs/M按順序交替采樣。每個(gè)sub-ADC均以低M倍的頻率工作,從而緩解了設(shè)計(jì)要求,并更容易實(shí)現(xiàn)高頻。不過,每個(gè)sub-ADC必須匹配良好且采樣時(shí)間沒有延遲,這比較難實(shí)現(xiàn)。有很多錯(cuò)誤源,都可能導(dǎo)致整體動(dòng)態(tài)性能下降。因此,校準(zhǔn)被用來消除這些錯(cuò)誤,并提高性能。

當(dāng)使用分時(shí)交替采樣ADC轉(zhuǎn)換寬帶信號時(shí),只有通過經(jīng)優(yōu)化且穩(wěn)健的校準(zhǔn),才能實(shí)現(xiàn)準(zhǔn)確而有效的轉(zhuǎn)換。性能、成本和功耗都取決于此校準(zhǔn)的質(zhì)量。

Dialog的設(shè)計(jì)工程師在寬帶通信領(lǐng)域開發(fā)了許多定制ASIC。第一個(gè)是針對固定無線接入(FWA)應(yīng)用的ASIC。FWA通過無線電鏈路而不是傳統(tǒng)的光纖或銅線,在固定位置之間提供寬帶通信。該ASIC提供了基帶接口IC功能,將RF收發(fā)器IC和基帶處理器IC連接起來。它包括正交電流導(dǎo)引型數(shù)模轉(zhuǎn)換器DAC)和正交SAR輔助pipeline ADC。這種ADC架構(gòu)可以最大限度降低系統(tǒng)復(fù)雜性和成本。

第二個(gè)ASIC是針對G.Fast通信的。G.Fast是一種超快速寬帶技術(shù),在使用現(xiàn)有銅纜基礎(chǔ)設(shè)施情況下,下載速度可以超過100Mb/s。我們?yōu)榇藨?yīng)用開發(fā)的ASIC解決方案,是一個(gè)由數(shù)個(gè)元件組成的模擬前端(AFE)。其功能的核心是分時(shí)交替采樣ADC和電流導(dǎo)引型DAC。數(shù)據(jù)轉(zhuǎn)換器以424MSps的速率對信號進(jìn)行采樣,性能為52dB MTPR(多音功率比)。

無論使用哪種介質(zhì)來提供無線或有線寬帶,目標(biāo)都是增加覆蓋范圍和容量,而實(shí)現(xiàn)這些目標(biāo)需要具有更高采樣率的數(shù)據(jù)轉(zhuǎn)換器。分時(shí)交替采樣ADC和SAR輔助pipeline ADC提供滿足這些要求所需的數(shù)據(jù)速率。隨著未來5G要求數(shù)據(jù)速率高于1Gb/s,Dialog將繼續(xù)走在技術(shù)最前沿,開發(fā)優(yōu)異的數(shù)據(jù)轉(zhuǎn)換器,以支持您的設(shè)計(jì),或由我們集成到定制ASIC中。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 天線
    +關(guān)注

    關(guān)注

    71

    文章

    3282

    瀏覽量

    142354
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6709

    瀏覽量

    549230
  • dialog
    +關(guān)注

    關(guān)注

    13

    文章

    274

    瀏覽量

    93492

原文標(biāo)題:Dialog針對寬帶通信ASIC的ADC

文章出處:【微信號:Dialog_Semiconductor,微信公眾號:Dialog半導(dǎo)體公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    一種寬帶雙圓極化印刷單極子天線

    電子發(fā)燒友網(wǎng)站提供《一種寬帶雙圓極化印刷單極子天線.pdf》資料免費(fèi)下載
    發(fā)表于 05-28 14:09 ?0次下載

    一種新型寬帶鞭狀套筒天線

    電子發(fā)燒友網(wǎng)站提供《一種新型寬帶鞭狀套筒天線.pdf》資料免費(fèi)下載
    發(fā)表于 05-28 14:05 ?0次下載

    AD9861混合信號前端基帶收發(fā)器,適合寬帶應(yīng)用技術(shù)手冊

    AD9861是面向通信市場的集成轉(zhuǎn)換器MxFE系列產(chǎn)品之。它集成雙通道10位模數(shù)轉(zhuǎn)換器(ADC)和雙通道10位數(shù)模轉(zhuǎn)換器(TxDAC?)??商峁?50和-80兩速度等級。-50等級
    的頭像 發(fā)表于 04-28 17:22 ?329次閱讀
    AD9861混合信號前端基帶收發(fā)器,適合<b class='flag-5'>寬帶</b>應(yīng)用技術(shù)手冊

    信號基站、寬帶通信的 “最佳拍檔”#芯片 #國產(chǎn)芯片 #半導(dǎo)體

    寬帶通信
    芯佰微電子
    發(fā)布于 :2025年02月10日 10:10:57

    JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?

    請問各位大俠:JESD204B專用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    常見ADC的特性和應(yīng)用

    模擬-數(shù)字轉(zhuǎn)換器(ADC)在現(xiàn)代電子系統(tǒng)中扮演著至關(guān)重要的角色,它們負(fù)責(zé)將連續(xù)的模擬信號轉(zhuǎn)換為離散的數(shù)字信號。這轉(zhuǎn)換過程對于信號處理、通信、控制等多個(gè)領(lǐng)域都至關(guān)重要。本文將深入探討四
    的頭像 發(fā)表于 02-02 13:52 ?1658次閱讀

    CPLD 與 ASIC 的比較

    在數(shù)字電子領(lǐng)域,CPLD和ASIC是兩廣泛使用的集成電路技術(shù)。它們各自有著獨(dú)特的優(yōu)勢和局限性,適用于不同的應(yīng)用場景。 1. 定義與基本原理 1.1 CPLD(復(fù)雜可編程邏輯器件) CPLD是一種
    的頭像 發(fā)表于 01-23 10:04 ?714次閱讀

    Verilog 與 ASIC 設(shè)計(jì)的關(guān)系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設(shè)計(jì)的關(guān)系 Verilog作為一種硬件描述語言(HDL),在ASIC設(shè)計(jì)中扮演著至關(guān)重要的角色。ASIC(Application Specific Integr
    的頭像 發(fā)表于 12-17 09:52 ?1042次閱讀

    ASIC集成電路如何提高系統(tǒng)效率

    在現(xiàn)代電子系統(tǒng)中,效率和性能是衡量個(gè)系統(tǒng)優(yōu)劣的關(guān)鍵指標(biāo)。隨著技術(shù)的發(fā)展,ASIC集成電路因其高度定制化和優(yōu)化的特性,在提高系統(tǒng)效率方面發(fā)揮著越來越重要的作用。 ASIC的定義和特點(diǎn) ASIC
    的頭像 發(fā)表于 11-20 15:57 ?946次閱讀

    ASIC集成電路與通用芯片的比較

    )是指應(yīng)用特定集成電路,是一種專門為某種特定應(yīng)用而設(shè)計(jì)的集成電路。它通常具有較高的性能和較低的功耗,可以滿足高性能計(jì)算、網(wǎng)絡(luò)通信、圖像處理、音視頻編解碼等領(lǐng)域的需求。 通用芯片 :通用芯片則是一種通用的集成電路,如CPU、GPU
    的頭像 發(fā)表于 11-20 15:56 ?2026次閱讀

    ASIC集成電路在物聯(lián)網(wǎng)中的應(yīng)用

    物聯(lián)網(wǎng),簡而言之,就是通過互聯(lián)網(wǎng)將各種物品連接起來,實(shí)現(xiàn)智能化管理和控制。它涉及到傳感器、網(wǎng)絡(luò)通信、數(shù)據(jù)處理等多個(gè)領(lǐng)域,旨在提高效率、降低成本,并為用戶帶來更好的體驗(yàn)。 2. ASIC集成電路的定義與特點(diǎn) ASIC
    的頭像 發(fā)表于 11-20 15:53 ?1272次閱讀

    ASIC集成電路應(yīng)用領(lǐng)域 ASIC集成電路的優(yōu)缺點(diǎn)分析

    隨著電子技術(shù)的發(fā)展,集成電路(IC)在各個(gè)領(lǐng)域扮演著越來越重要的角色。ASIC集成電路作為其中一種特殊類型的集成電路,因其高度定制化的特點(diǎn),在特定應(yīng)用中展現(xiàn)出獨(dú)特的優(yōu)勢。 、ASIC
    的頭像 發(fā)表于 11-20 15:04 ?3888次閱讀

    寬帶放大器的技術(shù)原理和應(yīng)用場景

    寬帶放大器,又稱寬頻放大器,是一種用于放大具有寬帶特性的信號的放大器。以下是對其技術(shù)原理及應(yīng)用場景的詳細(xì)闡述:、技術(shù)原理寬帶放大器的主要目
    發(fā)表于 11-13 14:35

    FPGA和ASIC在大模型推理加速中的應(yīng)用

    隨著現(xiàn)在AI的快速發(fā)展,使用FPGA和ASIC進(jìn)行推理加速的研究也越來越多,從目前的市場來說,有些公司已經(jīng)有了專門做推理的ASIC,像Groq的LPU,專門針對大語言模型的推理做了優(yōu)化,因此相比GPU這種通過計(jì)算平臺,功耗更低、
    的頭像 發(fā)表于 10-29 14:12 ?2029次閱讀
    FPGA和<b class='flag-5'>ASIC</b>在大模型推理加速中的應(yīng)用

    一種分立電荷泵的設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《一種分立電荷泵的設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 10-11 10:53 ?1次下載
    <b class='flag-5'>一種</b>分立電荷泵的設(shè)計(jì)