一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

亞馬遜在秋季活動(dòng)中宣布了AZ1 Neural Edge處理器

倩倩 ? 來(lái)源:新經(jīng)網(wǎng) ? 2020-09-27 17:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

亞馬遜在秋季活動(dòng)中宣布了AZ1 Neural Edge處理器。由于有了這種硅單元,Alexa對(duì)用戶(hù)查詢(xún)和命令的響應(yīng)將以每次響應(yīng)數(shù)百毫秒的速度提高。

該公司正在與聯(lián)發(fā)科合作實(shí)施該硬件部門(mén)。因此,在新產(chǎn)品中,可以在設(shè)備中使用神經(jīng)語(yǔ)音識(shí)別功能。亞馬遜新推出的產(chǎn)品(例如新的Echo智能揚(yáng)聲器,Echo Dot,帶時(shí)鐘的Echo Dot,Echo Dot Kids Edition和Echo Show 10智能顯示器)都包含此處理器。亞馬遜表示,這些產(chǎn)品還包括這種處理能力所需的高端設(shè)備內(nèi)存。將來(lái)會(huì)在更多Echo系列中找到AZ1。

亞馬遜不帶AZ1的現(xiàn)有產(chǎn)品會(huì)將語(yǔ)音及其相應(yīng)的交互功能發(fā)送到云(即遠(yuǎn)程服務(wù)器),在處理后,答案會(huì)返回。相比之下,在具有AZ1的新產(chǎn)品中,音頻將在設(shè)備上處理,這將縮短對(duì)用戶(hù)的響應(yīng)時(shí)間。盡管這些設(shè)備如何處理您的語(yǔ)音以及如何顯示您的語(yǔ)音歷史記錄,但Alexa應(yīng)用程序保持不變。

亞馬遜與聯(lián)發(fā)科技之間的這種合作讓我想到了微軟與高通針對(duì)Surface Pro X進(jìn)行的以SQ1處理器為重點(diǎn)的合作。實(shí)際上,AZ1看起來(lái)更像Google在Pixel 4中使用的Neural Core處理器。處理器使設(shè)備能夠理解英語(yǔ)口語(yǔ),并且無(wú)需連接到互聯(lián)網(wǎng)就可以將錄音轉(zhuǎn)換成文本。

亞馬遜沒(méi)有提供任何信息,表明可以在不連接互聯(lián)網(wǎng)的情況下使用Echo設(shè)備。但是,在設(shè)備上而不是在云中執(zhí)行更多操作將改善用戶(hù)體驗(yàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19896

    瀏覽量

    235299
  • 亞馬遜
    +關(guān)注

    關(guān)注

    8

    文章

    2696

    瀏覽量

    84684
  • Alexa
    +關(guān)注

    關(guān)注

    2

    文章

    197

    瀏覽量

    23801
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AWS Graviton4處理器上運(yùn)行大語(yǔ)言模型的性能評(píng)估

    亞馬遜云科技 (AWS) 新一代基于 Arm 架構(gòu)的定制 CPU —— AWS Graviton4 處理器已于 2024 年 7 月正式上線(xiàn)。這款先進(jìn)的處理器基于 64 位 Arm 指令集架構(gòu)的 Arm Neoverse V2
    的頭像 發(fā)表于 02-24 10:28 ?618次閱讀
    <b class='flag-5'>在</b>AWS Graviton4<b class='flag-5'>處理器</b>上運(yùn)行大語(yǔ)言模型的性能評(píng)估

    量子處理器的作用_量子處理器的優(yōu)缺點(diǎn)

    量子處理器(QPU),又稱(chēng)量子級(jí)計(jì)算機(jī)處理器,是量子計(jì)算機(jī)的核心部件,其作用主要體現(xiàn)在以下幾個(gè)方面:   一、高速計(jì)算與處理能力   量子
    的頭像 發(fā)表于 01-27 13:44 ?909次閱讀

    EE-271: 高速緩沖存儲(chǔ)Blackfin處理器的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《EE-271: 高速緩沖存儲(chǔ)Blackfin處理器的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 01-07 14:18 ?0次下載
    EE-271: 高速緩沖存儲(chǔ)<b class='flag-5'>器</b><b class='flag-5'>在</b>Blackfin<b class='flag-5'>處理器</b><b class='flag-5'>中</b>的應(yīng)用

    NPU深度學(xué)習(xí)的應(yīng)用

    設(shè)計(jì)的硬件加速,它在深度學(xué)習(xí)的應(yīng)用日益廣泛。 1. NPU的基本概念 NPU是一種專(zhuān)門(mén)針對(duì)深度學(xué)習(xí)算法優(yōu)化的處理器,它與傳統(tǒng)的CPU和GPU有所不同。NPU通常具有高度并行的
    的頭像 發(fā)表于 11-14 15:17 ?1922次閱讀

    光耦知識(shí)分享 | 探討光耦處理器及相關(guān)電路創(chuàng)新應(yīng)用與實(shí)踐

    設(shè)備、工業(yè)控制系統(tǒng)等。光耦處理器及相關(guān)電路的應(yīng)用主要是用于信號(hào)電平轉(zhuǎn)換、電氣隔離和故障保護(hù)。以下是光耦處理器
    的頭像 發(fā)表于 11-05 09:00 ?569次閱讀
    光耦知識(shí)分享 | 探討光耦<b class='flag-5'>在</b>微<b class='flag-5'>處理器</b>及相關(guān)電路<b class='flag-5'>中</b>創(chuàng)新應(yīng)用與實(shí)踐

    對(duì)稱(chēng)多處理器系統(tǒng)的進(jìn)程分配包括

    現(xiàn)代計(jì)算機(jī)系統(tǒng),對(duì)稱(chēng)多處理器(SMP)架構(gòu)已經(jīng)成為主流。這種架構(gòu)允許多個(gè)處理器共享相同的內(nèi)存地址空間和系統(tǒng)資源,從而提高了系統(tǒng)的處理能力
    的頭像 發(fā)表于 10-10 16:34 ?662次閱讀

    對(duì)稱(chēng)多處理器和非對(duì)稱(chēng)多處理器的區(qū)別

    隨著計(jì)算需求的日益增長(zhǎng),單處理器系統(tǒng)已經(jīng)無(wú)法滿(mǎn)足高性能計(jì)算的需求。多處理器系統(tǒng)應(yīng)運(yùn)而生,它們通過(guò)將多個(gè)處理器集成到一個(gè)系統(tǒng)來(lái)提高計(jì)算能力。
    的頭像 發(fā)表于 10-10 15:58 ?2197次閱讀

    處理器指令的獲取過(guò)程

    處理器指令的獲取是計(jì)算機(jī)執(zhí)行程序過(guò)程的關(guān)鍵環(huán)節(jié),它決定處理器如何對(duì)數(shù)據(jù)和指令進(jìn)行處理。以下將詳細(xì)闡述微
    的頭像 發(fā)表于 10-05 15:16 ?1005次閱讀

    處理器寄存的作用

    處理器的寄存是計(jì)算機(jī)體系結(jié)構(gòu)的核心組成部分,它們扮演著至關(guān)重要的角色。寄存是一種高速的存儲(chǔ)單元,用于暫時(shí)存儲(chǔ)數(shù)據(jù)、指令和地址等信息
    的頭像 發(fā)表于 10-05 15:07 ?1287次閱讀

    盛顯科技:拼接處理器上配置混合矩陣的步驟是什么?

    相信大家都知道,拼接處理器上配置混合矩陣,主要涉及到將混合矩陣的輸出與拼接處理器的輸入相連接,并通過(guò)拼接處理器的軟件或界面進(jìn)行配置,以實(shí)現(xiàn)多屏顯示和視頻信號(hào)的靈活
    的頭像 發(fā)表于 09-26 18:09 ?627次閱讀

    TDA4 Edge AI處理器的性能和效率基準(zhǔn)測(cè)試

    電子發(fā)燒友網(wǎng)站提供《TDA4 Edge AI處理器的性能和效率基準(zhǔn)測(cè)試.pdf》資料免費(fèi)下載
    發(fā)表于 09-11 09:21 ?0次下載
    TDA4 <b class='flag-5'>Edge</b> AI<b class='flag-5'>處理器</b>的性能和效率基準(zhǔn)測(cè)試

    ARM處理器和CISC處理器的區(qū)別

    ARM處理器和CISC(復(fù)雜指令集計(jì)算機(jī))處理器多個(gè)方面存在顯著的區(qū)別。這些區(qū)別主要體現(xiàn)在架構(gòu)原理、性能與功耗、設(shè)計(jì)目標(biāo)、應(yīng)用領(lǐng)域以及市場(chǎng)生態(tài)等方面。
    的頭像 發(fā)表于 09-10 11:10 ?976次閱讀

    處理器人工智能方面的應(yīng)用

    處理器人工智能(AI)方面的應(yīng)用日益廣泛且深入,成為了推動(dòng)AI技術(shù)發(fā)展的重要力量。本文將從微處理器AI的核心作用、具體應(yīng)用案例、技術(shù)
    的頭像 發(fā)表于 08-22 14:21 ?1601次閱讀

    影響微處理器性能的因素

    影響微處理器性能的因素是多方面的,這些因素共同決定處理器處理數(shù)據(jù)、執(zhí)行指令以及協(xié)調(diào)系統(tǒng)各部件工作時(shí)的效率和能力。
    的頭像 發(fā)表于 08-22 12:31 ?2098次閱讀

    國(guó)產(chǎn)新型AI PC處理器亮相上海

    處理器
    北京中科同志科技股份有限公司
    發(fā)布于 :2024年08月01日 09:21:01