一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

10個(gè)和高速PCB設(shè)計(jì)相關(guān)的重要知識(shí)分享

Torex產(chǎn)品資訊 ? 來源:搜狐網(wǎng) ? 作者:10個(gè)和高速PCB設(shè)計(jì) ? 2020-10-23 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高速PCB設(shè)計(jì)的學(xué)習(xí)中,有很多的知識(shí)點(diǎn)需要大家去了解和掌握,比如常見的信號(hào)完整性、反射、串?dāng)_、電源噪聲、濾波等。本文就和大家分享10個(gè)和高速PCB設(shè)計(jì)相關(guān)的重要知識(shí),希望對(duì)大家的學(xué)習(xí)有所幫助。

信號(hào)完整性

信號(hào)完整性(英語:Signal integrity,SI)是指信號(hào)在傳輸路徑上的質(zhì)量,傳輸路徑可以是普通的金屬線,可以是光學(xué)器件,也可以是其他媒質(zhì)。

在短距離、低比特率的情況里,一個(gè)簡(jiǎn)單的導(dǎo)體可以忠實(shí)地傳輸信號(hào)。

而長(zhǎng)距離、高比特率的信號(hào)如果通過幾種不同的導(dǎo)體,多種效應(yīng)可以降低信號(hào)的可信度,這樣系統(tǒng)或設(shè)備不能正常工作。

隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號(hào)完整性已經(jīng)成為高速數(shù)字PCB設(shè)計(jì)必須關(guān)心的問題之一。

元器件和PCB板的參數(shù)、元器件在PCB板上的布局、高速信號(hào)的布線等因素,都會(huì)引起信號(hào)完整性問題,導(dǎo)致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。

信號(hào)完整性需要考慮的問題主要有振鈴(ringing)、串?dāng)_(crosstalk)、接地反彈、扭曲(skew)、信號(hào)損失和電源供應(yīng)中的噪音。

反射

反射就是在傳輸線上的回波。信號(hào)功率(電壓和電流)的一部分傳輸?shù)骄€上并達(dá)到負(fù)載處,但是有一部分被反射了。

如果源端與負(fù)載端具有相同的阻抗,反射就不會(huì)發(fā)生了。源端與負(fù)載端阻抗不匹配會(huì)引起線上反射,負(fù)載將一部分電壓反射回源端。

如果負(fù)載阻抗小于源阻抗,反射電壓為負(fù),反之,如果負(fù)載阻抗大于源阻抗,反射電壓為正。

布線的幾何形狀、不正確的線端接、經(jīng)過連接器的傳輸及電源平面的不連續(xù)等因素的變化均會(huì)導(dǎo)致此類反射。

串?dāng)_

串?dāng)_是兩條信號(hào)線之間的耦合,信號(hào)線之間的互感和互容引起線上的噪聲。

容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB 板層的參數(shù)、信號(hào)線間距、驅(qū)動(dòng)端和接收端的電氣特性及線端接方式對(duì)串?dāng)_都有一定的影響。

特性阻抗

先來澄清幾個(gè)概念,我們經(jīng)常會(huì)看到阻抗、特性阻抗、瞬時(shí)阻抗,嚴(yán)格來講,他們是有區(qū)別的,但是萬變不離其宗,它們?nèi)匀皇亲杩沟幕径x:

將傳輸線始端的輸入阻抗簡(jiǎn)稱為阻抗;

將信號(hào)隨時(shí)遇到的及時(shí)阻抗稱為瞬時(shí)阻抗;

如果傳輸線具有恒定不變的瞬時(shí)阻抗,就稱之為傳輸線的特性阻抗。

特性阻抗描述了信號(hào)沿傳輸線傳播時(shí)所受到的瞬態(tài)阻抗,這是影響傳輸線電路中信號(hào)完整性的一個(gè)主要因素。

如果沒有特殊說明,一般用特性阻抗來統(tǒng)稱傳輸線阻抗。

PS:對(duì)于高速PCB設(shè)計(jì)而言,我們的目標(biāo)是信號(hào)在傳輸過程中盡量保持阻抗穩(wěn)定,而這必須保持傳輸線特性阻抗的穩(wěn)定。

電源完整性

電源完整性(Power integrity)簡(jiǎn)稱PI,是確認(rèn)電源來源及目的端的電壓及電流是否符合需求。

電源完整性在現(xiàn)今的電子產(chǎn)品中相當(dāng)重要。有幾個(gè)有關(guān)電源完整性的層面:芯片層面、芯片封裝層面、電路板層面及系統(tǒng)層面。

其中,在電路板層面的電源完整性要達(dá)到以下三個(gè)需求:

使芯片引腳的電壓漣波比規(guī)格要小一些(例如電壓和1V之間的誤差小于+/-50 mV)

控制接地反彈(也稱為同步切換噪聲SSN、同步切換輸出SSO)

降低電磁干擾(EMI)并且維持電磁兼容性(EMC):電源分布網(wǎng)絡(luò)(PDN)是電路板上最大型的導(dǎo)體,因此也是最容易發(fā)射及接收噪聲的天線。

電源噪聲

電源噪聲是電磁干擾的一種,其傳導(dǎo)噪聲的頻譜大致為10kHz~30MHz,最高可達(dá)150MHz。

電源噪聲,特別是瞬態(tài)噪聲干擾,其上升速度快、持續(xù)時(shí)間短、電壓振幅度高、隨機(jī)性強(qiáng),對(duì)微機(jī)數(shù)字電路易產(chǎn)生嚴(yán)重干擾。

在高頻電路中,電源所帶有的噪聲對(duì)高頻信號(hào)影響尤為明顯。因此,首先要求電源是低噪聲的。在這里,干凈的地和干凈的電源同樣重要。

濾波

濾波(Wave filtering)是將信號(hào)中特定波段頻率濾除的操作,是抑制和防止干擾的一項(xiàng)重要措施,濾波分為經(jīng)典濾波和現(xiàn)代濾波。

并行總線

總線是兩個(gè)或兩個(gè)以上設(shè)備通訊的共享物理通路,是信號(hào)線的集合,是多個(gè)部件間的公共連線,用于在各個(gè)部件間傳輸信息。

接照工作模式不同,總線可以分為兩種類型:一種是并行總線,一種是串行總線。

并行總線:同一時(shí)刻可以傳輸多位數(shù)據(jù),好比是一條允許多輛車并排開的寬敞道路,而且它還有雙向單向之分。

串行總線

串行總線:在同一時(shí)刻只能傳輸一個(gè)數(shù)據(jù),好比只容許一輛車行走的狹窄道路,數(shù)據(jù)必須一個(gè)接一個(gè)傳輸、看起來仿佛一個(gè)長(zhǎng)長(zhǎng)的數(shù)據(jù)串,故稱為“串行”。

拓?fù)浣Y(jié)構(gòu)

拓?fù)浣Y(jié)構(gòu)是指網(wǎng)絡(luò)中各個(gè)站點(diǎn)相互連接的形式,PCB設(shè)計(jì)中的拓?fù)?,指的是芯片之間的連接關(guān)系。

常用的拓?fù)浣Y(jié)構(gòu)包括點(diǎn)對(duì)點(diǎn)、菊花鏈、遠(yuǎn)端簇型、星型等。

責(zé)任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 高速PCB設(shè)計(jì)

    關(guān)注

    2

    文章

    50

    瀏覽量

    15431
  • 高速PCB
    +關(guān)注

    關(guān)注

    4

    文章

    102

    瀏覽量

    25368

原文標(biāo)題:學(xué)習(xí)高速PCB設(shè)計(jì),掌握這10個(gè)知識(shí)點(diǎn)很重要!

文章出處:【微信號(hào):gh_454737165c13,微信公眾號(hào):Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    關(guān)于高速PCB設(shè)計(jì)的串?dāng)_知識(shí)

    高速PCB設(shè)計(jì)的學(xué)習(xí)過程中,串?dāng)_是一個(gè)需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號(hào)線,控制線,和I/O口走線上,串?dāng)_會(huì)使電路或者元件出現(xiàn)功能不正常的現(xiàn)象。
    的頭像 發(fā)表于 08-22 10:45 ?3907次閱讀
    關(guān)于<b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>的串?dāng)_<b class='flag-5'>知識(shí)</b>

    關(guān)于高速PCB設(shè)計(jì)的串?dāng)_知識(shí)

    高速PCB設(shè)計(jì)的學(xué)習(xí)過程中,串?dāng)_是一個(gè)需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號(hào)線,控制線,和I/O口走線上,串?dāng)_會(huì)使電路或者元件出現(xiàn)功能不正常的現(xiàn)象。
    的頭像 發(fā)表于 08-29 09:38 ?2290次閱讀
    關(guān)于<b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>的串?dāng)_<b class='flag-5'>知識(shí)</b>

    高速PCB設(shè)計(jì)中有關(guān)阻抗的一些知識(shí)

    相信大家在接觸高速PCB設(shè)計(jì)的時(shí)候都會(huì)了解到阻抗的一個(gè)概念,那么我們?cè)?b class='flag-5'>高速PCB設(shè)計(jì)是為什么需要控阻抗呢,哪些信號(hào)需要控阻抗以及不控阻抗對(duì)我
    發(fā)表于 10-18 09:09 ?4565次閱讀

    高速PCB設(shè)計(jì)之一 何為高速PCB設(shè)計(jì)

    重要一環(huán)。那么,我們首先來談一談,什么是高速?何為高速PCB設(shè)計(jì)? 關(guān)于高速PCB設(shè)計(jì),各種文
    發(fā)表于 10-21 09:41

    pcb設(shè)計(jì)教程 (收藏多年的經(jīng)典知識(shí))

    pcb設(shè)計(jì)教程內(nèi)容有:高速PCB設(shè)計(jì)指南之一 高速PCB設(shè)計(jì)指南之二 PCB Layout指南(
    發(fā)表于 01-18 13:08 ?0次下載

    電容在高速PCB設(shè)計(jì)中的應(yīng)用

    電容在高速PCB設(shè)計(jì)中的應(yīng)用:探討高速PCB設(shè)計(jì)電容的應(yīng)用。電容是電路板上不可缺少的一個(gè)部分,并且起到了至關(guān)
    發(fā)表于 08-16 13:11 ?0次下載

    PCB設(shè)計(jì)與技巧知識(shí)

    PCB設(shè)計(jì)與技巧知識(shí)
    發(fā)表于 11-19 17:28 ?81次下載

    PCB設(shè)計(jì)基礎(chǔ)教程手冊(cè)

    PCB設(shè)計(jì)基礎(chǔ)教程 此教程包括: 高速PCB設(shè)計(jì)指南之一 高速PCB設(shè)計(jì)指南之二 PCB L
    發(fā)表于 03-15 14:22 ?0次下載

    高速PCB設(shè)計(jì)入門知識(shí)問答集

    高速PCB設(shè)計(jì)入門知識(shí)問答集 要做高速PCB設(shè)計(jì),首先必須明白下面的一些基本概念,這是基礎(chǔ)。1、什
    發(fā)表于 07-17 14:00 ?1066次閱讀

    PCB設(shè)計(jì)重要經(jīng)驗(yàn)

    PCB設(shè)計(jì)重要經(jīng)驗(yàn)包含66個(gè)PCB設(shè)計(jì)中的問題及其解決方案。
    發(fā)表于 10-12 16:02 ?0次下載

    高速PCB設(shè)計(jì)誤區(qū)與對(duì)策

    理論研究和實(shí)踐都表明,對(duì)高速電子系統(tǒng)而言,成功的PCB設(shè)計(jì)是解決系統(tǒng)EMC問題的重要措施之一.為了滿足EMC標(biāo)準(zhǔn)的要求,高速PCB設(shè)計(jì)正面臨
    發(fā)表于 11-23 10:25 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>誤區(qū)與對(duì)策

    高速PCB設(shè)計(jì)的6個(gè)關(guān)鍵要素

    在北京舉行的Mentor 2012中國(guó)PCB設(shè)計(jì)技術(shù)研討會(huì)上,該公司業(yè)務(wù)開發(fā)經(jīng)理David Wiens分析闡述了高速PCB設(shè)計(jì)的6個(gè)關(guān)鍵要素:流程并行化、虛擬原型設(shè)計(jì)、DFM、復(fù)雜度管
    發(fā)表于 07-02 11:30 ?1084次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>的6<b class='flag-5'>個(gè)</b>關(guān)鍵要素

    高速PCB設(shè)計(jì)電容的應(yīng)用

    高速PCB設(shè)計(jì)電容的應(yīng)用
    發(fā)表于 01-28 21:32 ?0次下載

    分享3個(gè)PCB設(shè)計(jì)相關(guān)的疑難問答

    作為PCB設(shè)計(jì)人,無論是在學(xué)習(xí)還是工作中,我們總會(huì)遇到各種各樣的疑問。有疑問當(dāng)然要解答!本文和大家分享3個(gè)PCB設(shè)計(jì)相關(guān)的疑難問答,希望對(duì)大家的學(xué)習(xí)和工作有所幫助。
    的頭像 發(fā)表于 02-10 15:46 ?1277次閱讀

    pcb高速信號(hào)知識(shí)科普

    PCB高速信號(hào)在當(dāng)今的一個(gè)pcb設(shè)計(jì)中顯然已成為主流,一名優(yōu)秀的PCB工程師,除了在實(shí)戰(zhàn)項(xiàng)目慢慢積累設(shè)計(jì)
    的頭像 發(fā)表于 09-15 10:19 ?1707次閱讀