一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA與DSP的關(guān)系

電子工程師 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2020-10-25 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

常所說的單片機(jī)側(cè)重于控制,不支持信號處理,屬于低端嵌入式處理器,arm可以看做是低端單片機(jī)升級版,支持操作系統(tǒng)管理,更多接口如網(wǎng)卡,處理能力更強(qiáng);fpga是可編程邏輯器件,側(cè)重時序,可構(gòu)建從小型到大型的幾乎所有數(shù)字電路系統(tǒng),dsp主要完成復(fù)雜的數(shù)字信號處理,如fft,通常一個復(fù)雜系統(tǒng)可以由單片機(jī)、arm、fpga、dsp中的一種或幾種構(gòu)成,各有優(yōu)勢和不足。

dsp通常用于運(yùn)算密集型,fpga用于控制密集型,許多人都用dsp高算法,用fpga作外圍控制電路。

去年xilinx在北京介紹FPGA和DSP融合的時候,大有席卷DSP和FPGA市場之勢。但后來在實際中發(fā)現(xiàn)其阻力也是不小的,關(guān)鍵是很難搭配FPGA和DSP的比重。我們知道FPGA擅長各種控制(也包括適時性非常高的信號處理如移動通信中基帶濾波,該濾波用C5000,C6000很難勝任,除非多芯片并行),DSP擅長各種信號處理運(yùn)算,但在一個系統(tǒng)中究竟有多大的控制電路,有多少密集運(yùn)算?變數(shù)是很大的,我們不可能用一個芯片解決這個問題。對于運(yùn)算密集性系統(tǒng),我們?nèi)绻褂眠@種芯片的話很有可能還要其他DSP,那么我們需要了解多種DSP編程和接口設(shè)計,這是否與我們的初衷背道而馳呢?

上面都是一些基本概念的介紹,下面我就來通俗介紹一下,在DSP里,你是一個軟件設(shè)計者,硬件已經(jīng)完全固化,你所要做的,就是在這個固定的硬件平臺實現(xiàn)其功能的最優(yōu)化,一般TI的DSP涉及最多的是一些基本的BIOS操作系統(tǒng)之間的任務(wù)調(diào)度,以及算法改進(jìn)與優(yōu)化等待,DSP的關(guān)鍵優(yōu)勢包括其對于新型及復(fù)雜算法時的更短的開發(fā)時間,以及能夠運(yùn)行多種算法的靈活性。

而對于FPGA來說,你是一個硬件設(shè)計者,F(xiàn)PGA就是一張白紙,上面寫什么,畫什么都取決于你。同樣一片F(xiàn)PGA,菜鳥和高手實現(xiàn)的功能會是天壤之別,F(xiàn)PGA的最大優(yōu)勢在于硬件實現(xiàn)以及通過并行處理實現(xiàn)的效率增益。使用FPGA,您大多的時間并非進(jìn)行算法設(shè)計與優(yōu)化,而是邏輯設(shè)計與時序約束等等。

FPGA與DSP關(guān)系:

1、DSP側(cè)重于核心算法處理,F(xiàn)PGA側(cè)重于外圍控制處理。

2、DSP內(nèi)是用C語言編寫,語言執(zhí)行是串行處理,效率比較低。

FPGA側(cè)重于并行處理,效率較高;還有交合邏輯(外圍接口、通訊等);

FPGA發(fā)展領(lǐng)域:

使用領(lǐng)域:電子設(shè)計、通訊、汽車、軍工

不適合:消費(fèi)類產(chǎn)品(手機(jī))—FPGA功耗高;

FPGA技術(shù)難點:

1、需要專門的硬件語言來開發(fā)。

2、FPGA靈活性比較高,設(shè)計是由工程師來決定,需要測試驗證。

原文標(biāo)題:FPGA與DSP關(guān)系是什么

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19884

    瀏覽量

    235019
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8155

    瀏覽量

    357283
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22036

    瀏覽量

    618106
  • 信號處理
    +關(guān)注

    關(guān)注

    48

    文章

    1056

    瀏覽量

    104086

原文標(biāo)題:FPGA與DSP關(guān)系是什么

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    中科億海微SoM模組——FPGA+DSP核心板

    FPGA+DSP核心板是基于中科億海微EQ6HL130型FPGA芯片搭配國產(chǎn)DSP開發(fā)的高性能核心板卡。對外接口采取郵票孔連接方式,可以極大提高信號傳輸質(zhì)量和焊接后的機(jī)械強(qiáng)度。核心板卡的系統(tǒng)框圖如下
    的頭像 發(fā)表于 06-20 14:12 ?356次閱讀
    中科億海微SoM模組——<b class='flag-5'>FPGA+DSP</b>核心板

    FPGA從0到1學(xué)習(xí)資料集錦

    ,RAM 也往往容量非常小?,F(xiàn)在的 FPGA 不 僅包含以前的 LE,RAM也更大更快更靈活,管教 IOB 也更加的復(fù)雜,支持的 IO 類型也更多,而且內(nèi)部還集成了一些特殊功能單元,包括: DSP
    發(fā)表于 05-13 15:41

    請問3通道同時數(shù)據(jù)采集,每通道200MHZ,計劃使用ADS4129,能不采用FPGA方案?直接通過DSP接收數(shù)據(jù)嗎?

    如題。請問需要3通道同時數(shù)據(jù)采集,每通道200MHZ,計劃使用3片ADS4129或者ADS4128??梢圆徊捎?b class='flag-5'>FPGA方案,直接通過DSP接收數(shù)據(jù)嗎? 研究了C665X系列DSP,UPP的最高速只有75MHZ。能有其他
    發(fā)表于 01-23 08:35

    關(guān)系型數(shù)據(jù)庫和非關(guān)系型區(qū)別

    關(guān)系型數(shù)據(jù)庫和非關(guān)系型數(shù)據(jù)庫在多個方面存在顯著差異,主機(jī)推薦小編為您整理發(fā)布關(guān)系型數(shù)據(jù)庫和非關(guān)系型區(qū)別,以下是它們的主要區(qū)別。
    的頭像 發(fā)表于 01-10 09:58 ?677次閱讀

    當(dāng)DSPFPGA通訊的時候,XZCS0、XZCS6、XZCS7會影響ADS8556的工作嗎?

    您好,我想用3個ads8556和1個FPGA都通過TMS320F28335的XINTF接口與DSP相連,3個ads8556占用了XZCS0、XZCS6、XZCS7三個片選信號,DSP只對AD讀數(shù)
    發(fā)表于 12-20 07:30

    FPGA 與微控制器優(yōu)缺點比較

    和可編程互連組成。它們的主要優(yōu)點是并行處理能力極強(qiáng),可以同時執(zhí)行多個操作,這使得FPGA在需要高速數(shù)據(jù)處理的應(yīng)用中表現(xiàn)出色,如數(shù)字信號處理(DSP)、通信系統(tǒng)和高速接口。 微控制器 微控制器是基于中央處理單元(CPU)的系統(tǒng),通常包含內(nèi)存、輸入/輸出
    的頭像 發(fā)表于 12-02 09:58 ?1191次閱讀

    Achronix與BigCat Wireless建立戰(zhàn)略合作伙伴關(guān)系

    高性能FPGA和嵌入式FPGA(eFPGA)IP行業(yè)的領(lǐng)導(dǎo)者Achronix Semiconductor Corporation宣布與BigCat Wireless公司建立戰(zhàn)略合作伙伴關(guān)系
    的頭像 發(fā)表于 11-21 10:58 ?704次閱讀

    FPGA基礎(chǔ)知識及設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1805次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識及設(shè)計和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    FPGA門數(shù)的計算方法

    我們在比較FPGA的芯片參數(shù)時經(jīng)常說某一款FPGA是多少萬門的,也有的說其有多少個LE,那么二者之間有何關(guān)系呢? FPGA等效門數(shù)的計算方法有兩種,一是把
    的頭像 發(fā)表于 11-11 09:45 ?1151次閱讀
    <b class='flag-5'>FPGA</b>門數(shù)的計算方法

    DSP平臺與RTB的關(guān)系

    隨著數(shù)字廣告行業(yè)的迅猛發(fā)展,程序化購買(Programmatic Buying)已經(jīng)成為廣告主和媒體公司的重要工具。在這一領(lǐng)域中,需求方平臺(Demand-Side Platform,簡稱DSP
    的頭像 發(fā)表于 11-04 14:26 ?885次閱讀

    有兩組I2S信號送入到CS48540(DSP)中處理,在這四個IC中是依據(jù)什么來設(shè)置主從關(guān)系的呢?

    如上圖所示,有兩組I2S 信號(CS8416與PCM1808)送入到CS48540(DSP)中處理,在這四個IC中是依據(jù)什么來設(shè)置主從關(guān)系的呢?謝謝!
    發(fā)表于 11-04 06:47

    雙核dsp和單核dsp的區(qū)別

    雙核DSP(Digital Signal Processor,數(shù)字信號處理器)與單核DSP在多個方面存在顯著差異,這些差異主要體現(xiàn)在處理能力、任務(wù)分配、資源利用以及適用場景等方面。 一、處理能力 雙
    的頭像 發(fā)表于 09-24 16:14 ?1894次閱讀

    為什么FPGA屬于硬件,還需要搞算法?

    今天給大俠帶來在FPAG技術(shù)交流群里平時討論的問題答疑合集(七),以后還會多推出本系列,話不多 說,上貨。 FPGA技術(shù)交流群目前已有十多個群,QQ和微信均覆蓋,有需要的大俠可以進(jìn)群,一起
    發(fā)表于 09-09 16:54

    DSP是什么意思

    DSP,即數(shù)字信號處理(Digital Signal Processing)的縮寫,是一門面向電子信息學(xué)科的專業(yè)基礎(chǔ)課,也是一種具有特殊結(jié)構(gòu)的微處理器,專門用于處理數(shù)字信號。DSP技術(shù)以數(shù)字
    的頭像 發(fā)表于 08-22 11:11 ?1.4w次閱讀

    一文講解單片機(jī)、ARM、MCU、DSP、FPGA、嵌入式錯綜復(fù)雜的關(guān)系!

    不需要的部分裁去。所以嵌入式系統(tǒng)一般都具有便攜、低功耗、性能單一等特性。 然后,MCU、DSP、FPGA這些都屬于嵌入式系統(tǒng)的范疇,是為了實現(xiàn)某一目的而使用的工具。 MCU俗稱”單片機(jī)“經(jīng)過這么多
    發(fā)表于 08-06 17:33