一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

嵌入式FPGA不是夢,簡單設(shè)計(jì)SoC即可

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 12:51 ? 次閱讀

嵌入式 FPGA 將不再是夢想。根據(jù) Achronix,未來,芯片設(shè)計(jì)者只要簡單地將線對線互連加進(jìn)其 SoC 設(shè)計(jì)即可。

Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA (eFPGA) IP 產(chǎn)品目前已經(jīng)就緒且正出貨中。盡管并未透露出貨數(shù)字以及客戶名稱,該公司表示這款產(chǎn)品現(xiàn)在已經(jīng)提供給客戶使用了。

Speedcore 象征著該公司首次進(jìn)軍 IP 業(yè)務(wù)。Achronix 自 2013 年以來一直在生產(chǎn)其旗艦級 FPGA 產(chǎn)品——Speedster 22i。因此,對于 Achronix 來說,這是一條漫長的道路,因?yàn)樵摴驹?4 年以前才首次宣布開發(fā) eFPGA IP 的計(jì)劃。

盡管如此,Achronix 在此看到了一線曙光,預(yù)計(jì)今年可望首次盈利,營收上看 1,200 萬美元。根據(jù) Mensor 表示,該公司預(yù)計(jì)其銷售額將在 2017 年成長超過 4,000 萬美元,進(jìn)一步使 eFPGA IP 業(yè)務(wù)成為帶動(dòng) Achronix 成長的“重要驅(qū)動(dòng)力”。

設(shè)計(jì)工具

Speedcore 采用與 Achronix Speedster 22i FPGA 相同的高性能架構(gòu)。專為運(yùn)算和網(wǎng)絡(luò)加速應(yīng)用而設(shè)計(jì)的 Speedcore eFPGA IP 將整合至其他公司的 ASIC,應(yīng)用于數(shù)據(jù)中心、無線基礎(chǔ)設(shè)施和網(wǎng)絡(luò)設(shè)備。

Mensor 認(rèn)為,eFPGA 的最大優(yōu)勢在于其設(shè)計(jì)工具。多年來,Achronix 了解到客戶需要更好的設(shè)計(jì)工具,為其帶來優(yōu)質(zhì)的結(jié)果、簡單易用性以及第三方整合,而這些特點(diǎn)都是“Achronix CAD 環(huán)境”(ACE)所能提供的一部份。

為了成為系統(tǒng)的一部份,eFPGA IP 必須具備易于整合于 SoC 的功能設(shè)計(jì)。Achronix 提供了可讓客戶直接整合于其 SoC 的 GDS II 版 Speedcore IP,以及可讓客戶用于設(shè)計(jì)、驗(yàn)證與編程 Speedcore eFPGA 功能的 ACE 工具客制版。

CPU 投片?

整個(gè)電子產(chǎn)業(yè)都知道 FPGA 極其熱門。只要看看微軟(Microsoft)的 Project Catapult 就知道了。

微軟解釋,這項(xiàng)計(jì)劃是專為“加速微軟在網(wǎng)絡(luò)、安全、云端服務(wù)和人工智能(AI)等方面的超級運(yùn)算基礎(chǔ)”而打造的,并作為其于“后 CPU”(post-CPU)的各種技術(shù)——包括 GPU、FPGA 與 ASIC 的最大睹注。

微軟這項(xiàng) Project Catapult 的關(guān)鍵就在于 Altera Stratix V D5 FPGA。Mensor 強(qiáng)調(diào),整個(gè)電子產(chǎn)業(yè)普遍存在的看法是,微軟的計(jì)劃促成了英特爾(Intel)決定收購 Altera。

藉由 AlphaGo,Googler 的客制 Tensor 處理器單元也激勵(lì)了許多工程師,促使他們開始考慮從 ASIC 到 GPU 和 DSP 的一切。Mensor 解釋說,他們正在尋找能夠更有效率處理“加速非結(jié)構(gòu)性搜尋、機(jī)器學(xué)習(xí)與人工智能”的技術(shù)。

Achronix 在其中看到了機(jī)會。

FPGA 應(yīng)用領(lǐng)域以及成長階段

FPGA 從 1990 年代中期作為“膠合芯片”(glue chip)開始流行于市場上,如今正重新定義其價(jià)值,成為 CPU 的協(xié)同處理器。在這個(gè)角色上,F(xiàn)PGA 可加速加密 / 解密、壓縮 / 解壓縮,或甚至是預(yù)處理資料封包,以便只讓有關(guān)的共享資料可被傳送與進(jìn)行處理。

當(dāng)進(jìn)行非結(jié)構(gòu)化搜尋時(shí),F(xiàn)PGA 的平行環(huán)境經(jīng)證實(shí)是十分有效的。例如,相較于專為劃分功能成為較小部份以及依順序作業(yè)而設(shè)計(jì)的 CPU 而言,F(xiàn)PGA 能以平行方式,在單一頻率周期完成整個(gè)任務(wù)。

當(dāng)無線基礎(chǔ)設(shè)施必須涵蓋多個(gè)地理區(qū)時(shí),F(xiàn)PGA 是可編程數(shù)位前端和地理區(qū)客制化的一張備用王牌。

在芯片之間布線

盡管在 SoC 中嵌入 FPGA 總能為設(shè)計(jì)者帶來不錯(cuò)的設(shè)計(jì)想法,但對于 FPGA 供應(yīng)商而言,要實(shí)現(xiàn)這個(gè)愿望并不容易。

“在不同芯片之間布線是非常困難的,”Mensor 說。成功整合 eFPGA IP 的關(guān)鍵在于盡可能降低延遲并提高吞吐量。該公司強(qiáng)調(diào),Achronix 最先提供了具有嵌入式系統(tǒng)級 IP 的高密度 FPGA。

對于“希望將 ASIC 設(shè)計(jì)的所有效率以及 eFPGA 可編程硬件加速器的靈活性結(jié)合于同一芯片”的公司,Achronix 為其提供相同的 eFPGA 技術(shù)。

而對于 IP 供貨商而言,整合極具挑戰(zhàn)之處在于客戶對于特定應(yīng)用所要求的優(yōu)化芯片尺寸、功耗與資源分配總有不同的想法與方法。他們還自行定義了查找表數(shù)目、嵌入式內(nèi)存模塊女以及 DSP 模塊的數(shù)量。

但問題并不一定是客戶的不同建置方式,而是他們經(jīng)常使用不同的方法進(jìn)行芯片測試與驗(yàn)證。Mensor 解釋,客戶并不知道 IP 供貨商的工具如何與其搭配作業(yè)。例如,“我們經(jīng)常聽到客戶問:‘如何才能用你們的 IP 關(guān)閉計(jì)時(shí)功能?’”

雖然 Achronix 并未為客戶整合其 IP,其業(yè)務(wù)取決于所提供的工具是否足以讓客戶快速完成設(shè)計(jì)

Achronix NT31P1 Achronix 也向外收購了一些第三方 IP,包括接口協(xié)議、可編程 IO、SerDes 和 PLL 等。那么在開發(fā) FPGA 和滿足客戶需求時(shí),Achronix 是否遇到困難?Mensor 說:“我們總會試著把遇到的每個(gè)問題都轉(zhuǎn)化為一次機(jī)會?!?/p>

對于 Achronix 來說,其關(guān)鍵在于整合該公司的 FPGA 架構(gòu)。最終的結(jié)果是一款更精簡的 Speedster 22i,其可編程 IO、SerDes 和接口控制器占用的空間更少,相形之下,競爭對手的高階 FPGA 通常使用了大約 50%的芯片面積。

Achronix NT31P2 FPGA 芯片尺寸比較

提高延遲和傳輸速率

Achronix 認(rèn)為,能夠與 SoC 實(shí)現(xiàn)線對線連接的 Speedcore eFPGA,有助于消除大量的可編程 IO 緩沖器,從而使功耗降低一半。此外,Speedcore 的芯片尺寸也比標(biāo)準(zhǔn) FPGA 更小,使得 eFPGA 的成本可降低 90%以上。

然而,Mensor 強(qiáng)調(diào),“對于大多數(shù)客戶而言,最大的決定因素在于延遲和吞吐量方面的問題?!备鶕?jù) Achronix,相較于獨(dú)立的 FPGA,eFPGA 具有更高的接口性能,可望提高 10 倍的吞吐量和延遲性能。

Speedcore 現(xiàn)可采用臺積電 16FF+工藝,并以臺積電 7nm 技術(shù)進(jìn)行開發(fā)。該公司并承諾,透過 Speedcore 的模塊化架構(gòu)讓 Achronix 能夠輕松地將該技術(shù)轉(zhuǎn)移到不同的工藝技術(shù)和堆棧。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21923

    瀏覽量

    612358
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    飛凌嵌入式2025嵌入式及邊緣AI技術(shù)論壇圓滿結(jié)束

    飛凌嵌入式「2025嵌入式及邊緣AI技術(shù)論壇」在深圳深鐵皇冠假日酒店盛大舉行,此次活動(dòng)邀請到了200余位嵌入式技術(shù)領(lǐng)域的技術(shù)專家、企業(yè)代表和工程師用戶,共享嵌入式及邊緣AI技術(shù)的盛宴!
    的頭像 發(fā)表于 04-28 13:57 ?1563次閱讀
    飛凌<b class='flag-5'>嵌入式</b>2025<b class='flag-5'>嵌入式</b>及邊緣AI技術(shù)論壇圓滿結(jié)束

    飛凌嵌入式「2025嵌入式及邊緣AI技術(shù)論壇」議程公布

    4月22日,飛凌嵌入式“2025嵌入式及邊緣AI技術(shù)論壇”將在深圳舉行,論壇以“新生態(tài),智未來”為主題,旨在匯聚行業(yè)智慧,探討嵌入式技術(shù)與邊緣AI的深度融合與創(chuàng)新應(yīng)用。
    的頭像 發(fā)表于 04-02 15:12 ?398次閱讀
    飛凌<b class='flag-5'>嵌入式</b>「2025<b class='flag-5'>嵌入式</b>及邊緣AI技術(shù)論壇」議程公布

    微芯Microchip PolarFire? SoC FPGA通過AEC-Q100汽車級認(rèn)證

    。通過 AEC-Q100 認(rèn)證的器件都經(jīng)過嚴(yán)格的測試,能夠承受汽車應(yīng)用中的極端條件。PolarFire SoC FPGA已通過汽車行業(yè)1級溫度認(rèn)證,支持-40°C至125°C工作范圍。 PolarFire SoC
    的頭像 發(fā)表于 03-31 19:26 ?1314次閱讀

    嵌入式系統(tǒng)開發(fā)圣經(jīng)【干貨】

    內(nèi)容包括:嵌入式系統(tǒng)的介紹、嵌入式SoC硬件系統(tǒng)概論、嵌入式系統(tǒng)軟件開發(fā)。適用于產(chǎn)品主管、系統(tǒng)設(shè)計(jì)分析人員及欲進(jìn)入該領(lǐng)域的工程師。本資料詳細(xì)的理論講解,廣泛深入地分析相關(guān)的
    發(fā)表于 03-12 13:58

    嵌入式主板的概述與發(fā)展

    隨著科技的迅猛發(fā)展,嵌入式系統(tǒng)在現(xiàn)代電子產(chǎn)品中扮演著越來越重要的角色。嵌入式主板作為嵌入式系統(tǒng)的核心組件之一,承擔(dān)著控制、處理和通訊等多種功能。本文將對嵌入式主板的基本概念、構(gòu)成部分、
    的頭像 發(fā)表于 01-13 16:30 ?615次閱讀
    <b class='flag-5'>嵌入式</b>主板的概述與發(fā)展

    新手怎么學(xué)嵌入式?

    操作 實(shí)踐是學(xué)習(xí)嵌入式技術(shù)的關(guān)鍵。你可以購買一些低成本的嵌入式開發(fā)板,如 Arduino 或 Raspberry Pi。這些開發(fā)板具有豐富的資源和簡單易懂的文檔,非常適合初學(xué)者。通過在開發(fā)板上編寫程序
    發(fā)表于 12-12 10:51

    什么是嵌入式人工智能

    嵌入式人工智能是指將人工智能技術(shù)應(yīng)用于嵌入式系統(tǒng)中的一種技術(shù)。嵌入式系統(tǒng)是嵌入到其他設(shè)備或系統(tǒng)中的計(jì)算機(jī)系統(tǒng),通常用于控制、監(jiān)測或執(zhí)行特定任務(wù),如智能手機(jī)、智能家居設(shè)備、智能汽車等中的
    的頭像 發(fā)表于 12-11 09:23 ?771次閱讀
    什么是<b class='flag-5'>嵌入式</b>人工智能

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?32次下載

    嵌入式學(xué)習(xí)建議

    實(shí)際需要選擇芯片開發(fā)實(shí)際產(chǎn)品。注意,不要把微處理器(MPU與微控制器(MCU)概念相混淆,微處理器只是微控制器的內(nèi)核。 ⑧關(guān)于嵌入式操作系統(tǒng)的選擇??梢缘鹊骄哂幸欢▽?shí)踐基礎(chǔ)后,選擇一個(gè)簡單、容易理解
    發(fā)表于 10-22 11:41

    什么是嵌入式?一文讀懂嵌入式主板

    的個(gè)人電腦不同,嵌入式系統(tǒng)不是為了通用的計(jì)算任務(wù)設(shè)計(jì),而是專注于特定的應(yīng)用場景,確保其在特定環(huán)境中運(yùn)行得既高效又可靠。
    的頭像 發(fā)表于 10-16 10:14 ?2331次閱讀

    AMD 面向嵌入式系統(tǒng)推出高能效 EPYC 嵌入式 8004 系列

    AMD 憑借其 EPYC? 嵌入式處理器不斷樹立行業(yè)標(biāo)準(zhǔn),為網(wǎng)絡(luò)、存儲和工業(yè)應(yīng)用提供卓越的性能、效率、連接與創(chuàng)新。今天,我們正以第四代 AMD EPYC 嵌入式 8004 系列處理器擴(kuò)展這一
    發(fā)表于 10-11 13:58 ?908次閱讀

    嵌入式主板是什么意思?嵌入式主板全面解析

    嵌入式主板,通常被稱為嵌入式系統(tǒng)的核心組件,是一種用于控制和數(shù)據(jù)處理的計(jì)算機(jī)硬件,其設(shè)計(jì)旨在嵌入特定設(shè)備中執(zhí)行專門任務(wù)。嵌入式主板如同是設(shè)備的“大腦”,主要功能是根據(jù)需要管理和控制設(shè)備
    的頭像 發(fā)表于 09-30 10:05 ?1381次閱讀

    嵌入式linux開發(fā)的基本步驟有哪些?

    嵌入式Linux開發(fā)是一個(gè)復(fù)雜的過程,涉及到硬件選擇、操作系統(tǒng)移植、驅(qū)動(dòng)開發(fā)、應(yīng)用程序開發(fā)等多個(gè)方面。以下是嵌入式Linux開發(fā)的基本步驟,以及每個(gè)步驟的說明。 硬件選擇 在開始嵌入式Linux開發(fā)
    的頭像 發(fā)表于 09-02 09:11 ?941次閱讀

    Altera SOPC 嵌入式系統(tǒng)設(shè)計(jì)(一)

    的 SOPC 系統(tǒng)是指在 FPGA 中預(yù)先植入處理器。目前最常用的嵌入式處理器大多是采用含有 ARM32 位知識產(chǎn)權(quán)處理器核的器件。為了達(dá)到通用性, 必須為常規(guī)的嵌入式處理器集成諸多通用和專用的接口,但這樣
    發(fā)表于 06-25 20:39

    簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    今天給大俠帶來簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),話不多說,上貨。 Xilinx的ZYNQ系列FPGA是二種看上去對立面的思想的融合,ARM處理器的串行執(zhí)行+FPGA
    發(fā)表于 05-08 16:23