一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計中數(shù)?;旌霞呻娐返脑O(shè)計流程

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-10-30 17:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片設(shè)計包含很多流程,每個流程的順利實(shí)現(xiàn)才能保證芯片設(shè)計的正確性。因此,對芯片設(shè)計流程應(yīng)當(dāng)具備一定了解。本文將講解芯片設(shè)計流程中的數(shù)字集成電路設(shè)計、模擬集成電路設(shè)計和數(shù)模混合集成電路設(shè)計三種設(shè)計流程。

數(shù)字集成電路設(shè)計多采用自頂向下設(shè)計方式,首先是系統(tǒng)的行為級設(shè)計,確定芯片的功能、性能,允許的芯片面積和成本等。然后是進(jìn)行結(jié)構(gòu)設(shè)計,根據(jù)芯片的特點(diǎn),將其劃分成接口清晰、相互關(guān)系明確的、功能相對獨(dú)立的子模塊。接著進(jìn)行邏輯設(shè)計,這一步盡量采用規(guī)則結(jié)構(gòu)來實(shí)現(xiàn),或者利用已經(jīng)驗(yàn)證過的邏輯單元。接下來是電路級設(shè)計,得到可靠的電路圖。最后就是將電路圖轉(zhuǎn)換成版圖。

系統(tǒng)功能描述主要確定集成電路規(guī)格并做好總體設(shè)計方案。其中,系統(tǒng)規(guī)范主要是針對整個電子系統(tǒng)性能的描述,是系統(tǒng)最高層次的抽象描述,包括系統(tǒng)功能、性能、物理尺寸、設(shè)計模式、制造工藝等。功能設(shè)計主要確定系統(tǒng)功能的實(shí)現(xiàn)方案,通常是給出系統(tǒng)的時序圖及各子模塊之間的數(shù)據(jù)流圖,附上簡單的文字,這樣能更清晰的描述設(shè)計功能和內(nèi)部結(jié)構(gòu)。

為了使整個設(shè)計更易理解,一般在描述設(shè)計可見功能之后,對系統(tǒng)內(nèi)部各個模塊及其相互連接關(guān)系也進(jìn)行描述。描述從系統(tǒng)應(yīng)用角度看,需要說明該設(shè)計適用場合、功能特性、在輸入和輸出之間的數(shù)據(jù)變換。

邏輯設(shè)計是將系統(tǒng)功能結(jié)構(gòu)化。通常以文本、原理圖、邏輯圖表示設(shè)計結(jié)果,有時也采用布爾表達(dá)式來表示設(shè)計結(jié)果。依據(jù)設(shè)計規(guī)范完成模塊寄存器傳輸級代碼編寫,并保證代碼的可綜合、清晰簡潔、可讀性,有時還要考慮模塊的復(fù)用性。隨后進(jìn)行功能仿真FPGA 驗(yàn)證,反復(fù)調(diào)試得到可靠的源代碼。其中,還要對邏輯設(shè)計的 RTL 級電路設(shè)計進(jìn)行性能及功能分析,主要包括代碼風(fēng)格、代碼覆蓋率、性能、可測性和功耗評估等。

電路設(shè)計大體分為邏輯實(shí)現(xiàn)、版圖前驗(yàn)證和版圖前數(shù)據(jù)交付三個階段。邏輯實(shí)現(xiàn)將邏輯設(shè)計表達(dá)式轉(zhuǎn)換成電路實(shí)現(xiàn),即用芯片制造商提供的標(biāo)準(zhǔn)電路單元加上時間約束等條件,使用盡可能少的元件和連線完成從 RTL 描述到綜合庫單元之間的映射,得到一個在面積和時序上滿足需求的門級網(wǎng)表。

時鐘樹插入也將在邏輯實(shí)現(xiàn)中完成,插入時鐘樹后,再進(jìn)行邏輯綜合、功耗優(yōu)化和掃描鏈插入后得到門級網(wǎng)表,并通過延遲計算得到相關(guān)標(biāo)準(zhǔn)延時格式(SDF)文件。版圖前驗(yàn)證利用邏輯實(shí)現(xiàn)得到的相關(guān)門級網(wǎng)表和 SDF 文件,進(jìn)行門級邏輯仿真和測試綜合,包括靜態(tài)時序仿真、動態(tài)仿真、功耗分析、自動測試圖形生成等,經(jīng)過版圖前驗(yàn)證得到的電路設(shè)計門級網(wǎng)表必須要滿足一定的時序 / 功耗約束要求。

物理設(shè)計就是版圖設(shè)計。將綜合得到的網(wǎng)表和時序約束文件導(dǎo)入 EDA 軟件中,進(jìn)行布局布線,生成符合設(shè)計要求的 Layout,在完成了全部的 Layout 之后,利用相關(guān)提取軟件進(jìn)行寄生參數(shù)提取,并重新反饋到物理實(shí)現(xiàn)的布局布線軟件中,進(jìn)行時序計算和重新優(yōu)化,直得到滿意的時序結(jié)果為止。

這時可以生產(chǎn)包含精確寄生信息的 SDF 文件,與布局布線后生成的網(wǎng)表一道進(jìn)行時序分析。時序分析通過后,就可以導(dǎo)出布局布線后的 GDS 格式的版圖數(shù)據(jù),供后續(xù)流程使用。在版圖設(shè)計完成之后,非常重要的一步工作就是版圖驗(yàn)證。版圖驗(yàn)證保證了芯片依照其設(shè)計功能準(zhǔn)確無誤地實(shí)現(xiàn),主要包括設(shè)計規(guī)則檢查(DRC)、電路版圖對照檢查(LVS)、版圖的電路提取(NE)、電學(xué)規(guī)則檢查(ERC)和寄生參數(shù)提取(PE)。

芯片設(shè)計十分值得大家關(guān)注,為保證芯片設(shè)計的正確性,我們應(yīng)當(dāng)了解每一個芯片設(shè)計流程。本文,將向大家簡單介紹芯片設(shè)計流程中的模擬集成電路設(shè)計,希望大家通過本文對芯片設(shè)計的模擬集成電路設(shè)計有個模糊認(rèn)識。其中每個步驟的具體做法,小編將在后續(xù)文章中為大家介紹。

早在 20 世紀(jì) 80 年代初期,就有人預(yù)言模擬電路即將消失。當(dāng)時,數(shù)字信號處理算法的功能日益增強(qiáng),而 VLSI 技術(shù)的發(fā)展又使得在一塊芯片上集成數(shù)百萬、上千萬個晶體管成為可能。由于這些算法可以在硅片上緊湊而有效的實(shí)現(xiàn),所以許多傳統(tǒng)上采用模擬電路形式來實(shí)現(xiàn)的功能很容易在數(shù)字領(lǐng)域內(nèi)完成,例如,數(shù)字音頻和無線蜂窩電話。

完成一個模擬集成電路的設(shè)計,需要多個步驟,具體包括:①規(guī)格定義;②電路結(jié)構(gòu)選擇以及工藝確定;③具體電路設(shè)計;④電路仿真;⑤版圖設(shè)計;⑥版圖驗(yàn)證;⑦后仿真?;旌?a target="_blank">信號集成電路設(shè)計對數(shù)字電路和模擬電路做整體上的考慮以及驗(yàn)證,這將面臨許多挑戰(zhàn)和困難。

傳統(tǒng)的混合信號集成電路設(shè)計是采用有底向上的方法,用 SPICE 等電路仿真器對混合電路中的模擬元件進(jìn)行設(shè)計,用數(shù)字電路仿真器對數(shù)字電路部分進(jìn)行仿真。然后通過手工建立網(wǎng)表,對數(shù)字和模擬電路的協(xié)同工作進(jìn)行設(shè)計驗(yàn)證。然而,模擬電路和數(shù)字電路之間協(xié)同工作的驗(yàn)證比較困難,因此用這種傳統(tǒng)設(shè)計方法仿真和驗(yàn)證整個混合電路系統(tǒng)既費(fèi)時,又不精確,特別對于復(fù)雜度越來越大的系統(tǒng)而言,這種缺陷更顯突出。

隨著 EDA 技術(shù)的飛速發(fā)展,混合信號集成電路設(shè)計推進(jìn)到了自頂向下的設(shè)計流程。該流程同數(shù)字系統(tǒng)自頂向下的流程相似,但與純數(shù)字系統(tǒng)的結(jié)構(gòu)有所不同,這是因?yàn)榛旌舷到y(tǒng)模擬部分仍然需要自底向上的設(shè)計,需要更多的時間和豐富的知識與經(jīng)驗(yàn)。因此,研究如何采用通用的設(shè)計方法和共有的約束與資源來建立混合系統(tǒng),是十分有價值的。

混合信號集成電路的基本設(shè)計流程主要包括設(shè)計規(guī)劃、系統(tǒng)級設(shè)計、模擬電路 / 數(shù)字電路劃分、電路級設(shè)計與仿真、版圖級設(shè)計與仿真等。研究和開發(fā)混合信號集成電路首先應(yīng)從市場需求出發(fā),選定一個研究開發(fā)的目標(biāo),然后確定混合信號集成電路的系統(tǒng)定義、系統(tǒng)指標(biāo),在此基礎(chǔ)上開發(fā)和選擇合適的算法。在這個階段,需要根據(jù)電路的功能將模擬電路和數(shù)字電路劃分開來。數(shù)字電路用來處理離散的信號,模擬電路則處理連續(xù)的信號。

電路可以通過具體的元器件,例如,運(yùn)算放大器、晶體管、電容器、邏輯門等來表征?;旌闲盘柤呻娐钒〝?shù)字和模擬兩部分,其中模擬電路一般全定制設(shè)計,采用自底向上的設(shè)計流程,進(jìn)行全定制版圖設(shè)計、驗(yàn)證、仿真;數(shù)字電路一般采用自頂向下的設(shè)計流程,進(jìn)行寄存器傳輸級描述、寄存器傳輸級仿真、測試、綜合、門級仿真。然后,將兩種電路放在混合信號驗(yàn)證平臺中進(jìn)行混合仿真。

這種混合仿真可以是寄存器傳輸級的數(shù)字電路與晶體管級的模擬電路的混合仿真,也可以是門級或晶體管級的數(shù)字電路與模擬電路的混合仿真。目前設(shè)計者主要采用由 Mentor Graphics、Synopsys 和 Cadence 三大 EDA 工具供應(yīng)商提供的模擬和混合信號工具和技術(shù)進(jìn)行混合仿真。

在這兩個階段,將整合后的電路級設(shè)計,結(jié)合相關(guān)物理實(shí)現(xiàn)工藝,進(jìn)行對相關(guān)模擬電路和數(shù)字電路的版圖設(shè)計、設(shè)計規(guī)則檢查、版圖驗(yàn)證、寄生參數(shù)提取等工作。之后通過相關(guān)的混合信號驗(yàn)證平臺對整個系統(tǒng)進(jìn)行混合信號電路的后仿真。在后仿真完成后,就可以將幾何數(shù)據(jù)標(biāo)準(zhǔn)(GDSII)格式的文件送到制板廠做掩膜板,制作完成后便可上流水線流片。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441012
  • 集成電路
    +關(guān)注

    關(guān)注

    5425

    文章

    12070

    瀏覽量

    368503
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    混合集成電路(HIC)芯片封裝真空回流爐的選型指南

    混合集成電路(HIC)芯片封裝對工藝精度和產(chǎn)品質(zhì)量要求極高,真空回流爐作為關(guān)鍵設(shè)備,其選型直接影響封裝效果。本文深入探討了在混合集成電路芯片封裝過程中選擇真空回流爐時需要考慮的多個關(guān)鍵
    的頭像 發(fā)表于 06-16 14:07 ?542次閱讀
    <b class='flag-5'>混合集成電路</b>(HIC)<b class='flag-5'>芯片</b>封裝<b class='flag-5'>中</b>真空回流爐的選型指南

    電機(jī)驅(qū)動與控制專用集成電路及應(yīng)用

    的功率驅(qū)動部分。前級控制電路容易實(shí)現(xiàn)集成,通常是模擬數(shù)字混合集成電路。對于小功率系統(tǒng),末級驅(qū)動電路也已集成化,稱之為功率
    發(fā)表于 04-24 21:30

    電機(jī)控制專用集成電路PDF版

    適應(yīng)中大功率控制系統(tǒng)對半導(dǎo)體功率器件控制需要,近年出現(xiàn)了許多觸發(fā)和驅(qū)動專用混合集成電路,它們的性能和正確使用直接影響驅(qū)動系統(tǒng)的性能和可靠性,其重要性是十分明顯的.在第12章對幾種典型產(chǎn)品作了較詳細(xì)
    發(fā)表于 04-22 17:02

    中國集成電路大全 接口集成電路

    集成電路的品種分類,從中可以方便地查到所要了解的各種接口電路;表還列有接口集成電路的文字符號及外引線功能端排列圖。閱讀這些內(nèi)容后可對接口集成電路
    發(fā)表于 04-21 16:33

    基于混合集成二極管激光器實(shí)現(xiàn)光束操控系統(tǒng)

    基于量子點(diǎn)RSOAs的1.3 μm芯片級可調(diào)諧窄線寬混合集成二極管激光器通過端面耦合到硅氮化物光子集成電路得以實(shí)現(xiàn)。混合激光器的線寬約為85 kHz,調(diào)諧范圍約為47 nm。隨后,通過
    的頭像 發(fā)表于 04-21 09:42 ?307次閱讀
    基于<b class='flag-5'>混合集成</b>二極管激光器實(shí)現(xiàn)光束操控系統(tǒng)

    集成電路制造的電鍍工藝介紹

    本文介紹了集成電路制造工藝的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?1028次閱讀
    <b class='flag-5'>集成電路</b>制造<b class='flag-5'>中</b>的電鍍工藝介紹

    集成電路開發(fā)的器件調(diào)試環(huán)節(jié)

    本文介紹了集成電路開發(fā)的器件調(diào)試環(huán)節(jié),包括其核心目標(biāo)、關(guān)鍵技術(shù)與流程等內(nèi)容。
    的頭像 發(fā)表于 03-01 14:29 ?434次閱讀
    <b class='flag-5'>集成電路</b>開發(fā)<b class='flag-5'>中</b>的器件調(diào)試環(huán)節(jié)

    數(shù)模混合電路仿真實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《數(shù)模混合電路仿真實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 01-21 15:32 ?0次下載
    <b class='flag-5'>數(shù)模</b><b class='flag-5'>混合</b><b class='flag-5'>電路</b>仿真實(shí)現(xiàn)

    GDS文件在芯片制造流程的應(yīng)用

    本文詳細(xì)介紹了集成電路設(shè)計和制造中所使用的GDS文件的定義、功能和組成部分,并介紹了GDS文件的創(chuàng)建流程、優(yōu)缺點(diǎn)以及應(yīng)用前景。 GDS文件在集成電路設(shè)計和制造扮演著至關(guān)重要
    的頭像 發(fā)表于 11-24 09:59 ?1950次閱讀

    ASIC集成電路與通用芯片的比較

    ASIC集成電路與通用芯片在多個方面存在顯著差異。以下是對這兩者的比較: 一、定義與用途 ASIC集成電路 :ASIC(Application-Specific Integrated Circuit
    的頭像 發(fā)表于 11-20 15:56 ?2027次閱讀

    ASIC集成電路設(shè)計流程

    ASIC(Application Specific Integrated Circuit)即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC集成電路設(shè)計流程
    的頭像 發(fā)表于 11-20 14:59 ?2075次閱讀

    什么是集成電路?有哪些類型?

    集成電路,又稱為IC,按其功能結(jié)構(gòu)的不同,可以分為模擬集成電路、數(shù)字集成電路和數(shù)/模混合集成電路三大類。
    的頭像 發(fā)表于 10-18 15:08 ?4652次閱讀

    語音集成電路是指什么意思

    系統(tǒng)、智能家居等領(lǐng)域。以下是關(guān)于語音集成電路的介紹: 1. 語音集成電路的基本概念 語音集成電路是一種集成了多種語音處理功能的電子芯片。它能
    的頭像 發(fā)表于 09-30 15:44 ?892次閱讀

    單片集成電路混合集成電路的區(qū)別

    單片集成電路(Monolithic Integrated Circuit,簡稱IC)和混合集成電路(Hybrid Integrated Circuit,簡稱HIC)是兩種不同的電子電路技術(shù),它們在
    的頭像 發(fā)表于 09-20 17:20 ?3642次閱讀

    射頻收發(fā)器是混合集成電路

    射頻收發(fā)器是混合集成電路 。混合集成電路是由半導(dǎo)體集成工藝與?。ê瘢┠すに嚱Y(jié)合而制成的集成電路,它結(jié)合了模擬電路和數(shù)字
    的頭像 發(fā)表于 09-20 11:00 ?669次閱讀