一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

各電路原理分析

電機(jī)控制設(shè)計(jì)加油站 ? 來源:電機(jī)控制設(shè)計(jì)加油站 ? 作者:電機(jī)控制設(shè)計(jì)加油 ? 2020-10-31 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

第一部分:供電電路原理

供電部分原理圖如圖1-1所示:

圖1-1 從圖1-1中可知道供電有+5V、+3.3V、+1.5V三種,其中每個(gè)電源均有0.1μF的旁路電容,將電源中的高頻串?dāng)_旁路到地,防止高頻信號(hào)通過電源串?dāng)_到其它模塊中。同時(shí)還能將電源本身的工頻干擾濾除。 值得注意的是:在布線的時(shí)候,經(jīng)退藕電容退藕后的電源輸出點(diǎn)應(yīng)該盡量緊靠芯片的電源引腳進(jìn)行供電,過長的引線有可能重新變成干擾接收天線,導(dǎo)致退藕效果消失。如果無法讓每個(gè)退藕后的電源輸出點(diǎn)均緊靠芯片的電源引腳,那么可以采用分別退藕的方法,即分別盡量緊靠每個(gè)芯片的電源引腳點(diǎn)接入退藕電容進(jìn)行退藕,這也解釋了為什么圖1-1的3.3V電源有兩個(gè)退藕輸出點(diǎn)。

第二部分:電機(jī)驅(qū)動(dòng)電路原理

電機(jī)驅(qū)動(dòng)電路原理如圖2-1所示:


圖2-1 圖2-1中Header 4X2為4排2列插針,F(xiàn)M0~3為FPGA芯片I/O輸出口,加入的插針給予一個(gè)可動(dòng)的機(jī)制,在需要使用時(shí)才用跳線帽進(jìn)行相連,提高I/O口的使用效率。 RES5是五端口排阻,內(nèi)部集成了4個(gè)等阻值且一端公共連接的電阻,PIN 1是公共端,PIN2~5為排阻的輸出端,排阻原理圖如圖2-2所示:


圖2-2

該排阻公共端接電源,即上拉電阻形式,作用是增強(qiáng)FPGA芯片I/O口(以下簡稱I/O口)的驅(qū)動(dòng)能力,實(shí)際上就是增加I/O輸出高電平時(shí)輸出電流的大小。當(dāng)I/O輸出高電平時(shí),+5V電源經(jīng)排阻與IN1~4相連,相當(dāng)于為I/O提供一個(gè)額外的電流輸出源,從而提高驅(qū)動(dòng)能力。當(dāng)I/O輸出低電平時(shí),可將I/O近似看做接地,而IN1~4因與I/O由導(dǎo)線直接相連,因此直接接受了I/O的低電平輸出信號(hào)。此時(shí),+5V電源經(jīng)排阻R、I/O內(nèi)部電路(電阻近似為零)后接地,因此該路的電流不能大于I/O的拉電流(Ii)最大值,有公式2-1:

由公式2-2可以得出排阻的取值范圍。

該上拉電阻除了提高驅(qū)動(dòng)能力外,還有一個(gè)作用,就是進(jìn)行電平轉(zhuǎn)換。經(jīng)查,ULN2003的接口邏輯為:5V-TTL, 5V-CMOS邏輯。而在3.3V供電的情況下,I/O口可以提供3.3V-LVTTL,3.3V-LVCMOS,3.3V-PCI和SSTL-3接口邏輯電平。因此,需要外接5V的上拉電阻將I/O電平規(guī)格變成5V電平邏輯。

芯片ULN2003內(nèi)部集成7組達(dá)林頓管,專門用于提高驅(qū)動(dòng)電流,芯片引腳間邏輯如圖2-3所示:


圖2-3


圖2-4 由于I/O電流遠(yuǎn)遠(yuǎn)不足以驅(qū)動(dòng)電機(jī),因此需要外接該芯片驅(qū)動(dòng)電機(jī),ULN2003內(nèi)部集成的達(dá)林頓管電路如圖2-4所示。達(dá)林頓管的形式具有將弱點(diǎn)信號(hào)轉(zhuǎn)化成強(qiáng)電信號(hào)的特點(diǎn),I/O電平邏輯從PIN IN輸入,通過達(dá)林頓管控制PIN 9(COMMON)端輸入的強(qiáng)電信號(hào)按照I/O信號(hào)規(guī)律變化。值得注意的是:ULN2003輸出邏輯將與輸入邏輯相反,編程時(shí)應(yīng)該注意該特點(diǎn)。

RES6是六端口排阻,內(nèi)部集成了5個(gè)等阻值且一端公共連接的電阻,PIN 1是公共端,PIN2~6為排阻的輸出端,原理圖與接法說明可參考上述圖2-2,排阻取值范圍計(jì)算參見公式2-2,此處不再贅述。值得注意的是:RES6的PIN 1與PIN 2相連,是因?yàn)槎喑隽艘粋€(gè)不使用的電阻,為了避免PIN 2懸空,因此將PIN 2與PIN 1(公共端)相連,即PIN 2對(duì)應(yīng)的電阻被短路,從而既避免的懸空的引腳,又能使該電阻失效。

第三部分:電機(jī)指示燈電路原理

電機(jī)指示燈電路如圖3-1所示:


圖3-1 電機(jī)部分指示燈用于指示各路信號(hào)的邏輯電平狀態(tài),其中R106~109為限流電阻,防止發(fā)光二極管因電流過大燒毀。值得注意的是:該指示燈的發(fā)光二極管接成共陽極,由M0~3信號(hào)端口產(chǎn)生低電平點(diǎn)亮對(duì)應(yīng)的二極管,而ULN2003的OUT與IN邏輯電平相反,因此對(duì)于I/O口FM0~3來說,輸出高電平就能點(diǎn)亮對(duì)應(yīng)的發(fā)光二極管,例如:FM0輸出高電平,則對(duì)應(yīng)LD17點(diǎn)亮,編程時(shí)應(yīng)注意此電路將I/O實(shí)際邏輯反相了兩次,對(duì)應(yīng)關(guān)系為I/O口輸出哪路高電平則對(duì)應(yīng)點(diǎn)亮哪路指示燈。

第四部分:時(shí)鐘電路原理

時(shí)鐘電路如圖4-1所示:


圖4-1 采用50Mhz有源晶振產(chǎn)生時(shí)鐘信號(hào),接法采用有源晶振的典型接法:PIN 1懸空,PIN 2接地,PIN 3輸出時(shí)鐘信號(hào),PIN 4接電源。由于FPGA的I/O供電為3.3V,而時(shí)鐘電路產(chǎn)生的時(shí)鐘信號(hào)要由I/O口接收,因此時(shí)鐘信號(hào)最大值不能超過3.3V,故時(shí)鐘電路電源采用3.3V供電。

第五部分:FPGA部分電路原理

FPGA部分電路原理圖如圖5-1所示:


圖5-1

Header 18X2為18排2列排陣,兩組排陣分別與PIN口、3.3V電源、數(shù)字地相連,提供了可動(dòng)的機(jī)制,使得PIN口可根據(jù)需要用排線與目標(biāo)相連,打到信號(hào)傳輸?shù)哪康?。?.3V電源以及數(shù)字地針口則可以根據(jù)需要,用排線為目標(biāo)提供邏輯高電平或邏輯低電平。

U21D為FPGA芯片的時(shí)鐘信號(hào)接收部分,通過網(wǎng)絡(luò)標(biāo)號(hào)“CLK0~3”與對(duì)應(yīng)的時(shí)鐘信號(hào)端口相連。

U21C為FPGA芯片的供電及接地部分,含有“GND”字樣的是“地”端口,與數(shù)字地相連,VCCIO1~4為I/O口供電端口,采用3.3V電源供電,通過網(wǎng)絡(luò)標(biāo)號(hào)“+3.3V”與3.3V電源端口相連。VCCA_PLL1、VCCA_PLL2、VCCINT為內(nèi)部運(yùn)算器和輸入緩沖區(qū)的供電端口,采用1.5V電源供電,通過網(wǎng)絡(luò)標(biāo)號(hào)“+1.5V”與1.5V電源端口相連。

U21B為JTAG與AS下載部分,TMS、TCK、TD1、TD0分別為JATAG下載方式的模式選擇端、時(shí)鐘信號(hào)端、數(shù)據(jù)輸入端、數(shù)據(jù)輸出端。DATA0為AS下載的數(shù)據(jù)端口,MSEL0、MSEL1、nCE、nCEO、CONF_ DONE、nCONFIG、nSTATUS端口按照典型接法相連。值得注意的是:無論AS還是JTAG都是通過JTAG標(biāo)準(zhǔn)通訊,AS下載一般是下載POF到PROM(flash)里,重新上電仍然可以加載,JTAG下載是通過JTAG口將sof文件直接下載到FPGA內(nèi),一般是臨時(shí)調(diào)試用的,掉電就丟失了。

U22是電可擦除ROM,用于存放AS下載后的數(shù)據(jù),使得FPGA的程序段掉電也能得以保存,DATA端是數(shù)據(jù)讀取端,用于讀取ROM內(nèi)數(shù)據(jù)。DCLK為時(shí)鐘端口,用于接收時(shí)鐘信號(hào)進(jìn)行同步傳輸。nCS是片選端口,用于接收片選信號(hào)表示對(duì)該芯片進(jìn)行通訊。ASDI為AS下載數(shù)據(jù)輸入端,用于接收AS下載數(shù)據(jù)。VCC與GND分別為電源端口與地端口,分別接3.3V與數(shù)字地。

責(zé)任編輯:xj

原文標(biāo)題:電源供電以及電機(jī)驅(qū)動(dòng)原理與電路分析

文章出處:【微信公眾號(hào):電機(jī)控制設(shè)計(jì)加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路分析
    +關(guān)注

    關(guān)注

    62

    文章

    523

    瀏覽量

    99522
  • 電機(jī)驅(qū)動(dòng)

    關(guān)注

    60

    文章

    1311

    瀏覽量

    87834
  • 電源供電
    +關(guān)注

    關(guān)注

    0

    文章

    171

    瀏覽量

    22474

原文標(biāo)題:電源供電以及電機(jī)驅(qū)動(dòng)原理與電路分析

文章出處:【微信號(hào):motorcontrol365,微信公眾號(hào):電機(jī)控制設(shè)計(jì)加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基本電路分析(經(jīng)典學(xué)習(xí)指導(dǎo)系列)

    對(duì)于電工技術(shù)、電氣工程方面的人士是個(gè)很好的借鑒,有助于電路分析。 從直流電阻性電路分析開始,一直講到交流電路。 對(duì)于數(shù)學(xué)基礎(chǔ)方面,使用者不需
    發(fā)表于 05-13 15:29

    開關(guān)電源原理及功能電路詳解

    本帖最后由 噯唱歌de圖圖 于 2025-3-12 13:40 編輯 一、 開關(guān)電源的電路組成:: 開關(guān)電源的主要電路是由輸入電磁干擾濾波器(EMI)、整流濾波電路、功率變換電路
    發(fā)表于 03-11 14:18

    BUCK電路分析

    及不同開關(guān)狀態(tài)下的等效電路圖 周期性的開關(guān)。通過電感中的電流 iL是否連續(xù)取決于開關(guān)頻率、濾波電感和電容的數(shù)值。電感電流 iL 連續(xù)條件下其工作波形如圖 5-6a 所示。電路穩(wěn)定狀態(tài)下的工作分析如下:1
    發(fā)表于 02-26 14:39

    集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢和局限性。 ? 靜態(tài)時(shí)序分析(Static Timin
    的頭像 發(fā)表于 02-19 09:46 ?623次閱讀

    模擬電路分析技巧

    在現(xiàn)代電子技術(shù)中,模擬電路扮演著至關(guān)重要的角色。它們不僅用于信號(hào)放大、濾波和轉(zhuǎn)換,還廣泛應(yīng)用于傳感器接口和功率管理等領(lǐng)域。掌握模擬電路分析技巧對(duì)于電子工程師來說是必不可少的。 1. 理解電路
    的頭像 發(fā)表于 01-24 09:24 ?793次閱讀

    高斯曲線晶體管電路分析

    求解,這個(gè)電路圖該怎么分析,圖中元件的作用是什么???
    發(fā)表于 01-20 15:43

    歐姆定律與電路分析技巧

    歐姆定律是電路分析中的基石,它描述了電流、電壓和電阻之間的基本關(guān)系。在進(jìn)行電路分析時(shí),掌握一些基于歐姆定律的技巧可以幫助我們更有效地理解和解決問題。以下是一些關(guān)于歐姆定律與
    的頭像 發(fā)表于 10-28 15:31 ?1793次閱讀

    放大電路的基本分析方法有哪兩種

    放大電路是電子學(xué)中的基礎(chǔ)組成部分,用于增強(qiáng)信號(hào)的幅度而不改變其基本特性。在電子工程中,放大電路的設(shè)計(jì)和分析是至關(guān)重要的。放大電路的基本分析
    的頭像 發(fā)表于 09-23 10:40 ?1204次閱讀

    時(shí)序邏輯電路故障分析

    時(shí)序邏輯電路的主要故障分析是一個(gè)復(fù)雜而重要的課題,它涉及電路的穩(wěn)定性、可靠性以及整體性能。以下是對(duì)時(shí)序邏輯電路主要故障的全面分析,旨在幫助理
    的頭像 發(fā)表于 08-29 11:13 ?1862次閱讀

    運(yùn)放恒流源電路分析

    恒定電流驅(qū)動(dòng)的場合,如LED激光、電化學(xué)分析、精密測量等領(lǐng)域。本文將從基本原理、反饋機(jī)制、控制元件、反饋網(wǎng)絡(luò)及控制電壓等方面對(duì)運(yùn)放恒流源電路進(jìn)行詳細(xì)分析,并探討其設(shè)計(jì)方法和實(shí)際應(yīng)用。
    的頭像 發(fā)表于 08-28 09:54 ?3970次閱讀

    變壓器t型等效電路參數(shù)的物理意義

    變壓器T型等效電路分析變壓器性能的重要工具,它將變壓器復(fù)雜的電磁關(guān)系簡化為電阻、電抗等基本電路元件的組合。該等效電路中的參數(shù)具有明確的物
    的頭像 發(fā)表于 08-20 16:59 ?9377次閱讀

    回路電流法分析電路是什么的體現(xiàn)

    回路電流法是電路分析中的一種基本方法,它通過在電路中設(shè)置獨(dú)立的電流回路,并根據(jù)基爾霍夫電流定律(KCL)和基爾霍夫電壓定律(KVL)建立方程組,求解電路中的未知電流和電壓。這種方法體現(xiàn)
    的頭像 發(fā)表于 08-07 14:39 ?1412次閱讀

    對(duì)放大電路分析方法介紹

    放大電路是電子技術(shù)中非常重要的組成部分,它廣泛應(yīng)用于信號(hào)處理、通信、測量等領(lǐng)域。對(duì)于放大電路分析,通??梢苑譃橹绷?b class='flag-5'>分析和交流分析兩種情況。
    的頭像 發(fā)表于 08-07 10:08 ?1292次閱讀

    分析組合邏輯電路的設(shè)計(jì)步驟

    和可靠性。 需求分析 需求分析是設(shè)計(jì)組合邏輯電路的第一步,也是最重要的一步。在這個(gè)階段,我們需要明確電路的功能、輸入輸出信號(hào)、性能要求等。需求分析
    的頭像 發(fā)表于 07-30 14:39 ?1698次閱讀

    電路的瞬態(tài)分析和暫態(tài)分析區(qū)別

    在電子電路分析中,瞬態(tài)分析和暫態(tài)分析是兩種重要的分析方法。它們分別用于研究電路在不同時(shí)間尺度上的
    的頭像 發(fā)表于 07-26 09:30 ?3325次閱讀