一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vref偏移對(duì)DDR會(huì)造成什么影響?

電子設(shè)計(jì) ? 來(lái)源:一博科技 ? 作者:劉為霞 ? 2021-04-09 10:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Vref偏移對(duì)DDR會(huì)造成什么影響,其中有比較重要的一個(gè)點(diǎn)就是會(huì)影響setuptime和holdtime,這兩個(gè)參數(shù)和Vref又有什么關(guān)系呢,還有JEDEC中講的derating又是什么東西呢?

setuptime和holdtime對(duì)我們判斷時(shí)序裕量是一個(gè)比較關(guān)鍵的數(shù)值。一般JEDEC里面會(huì)對(duì)于setuptime和holdtime做比較詳細(xì)的描述,如下圖所示,

pIYBAGBvtqSAadalAAEK6EokEt0615.png

從上圖中,我們可以看到幾個(gè)比較關(guān)鍵的點(diǎn),為什么是tIS(base)和tIH(base),還有標(biāo)題中指明for 1V/ns,又指代的什么意思?為什么tIS參考的是VIH/L(ac),而tIH參考的是VIH/L(dc)呢,AC和DC的區(qū)別又是什么?一個(gè)小小的參數(shù)表格,包含的意義卻涉及很多內(nèi)容。

首先,我們計(jì)算建立時(shí)間的margin的時(shí)候,都是由UI/2-建立時(shí)間,實(shí)際上此時(shí)的建立時(shí)間是tIS(total setup time)= tIS(base)+derating, derating是對(duì)建立保持時(shí)間基準(zhǔn)值的修正。對(duì)于tIS的定義,為什么會(huì)需要用到derating這個(gè)參數(shù)呢,這實(shí)際和規(guī)范中tIS(base)的定義方式相關(guān)。如下圖所示,建立時(shí)間等于TDS-ref(在ref處的建立時(shí)間)減去Trise(Vref到VIH AC的時(shí)間)。規(guī)范中的基準(zhǔn)值是預(yù)減去了這個(gè)Trise的,這個(gè)預(yù)減去的值是特定slew rate為1V/ns時(shí)的值,若判斷門(mén)限是AC175,則預(yù)減去175ps。當(dāng)slew rate等于1V/ns時(shí),derating為0,不需要調(diào)整;當(dāng)slew rate大于1V/ns(更快)時(shí),從Vref到Vih(ac)所需的時(shí)間就少,預(yù)減多了,要補(bǔ)回來(lái),所以取值為正;當(dāng)slew rate小于1V/ns(更慢)時(shí)就預(yù)減少了,所以取值為負(fù)。

9-02.jpg

9-03.jpg

至于建立時(shí)間和保持時(shí)間的參考電壓值不一致,主要是因?yàn)锳C和DC的代表的意義不一樣,AC指由高低電平跳變時(shí)需要的參考電壓,DC則指保持所在電平時(shí)的閾值電壓, tIS是以數(shù)據(jù)從前一狀態(tài)變化為當(dāng)前狀態(tài)的時(shí)刻開(kāi)始算起,對(duì)應(yīng)于狀態(tài)變化過(guò)程,要確保電平已變化到規(guī)定電平,所以以更為嚴(yán)格的AC參數(shù)作為參考;tIH描述的是數(shù)據(jù)從穩(wěn)定到狀態(tài)轉(zhuǎn)換的時(shí)間,對(duì)應(yīng)于電平穩(wěn)定的過(guò)程,而電平一旦建立后,發(fā)生狀態(tài)轉(zhuǎn)換的門(mén)限電壓值是參考DC,所以tIH也以DC參數(shù)作為參考。

信號(hào)的波形很多情況都是不完美的,也許有回溝,也許會(huì)有臺(tái)階,如下圖所示,這種情況下,skew rate就不能用下圖所示的nominal line,而應(yīng)該選取tangent line。

9-04.jpg

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    732

    瀏覽量

    66766
  • 波形
    +關(guān)注

    關(guān)注

    3

    文章

    390

    瀏覽量

    32319
  • JEDEC
    +關(guān)注

    關(guān)注

    1

    文章

    37

    瀏覽量

    17711
  • IVREF
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    1516
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    INA849仿真輸出電平不在VREF的靜默電平,有近1V的偏移,是什么原因引起的?

    現(xiàn)用INA849仿真輸出電平不在VREF的靜默電平,有近1V的偏移,是什么原因引起 參考電路及仿真圖如下:
    發(fā)表于 08-05 08:14

    DDR2設(shè)計(jì)原理 DDR2 design

    Analysis Needs– PRBS Support (Custom Stimulus)– Eye diagram AC, DC and Vref Support[hide]DDR2-design.pdf[/hide]
    發(fā)表于 11-19 09:59

    431的VREF 為什么沾錫后 值會(huì)變高??謝謝

    431的VREF 為什么沾錫后 值會(huì)變高??謝謝
    發(fā)表于 01-31 15:05

    走進(jìn)JEDEC,解讀DDR(下)

    作者:一博科技上次的問(wèn)題Vref偏移對(duì)DDR會(huì)造成什么影響,其中有比較重要的一個(gè)點(diǎn)就是會(huì)影響se
    發(fā)表于 10-18 14:10

    無(wú)法設(shè)置屬性VREF

    在我的.xdc文件中,我寫(xiě)了“set_property VREF {Y18 AE16 AD3 W4} [current_design]”來(lái)設(shè)置我的DDR3 DIMM接口的VREF引腳。但在實(shí)施之后
    發(fā)表于 10-30 18:03

    怎么將FPGA vref引腳連接到DDR參考電壓

    嗨, 我使用的是XC6SLX45設(shè)備,其中我接口DDR SDRAM。在上面的FPGA器件中包含4個(gè)Bank。其中每個(gè)bank包含3或4個(gè)VREF引腳。通常在DDR SDRAM連接中,我們必須
    發(fā)表于 05-31 09:57

    OMAPL138 DDR2讀數(shù)據(jù)偏移2個(gè)字節(jié)

    OMAPL138的板子對(duì)DDR進(jìn)行全片寫(xiě),全片讀測(cè)試 ,正常運(yùn)行一段時(shí)間后, DDR2讀出的數(shù)據(jù)跟寫(xiě)入的數(shù)據(jù)偏移兩個(gè)字節(jié)。例如從地址0到地址6寫(xiě)入 01 02 03 04 05 06;讀出地址0到地址4的數(shù)據(jù)為03 04 05
    發(fā)表于 04-21 10:29

    金士頓:DDR2/DDR3價(jià)格可能會(huì)繼續(xù)上漲

    金士頓:DDR2/DDR3價(jià)格可能會(huì)繼續(xù)上漲 據(jù)報(bào)道,存儲(chǔ)大廠金士頓亞太地區(qū)副總裁Scott Chen近日表示,雖然1Gb DDR2/DDR
    發(fā)表于 04-09 09:11 ?849次閱讀

    DDR4偽漏極開(kāi)路驅(qū)動(dòng)器及對(duì)接收器的功耗和Vref電平而言的意義

    本文最初于 DesignCon 大會(huì)上發(fā)表并獲得了最佳論文獎(jiǎng)提名,其中研究了DDR4 的偽漏極開(kāi)路驅(qū)動(dòng)器,以及其使用對(duì)接收器的功耗和 Vref 電平而言的意義。
    的頭像 發(fā)表于 07-26 11:00 ?7399次閱讀
    <b class='flag-5'>DDR</b>4偽漏極開(kāi)路驅(qū)動(dòng)器及對(duì)接收器的功耗和<b class='flag-5'>Vref</b>電平而言的意義

    為什么DDR電源設(shè)計(jì)時(shí)需要VTT電源

    對(duì)于電源電壓,DDR SDRAM系統(tǒng)要求三個(gè)電源,分別為VDDQ、VTT和VREF
    發(fā)表于 03-18 01:13 ?25次下載
    為什么<b class='flag-5'>DDR</b>電源設(shè)計(jì)時(shí)需要VTT電源

    錫膏印刷機(jī)印刷偏移怎么處理?

    的主要原因通常有:1、如果定位點(diǎn)識(shí)別不準(zhǔn)確,會(huì)造成錫膏印刷的偏差。2、由于坐標(biāo)不對(duì),導(dǎo)致錫膏印刷偏移,需要調(diào)整坐標(biāo)位置。3.如果攝像頭碰到PCB導(dǎo)致錫膏印刷偏移,
    的頭像 發(fā)表于 02-28 16:58 ?4705次閱讀
    錫膏印刷機(jī)印刷<b class='flag-5'>偏移</b>怎么處理?

    如何在Advanced IO Wizard(XPHY)中使用XPIO_VREF

    SelectIO架構(gòu)手冊(cè) AM010 描述了如何使用 XPIO_VREF原語(yǔ)來(lái)調(diào)整 Internal Vref
    的頭像 發(fā)表于 07-11 17:25 ?763次閱讀
    如何在Advanced IO Wizard(XPHY)中使用XPIO_<b class='flag-5'>VREF</b>

    75uV輸入偏移電壓會(huì)影響您的電路嗎?

    75uV輸入偏移電壓會(huì)影響您的電路嗎? 引言 偏移電壓是指用于直流電路的放大器或運(yùn)算放大器等器件提供的直流電電壓,通常在電路中會(huì)隨著時(shí)間和環(huán)境的變化而改變,甚至?xí)艿诫娐吩O(shè)計(jì)和組裝的影響。偏移
    的頭像 發(fā)表于 10-30 09:41 ?772次閱讀

    內(nèi)置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩(wěn)壓器TPS7H3301-SP數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《內(nèi)置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩(wěn)壓器TPS7H3301-SP數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 02-29 11:29 ?0次下載
    內(nèi)置<b class='flag-5'>VREF</b>的灌電流/拉電流抗輻射加固型3A <b class='flag-5'>DDR</b>終端穩(wěn)壓器TPS7H3301-SP數(shù)據(jù)表

    內(nèi)置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩(wěn)壓器TPS7H3301-SP數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《內(nèi)置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩(wěn)壓器TPS7H3301-SP數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 04-03 14:40 ?0次下載
    內(nèi)置<b class='flag-5'>VREF</b>的灌電流/拉電流抗輻射加固型3A <b class='flag-5'>DDR</b>終端穩(wěn)壓器TPS7H3301-SP數(shù)據(jù)表