一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一顆芯片的從無到有,從有需求到最終應(yīng)用

旺材芯片 ? 來源:旺材芯片 ? 作者:溫戈 ? 2020-11-04 14:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一顆芯片從無到有,從有需求到最終應(yīng)用,經(jīng)歷的是一個漫長的過程,作為人類科技巔峰之一的芯片,凝聚了人們的智慧,而芯片產(chǎn)業(yè)鏈也是極其復(fù)雜的,在此,我大致把它歸為四個部分(市場需求--芯片設(shè)計--芯片制造--測試封裝),然后再一一的做詳細(xì)介紹。

市場需求

這個無需多講,目前芯片應(yīng)用已經(jīng)滲透到我們生活的方方面面,早晨上班騎的共享單車,到公司刷的IC卡,工作時偷偷地打游戲,手機(jī)卡了還要換更快的手機(jī),可以說IC的市場需求一直都在。

芯片設(shè)計

芯片設(shè)計又可以分為兩部分,芯片前端設(shè)計和芯片后端設(shè)計,整體流程如下圖:

芯片前端設(shè)計前端設(shè)計也就是從輸入需求到輸出網(wǎng)表的過程:主要分為以下六個步驟:

RTL設(shè)計

驗證

靜態(tài)時序分析

覆蓋率

ASIC邏輯綜合

時序分析和驗證時出現(xiàn)的錯誤可能需要反復(fù)重做前面幾步才能解決,是一個多次迭代優(yōu)化的過程。 下面我來仔細(xì)介紹一下這六個步驟。1、RTL設(shè)計在設(shè)計之前我們先要確定芯片的工藝,比如是選擇TSMC還是SMIC,是7nm,還是5nm,而工藝的選擇也是受很多因素的制約(如下圖),而芯片工藝的選擇,就是對這些因素的權(quán)衡。

IC設(shè)計的第一步就是制定Spec,這個步驟就像是在設(shè)計建筑前,要先畫好圖紙一樣,在確定好所有的功能之后在進(jìn)行設(shè)計,這樣才不用再花額外的時間進(jìn)行后續(xù)修改。IC 設(shè)計也需要經(jīng)過類似的步驟,才能確保設(shè)計出來的芯片不會有任何差錯。

由文檔來寫RTL 而用RTL實現(xiàn)的各種功能模塊,來組成一個實現(xiàn)具體功能的IP,SOC芯片最終由SOC integration工程師把各個IP集成到一起。 IP又分為模擬IP和數(shù)字IP,大概可以做如下的分類:

在芯片功能設(shè)計完備后,我們還要做可測性設(shè)計DFT(Design For Test)。 關(guān)于DFT的具體介紹,請直達(dá)以下兩個傳送門: 芯片設(shè)計中,DFT崗位是什么體驗? https://www.zhihu.com/question/401109345/answer/1387028607 https://zhuanlan.zhihu.com/p/159273941

RTL設(shè)計最后要做的就是代碼的設(shè)計規(guī)則檢查。 通過lint, Spyglass等工具,針對電路進(jìn)行設(shè)計規(guī)則檢查,包括代碼編寫風(fēng)格,DFT,命名規(guī)則和電路綜合相關(guān)規(guī)則等。2、驗證驗證是保證芯片功能正確性和完整性最重要的一環(huán)。驗證的工作量也是占整個芯片開發(fā)周期的50%-70%,相應(yīng)的,驗證工程師與設(shè)計工程師的數(shù)量大概在2-3:1。 從驗證的層次可以分位:模塊級驗證,子系統(tǒng)級驗證和系統(tǒng)級驗證。 從驗證的途徑可以分為:模擬(simulation),仿真和形式驗證(formality check)。

3、靜態(tài)時序分析(STA)靜態(tài)時序分析是套用特定的時序模型(timing model),針對特定電路,分析其是否違反designer給定的時序限制(timing constraint)。 目前主流的STA工具是synopsys的Prime Time。

時序分析流程圖 靜態(tài)時序分析的作用:

確定芯片最高工作頻率

通過時序分析可以控制工程的綜合、映射、布局布線等環(huán)節(jié),減少延遲,從而盡可能提高工作頻率。2. 檢查時序約束是否滿足可以通過時序分析來查看目標(biāo)模塊是否滿足約束,如不滿足,可以定位到不滿足約束的部分,并給出具體原因,進(jìn)一步修改程序直至滿足要求。3. 分析時鐘質(zhì)量時鐘存在抖動、偏移、占空比失真等不可避免的缺陷。通過時序分析可以驗證其對目標(biāo)模塊的影響。4、覆蓋率覆蓋率作為一種判斷驗證充分性的手段,已成為驗證工作的主導(dǎo)。 從目標(biāo)上,可以把覆蓋率分為兩類:

代碼覆蓋率

作用:檢查代碼是否冗余,設(shè)計要點是否遍歷完全。 檢查對象:RTL代碼

功能覆蓋率

作用:檢查功能是否遍歷 檢查對象:自定義的container 在設(shè)計完成時,要進(jìn)行代碼覆蓋率充分性的sign-off, 對于覆蓋率未達(dá)到100%的情況,要給出合理的解釋,保證不影響芯片的工能。5、ASIC綜合邏輯綜合的結(jié)果就是把設(shè)計實現(xiàn)的RTL代碼翻譯成門級網(wǎng)表(netlist)的過程。 在做綜合時要設(shè)定約束條件,如電路面積、時序要求等目標(biāo)參數(shù)。 工具:synopsys的Design compiler, 綜合后把網(wǎng)表交給后端。 至此我們前端的工作就結(jié)束啦,看到這里我先給各位看官個贊!

芯片后端設(shè)計后端設(shè)計也就是從輸入網(wǎng)表到輸出GDSII文件的過程:主要分為以下六個步驟:

邏輯綜合

形式驗證

時鐘數(shù)綜合

物理實現(xiàn)

時鐘樹綜合-CTS

寄生參數(shù)提取

版圖物理驗證

1.邏輯綜合在前端最后一步已經(jīng)講過了,在此不做贅述。2. 形式驗證

驗證芯片功能的一致性

不驗證電路本身的正確性

每次電路改變后都需驗證

形式驗證的意義在于保障芯片設(shè)計的一致性,一般在邏輯綜合,布局布線完成后必須做。 工具:synopsys Formality4. 物理實現(xiàn)物理實現(xiàn)可以分為三個部分:布局規(guī)劃 floor plan布局 place布線 route1、布圖規(guī)劃floor plan布圖規(guī)劃是整個后端流程中作重要的一步,但也是彈性最大的一步。因為沒有標(biāo)準(zhǔn)的最佳方案,但又有很多細(xì)節(jié)需要考量。 布局布線的目標(biāo):優(yōu)化芯片的面積,時序收斂,穩(wěn)定,方便走線。 工具:IC compiler,Encounter 布圖規(guī)劃完成效果圖:

2、布局布局即擺放標(biāo)準(zhǔn)單元,I/O pad,宏單元來實現(xiàn)個電路邏輯。 布局目標(biāo):利用率越高越好,總線長越短越好,時序越快越好。 但利用率越高,布線就越困難;總線長越長,時序就越慢。因此要做到以上三個參數(shù)的最佳平衡。 布局完成效果圖:

3、布線布線是指在滿足工藝規(guī)則和布線層數(shù)限制、線寬、線間距限制和各線網(wǎng)可靠絕緣的電性能約束條件下,根據(jù)電路的連接關(guān)系,將各單元和I/O pad用互連線連接起來。

5.時鐘樹綜合——CTS
Clock Tree Synthesis,時鐘樹綜合,簡單點說就是時鐘的布線。 由于時鐘信號在數(shù)字芯片的全局指揮作用,它的分布應(yīng)該是對稱式的連到各個寄存器單元,從而使時鐘從同一個時鐘源到達(dá)各個寄存器時,時鐘延遲差異最小。這也是為什么時鐘信號需要單獨布線的原因。

6. 寄生參數(shù)提取
由于導(dǎo)線本身存在的電阻,相鄰導(dǎo)線之間的互感,耦合電容在芯片內(nèi)部會產(chǎn)生信號噪聲,串?dāng)_和反射。這些效應(yīng)會產(chǎn)生信號完整性問題,導(dǎo)致信號電壓波動和變化,如果嚴(yán)重就會導(dǎo)致信號失真錯誤。提取寄生參數(shù)進(jìn)行再次的分析驗證,分析信號完整性問題是非常重要的。 工具Synopsys的Star-RCXT7.版圖物理驗證這一環(huán)節(jié)是對完成布線的物理版圖進(jìn)行功能和時序上的驗證,大概包含以下方面: LVS(Layout Vs Schematic)驗證:簡單說,就是版圖與邏輯綜合后的門級電路圖的對比驗證; DRC(Design Rule Checking):設(shè)計規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求; ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣規(guī)則違例; 實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進(jìn)步產(chǎn)生的DFM可制造性設(shè)計)問題等。物理版圖以GDSII的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實際的電路。

GDSII效果版圖 最后進(jìn)行封裝和測試,就得到了我們實際看見的芯片。

芯片設(shè)計的流程是紛繁復(fù)雜的,從設(shè)計到流片耗時長(一年甚至更久),流片成本高,一旦發(fā)現(xiàn)問題還要迭代之前的某些過程。

責(zé)任編輯:xj

原文標(biāo)題:一款芯片產(chǎn)品從構(gòu)想到完成是怎樣的過程?

文章出處:【微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52494

    瀏覽量

    440658
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28901

    瀏覽量

    237628
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6123

    瀏覽量

    179341
  • 硅片
    +關(guān)注

    關(guān)注

    13

    文章

    381

    瀏覽量

    35166

原文標(biāo)題:一款芯片產(chǎn)品從構(gòu)想到完成是怎樣的過程?

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    DSP入門精通全集

    這是本循序漸進(jìn)介紹DSP的書籍,DSP的入門知識介紹DPS的硬件,接口,應(yīng)用,DSP的ADC/DAC數(shù)字濾波器處理。本文除了對DS
    發(fā)表于 07-12 14:36

    同步軌道星鏈組網(wǎng)(上):衛(wèi)星通信的世紀(jì)跨越

    1957年前蘇聯(lián)發(fā)射世界第一顆人造衛(wèi)星斯普特尼克1號(Sputnik-1),2014年實現(xiàn)人造衛(wèi)星千(1261)在軌,用了整整57年
    發(fā)表于 05-12 17:41 ?713次閱讀
    <b class='flag-5'>從</b>同步軌道<b class='flag-5'>到</b>星鏈組網(wǎng)(上):衛(wèi)星通信的世紀(jì)跨越

    汽車電子芯片數(shù)量大增: 500 3000 ,錫膏如何撐起可靠性大旗?

    傳統(tǒng)汽車、電動車、智能汽車的芯片用量分別為 500-700 、1600 、3000 以上,芯片類型
    的頭像 發(fā)表于 04-10 19:08 ?850次閱讀
    汽車電子<b class='flag-5'>芯片</b>數(shù)量大增:<b class='flag-5'>從</b> 500 <b class='flag-5'>顆</b><b class='flag-5'>到</b> 3000 <b class='flag-5'>顆</b>,錫膏如何撐起可靠性大旗?

    如何用一顆SOP8芯片實現(xiàn)色溫+亮度精準(zhǔn)控制?

    傳統(tǒng)方案往往需要多個按鍵或復(fù)雜電路才能實現(xiàn)多功能調(diào)節(jié),我們的單鍵雙路觸摸調(diào)光方案,僅需一顆SOP8封裝的芯片,就能實現(xiàn)色溫切換、無級調(diào)光等完整功能。該方案基于高度集成的觸摸調(diào)光IC,通過單觸摸鍵(TP)和雙路PWM輸出(PWM1/PWM2)實現(xiàn)智能控制。核心功能1.色溫控
    的頭像 發(fā)表于 04-10 17:12 ?457次閱讀
    如何用<b class='flag-5'>一顆</b>SOP8<b class='flag-5'>芯片</b>實現(xiàn)色溫+亮度精準(zhǔn)控制?

    USB轉(zhuǎn)UART芯片大全:經(jīng)典創(chuàng)新,總有款適合你!

    USB轉(zhuǎn)UART芯片大全:經(jīng)典創(chuàng)新,總有款適合你!
    的頭像 發(fā)表于 02-19 14:04 ?1488次閱讀

    一顆TXB0104可以進(jìn)行串口電壓轉(zhuǎn)換嗎?

    TXB0104現(xiàn)在有兩對串口 TXD,RXD共4路信號,他們是1.8伏的,需要轉(zhuǎn)成3.3伏的,問用一顆TXB0104可以嗎?
    發(fā)表于 01-21 09:01

    【2024張飛新課】BLDC方波有感、無感電機(jī)驅(qū)動精講篇

    張飛電子BLDC系列2024年全新課程,從無到有手把手教你學(xué)會電機(jī)控制!共約180節(jié)課時,可試看2節(jié)! 購買鏈接:https://t.elecfans.com/c2469.html >
    發(fā)表于 01-15 18:54

    一顆5G的204B接口DA芯片,DA芯片的輸入時鐘大小和輸入數(shù)據(jù)的速率是怎么樣的關(guān)系?

    假設(shè)我用一顆5G的204B接口DA芯片,DA芯片的輸入時鐘大小和輸入數(shù)據(jù)的速率是怎么樣的關(guān)系
    發(fā)表于 12-18 07:43

    一顆射頻開關(guān)的獨白

    轉(zhuǎn)載自——鐘林談芯 一顆射頻開關(guān)成就卓勝微,便催生出一百個卓勝微夢。時代需要榜樣,追夢人在路上。 卓勝微靠著一顆射頻開關(guān)起死回生,靠著一顆射頻開關(guān)成功上市。射頻開關(guān)已經(jīng)不只是代表射頻前端芯片
    的頭像 發(fā)表于 11-14 16:22 ?601次閱讀
    <b class='flag-5'>一顆</b>射頻開關(guān)的獨白

    時鐘芯片綜合測試策略:生成過程關(guān)鍵模塊

    時鐘芯片的測試工作需細(xì)致入微,涵蓋時鐘生成過程芯片內(nèi)部關(guān)鍵模塊的全面評估。其核心功能在于產(chǎn)生穩(wěn)定且準(zhǔn)確的頻率輸出,并能根據(jù)系統(tǒng)需求靈活調(diào)
    的頭像 發(fā)表于 11-04 11:50 ?881次閱讀

    TAS5711,一顆作2.0輸出,一顆作PBTL輸出,共用個I2S_DATA時發(fā)現(xiàn)失真增大,為什么?

    你們晚上好,請指導(dǎo)解決個問題: 問題描述: 兩TAS5711,一顆設(shè)置為2.0輸出:16W*2CH,一顆設(shè)置為PBTL輸出:36W*1CH,共用
    發(fā)表于 10-25 15:59

    Cadence 助力 MaxLinear 將模擬和數(shù)字設(shè)計集成一顆芯片中,持續(xù)保持連接解決方案領(lǐng)域領(lǐng)先地位

    保持領(lǐng)先地位,MaxLinear持續(xù)使用Cadence工具。MaxLinear掌握獨特的優(yōu)勢,能夠在同一顆芯片上集成模擬和數(shù)字設(shè)計。在光學(xué)基礎(chǔ)設(shè)施領(lǐng)域,MaxLi
    的頭像 發(fā)表于 08-31 08:02 ?1022次閱讀
    Cadence 助力 MaxLinear 將模擬和數(shù)字設(shè)計集成<b class='flag-5'>到</b>同<b class='flag-5'>一顆</b><b class='flag-5'>芯片</b>中,持續(xù)保持連接解決方案領(lǐng)域領(lǐng)先地位

    OPA197如果使用多階,用一顆跟隨器提供基準(zhǔn)電壓是否可行?

    目前使用該芯片做濾波器性能,每階使用一顆作為跟隨,一顆來做濾波器。 Q1、如果使用多階,用一顆跟隨器提供基準(zhǔn)電壓是否可行,自測過,覺得不
    發(fā)表于 08-16 15:08

    鈺泰ETA300X主動均衡芯片,一顆可以劫富濟(jì)貧的芯片

    芯片ETA3000一顆芯片發(fā)展成ETA300X系列芯片群,市場認(rèn)可度逐漸提高,成為了電源管理芯片
    的頭像 發(fā)表于 08-14 23:07 ?3683次閱讀
    鈺泰ETA300X主動均衡<b class='flag-5'>芯片</b>,<b class='flag-5'>一顆</b>可以劫富濟(jì)貧的<b class='flag-5'>芯片</b>

    芯片系統(tǒng):SOC如何重塑電子產(chǎn)業(yè)

    SoC是SystemonChip的縮寫,直譯為“芯片級系統(tǒng)”或簡稱“片上系統(tǒng)”。它指的是個產(chǎn)品,即專用目標(biāo)的集成電路,其中包含完整系統(tǒng)并有嵌入軟件的全部內(nèi)容。SoC不僅是
    的頭像 發(fā)表于 08-03 08:28 ?816次閱讀
    <b class='flag-5'>從</b><b class='flag-5'>芯片</b><b class='flag-5'>到</b>系統(tǒng):SOC如何重塑電子產(chǎn)業(yè)