一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于使用單片機(jī)讀取外部電壓ADC阻抗匹配的問(wèn)題

Q4MP_gh_c472c21 ? 來(lái)源:cnblogs ? 作者:cnblogs ? 2020-11-16 15:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

單片機(jī)的基準(zhǔn)電壓一般為3.3V,如果外部信號(hào)超過(guò)了AD測(cè)量范圍,可以采用電阻分壓的方法,但是要注意阻抗匹配問(wèn)題。比如,SMT32的模數(shù)輸入阻抗約為10K,如果外接的分壓電阻無(wú)法遠(yuǎn)小于該阻值,則會(huì)因?yàn)樾盘?hào)源輸出阻抗較大,AD的輸入阻抗較小,從而輸入阻抗對(duì)信號(hào)源信號(hào)的電壓造成分壓,最終導(dǎo)致電壓讀取誤差較大。

因此對(duì)于使用單片機(jī)讀取外部信號(hào)電壓,外接分壓電阻必須選用較小的電阻,或者在對(duì)功耗有要求的情況下,可選用大阻值的電壓分壓后,使用電壓跟隨器進(jìn)行阻抗匹配(電壓跟隨器輸入阻抗可達(dá)到幾兆歐姆,輸出阻抗為幾歐姆甚至更?。?。如果信號(hào)源的輸出阻抗較大,可采用電壓跟隨器匹配后再接電阻分壓。

對(duì)于外置的ADC芯片,在選型時(shí),要留意其類(lèi)型(SAR型、開(kāi)關(guān)電容型、FLASH型、雙積分型、Sigma-Delta型),不同類(lèi)型的ADC芯片輸入阻抗不同——

1、SAR型:這種ADC內(nèi)阻都很大,一般500K以上。即使阻抗小的ADC,阻抗也是固定的。所以即使只要被測(cè)源內(nèi)阻穩(wěn)定,只是相當(dāng)于電阻分壓,可以被校正;

2、開(kāi)關(guān)電容型:如TLC2543之類(lèi),其要求很低的輸入阻抗用于對(duì)內(nèi)部采樣電容快速充電。這時(shí)最好有低阻源,否則會(huì)引起誤差。實(shí)在不行,可以外部并聯(lián)一很大的電容,每次被取樣后,大電容的電壓下降不多。因此并聯(lián)外部大電容后,開(kāi)關(guān)電容輸入可以等效為一個(gè)純阻性阻抗,可以被校正;

3、FLASH型(直接比較型):大多高速ADC都是直接比較型,也稱閃速型(FLASH),一般都是低阻抗的。要求低阻源。對(duì)外表現(xiàn)純阻性,可以和運(yùn)放直接連接;

4、雙積分型:這種類(lèi)型大多輸入阻抗極高,幾乎不用考慮阻抗問(wèn)題;

5、Sigma-Delta型:這是目前精度最高的ADC類(lèi)型,需要重點(diǎn)注意如下問(wèn)題:

測(cè)量范圍問(wèn)題:SigmaDelta型ADC屬于開(kāi)關(guān)電容型輸入,必須有低阻源。所以為了簡(jiǎn)化外部設(shè)計(jì),內(nèi)部大多集成有緩沖器。緩沖器打開(kāi),則對(duì)外呈現(xiàn)高阻,使用方便。但要注意了,緩沖器實(shí)際是個(gè)運(yùn)放。那么必然有上下軌的限制。大多數(shù)緩沖器都是下軌50mV,上軌AVCC-1.5V。在這種應(yīng)用中,共莫輸入范圍大大的縮小,而且不能到測(cè)0V。一定要特別小心!一般用在電橋測(cè)量中,因?yàn)楣材7秶荚?/2VCC附近。不必過(guò)分擔(dān)心緩沖器的零票,通過(guò)內(nèi)部校零寄存器很容易校正的;

輸入端有RC濾波器的問(wèn)題:SigmaDelta型ADC屬于開(kāi)關(guān)電容型輸入,在低阻源上工作良好。但有時(shí)候?yàn)榱艘种乒材;蛞种颇丝固仡l率外的信號(hào),需要在輸入端加RC濾波器,一般DATASHEET上會(huì)給一張最大允許輸入阻抗和C和Gain的關(guān)系表。這時(shí)很奇怪的一個(gè)特性是,C越大,則最大輸入阻抗必須隨之減?。傞_(kāi)始可能很多人不解,其實(shí)只要想一下電容充電特性久很容易明白的。還有一個(gè)折衷的辦法是,把C取很大,遠(yuǎn)大于幾百萬(wàn)倍的采樣電容Cs(一般4~20PF),則輸入等效純電阻,分壓誤差可以用GainOffset寄存器校正。

運(yùn)放千萬(wàn)不能和SigmaDelta型ADC直連:前面說(shuō)過(guò),開(kāi)關(guān)電容輸入電路電路周期用采樣電容從輸入端采樣,每次和運(yùn)放并聯(lián)的時(shí)候,會(huì)呈現(xiàn)低阻,和運(yùn)放輸出阻抗分壓,造成電壓下降,負(fù)反饋立刻開(kāi)始校正,但運(yùn)放壓擺率(SlewRate)有限,不能立刻響應(yīng)。于是造成瞬間電壓跌落,取樣接近完畢時(shí),相當(dāng)于高阻,運(yùn)放輸出電壓上升,但壓擺率使運(yùn)放來(lái)不及校正,結(jié)果是過(guò)沖。而這時(shí)正是最關(guān)鍵的采樣結(jié)束時(shí)刻。所以,運(yùn)放和SD型ADC連接,必須通過(guò)一個(gè)電阻和電容連接(接成低通)。而RC的關(guān)系又必須服從datasheet所述規(guī)則。

差分輸入和雙極性的問(wèn)題:SD型ADC都可以差分輸入,都支持雙極性輸入。但這里的雙極性并不是指可以測(cè)負(fù)壓,而是Vi+ Vi-兩腳之間的電壓。假設(shè)Vi-接AGND,那么負(fù)壓測(cè)量范圍不會(huì)超過(guò)-0.3V。正確的接法是Vi+ Vi- 共模都在-0.3~VCC之間差分輸入。一個(gè)典型的例子是電橋。另一個(gè)例子是Vi-接Vref,Vi+對(duì)Vi-的電壓允許雙極性輸入

責(zé)任編輯:lq


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6067

    文章

    44992

    瀏覽量

    650639
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6709

    瀏覽量

    549275
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5710

    瀏覽量

    118000

原文標(biāo)題:關(guān)于使用單片機(jī)讀取外部電壓ADC阻抗匹配的問(wèn)題

文章出處:【微信號(hào):gh_c472c2199c88,微信公眾號(hào):嵌入式微處理器】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何確保模擬示波器的輸入阻抗匹配?

    輸入阻抗匹配是確保信號(hào)完整性和測(cè)量精度的關(guān)鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據(jù)被測(cè)信號(hào)特性選擇匹配模式。以下是確保匹配的詳細(xì)步驟與注
    發(fā)表于 04-08 15:25

    阻抗匹配怎么設(shè)計(jì)?

    阻抗匹配設(shè)計(jì)有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    Aigtek:功率放大器如何進(jìn)行阻抗匹配

    阻抗匹配是功率放大器設(shè)計(jì)中非常重要的一部分,它涉及到信號(hào)傳輸?shù)男屎凸β实淖畲筝敵?。下面西安安泰將詳?xì)介紹功率放大器的阻抗匹配原理和方法。 阻抗是指電路對(duì)交流信號(hào)的阻礙程度,它由電阻(R)、電感(L
    的頭像 發(fā)表于 03-05 11:02 ?443次閱讀
    Aigtek:功率放大器如何進(jìn)行<b class='flag-5'>阻抗匹配</b>

    如何用單片ADC和DAC去匹配改善電路呢?

    我看了很多貴公司關(guān)于ADC和DAC改善的電路,比如在ADC采樣前加電容電阻,DAC輸出再加些電路什么的。那如果我用一些單片機(jī)或FPGA等片內(nèi)的AD
    發(fā)表于 02-06 08:25

    利用兩個(gè)元件實(shí)現(xiàn) L 型網(wǎng)絡(luò)阻抗匹配

    本文要點(diǎn)L型網(wǎng)絡(luò)阻抗匹配是一個(gè)簡(jiǎn)單的濾波器,由兩個(gè)電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應(yīng)速度緩慢。設(shè)計(jì)人員可以組合多個(gè)L型濾波器,實(shí)現(xiàn)更穩(wěn)健的響應(yīng)以及更高的品質(zhì)因數(shù)。阻抗匹配
    的頭像 發(fā)表于 12-20 18:57 ?1441次閱讀
    利用兩個(gè)元件實(shí)現(xiàn) L 型網(wǎng)絡(luò)<b class='flag-5'>阻抗匹配</b>

    Cadence技術(shù)解讀 天線的阻抗匹配技術(shù)

    本文要點(diǎn) 天線的阻抗匹配技術(shù)旨在確保將最大功率傳輸?shù)教炀€中,從而使天線元件能夠強(qiáng)烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特性阻抗
    的頭像 發(fā)表于 12-16 15:44 ?2174次閱讀
    Cadence技術(shù)解讀 天線的<b class='flag-5'>阻抗匹配</b>技術(shù)

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配嗎?

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配
    發(fā)表于 12-06 06:50

    阻抗匹配計(jì)算和差分走線設(shè)置

    ad,cadense 阻抗匹配計(jì)算和差分走線設(shè)置
    發(fā)表于 10-17 16:59 ?2次下載

    TPA3118和TPA3116的輸入阻抗匹配怎么設(shè)計(jì)?

    想問(wèn)一下如果設(shè)計(jì)這兩款功放IC的功放板的時(shí)候關(guān)于阻抗匹配這一塊怎么設(shè)計(jì)?音頻輸入端用多大的可調(diào)電阻。
    發(fā)表于 10-14 07:26

    阻抗匹配中50歐姆好像是一個(gè)很特殊的值,為什么呢?

    阻抗匹配中50歐姆好像是一個(gè)很特殊的值,為什么呢?各種的阻抗匹配情況是怎樣考慮的?因?yàn)樽罱囊粋€(gè)問(wèn)題對(duì)阻抗匹配的原理開(kāi)始模糊起來(lái),請(qǐng)專家指教。
    發(fā)表于 09-19 07:26

    OPA847與OPA861之間沒(méi)有阻抗匹配,實(shí)際做成電路會(huì)有問(wèn)題嗎?

    下面是我連的一個(gè)電路,先電壓放大,再電壓轉(zhuǎn)電流,OPA847與OPA861之間沒(méi)有阻抗匹配,實(shí)際做成電路會(huì)有問(wèn)題嗎?如果要阻抗匹配,是不是B端之間并聯(lián)一個(gè)50歐電阻,但是這樣會(huì)分壓,
    發(fā)表于 09-09 06:22

    OPA847是不是可以用做電壓跟隨器,實(shí)現(xiàn)1M阻抗匹配?

    手冊(cè)中提到,stable for gains >=12 那么是不是說(shuō)opa847增益要在12db以上?想問(wèn)下是不是可以用做電壓跟隨器,實(shí)現(xiàn)1M阻抗匹配。
    發(fā)表于 08-30 08:49

    請(qǐng)問(wèn)阻抗匹配后反相比例放大器的輸入阻抗是怎么計(jì)算?

    阻抗匹配后反相比例放大器的輸入阻抗是怎么計(jì)算?謝謝!
    發(fā)表于 08-28 08:26

    請(qǐng)問(wèn)為什么阻抗匹配會(huì)損失6dB?

    1、在有的帖子,或資料上看到,運(yùn)放的輸入,輸出進(jìn)行阻抗匹配后會(huì)損失6dB的增益,這是為什么呢? 2、如圖:
    發(fā)表于 08-14 08:18

    AD9854模塊輸出阻抗匹配

    輸出阻抗匹配應(yīng)為50Ω,所以是什么原因造成此現(xiàn)象,請(qǐng)教各位前輩。低頻,示波器阻抗為1MΩ低頻,示波器阻抗為50Ω高頻,示波器阻抗為1MΩ高頻,示波器
    發(fā)表于 07-24 09:34