一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

集成電路設計工程師的薪資未來會是什么樣子

電子工程師 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2020-11-20 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

知乎上有網(wǎng)友提問:當前集成電路設計工程師的薪資是否可持續(xù)?

這個話題應該是我們所有IC人都關心的一個話題了,以下摘錄幾段知乎網(wǎng)友的回答。

先看一下知乎芯片領域大V:溫戈的回答

五年是可持續(xù)的,十年不好說。

芯片行業(yè)進入大眾的視野,也就是從米國禁售芯片給中興,到禁止臺積電為華為代工的這兩年。

芯片處于產(chǎn)品鏈的上游,通常不直接面對個人,所以在以往都是很低調的一個行業(yè)。

如果說芯片過熱了,老規(guī)矩:先問是不是,再問為什么。

真的過熱嗎?我覺得未必。和金融互聯(lián)網(wǎng)比起來,連熱都算不上。而且薪資相比較金融互聯(lián)網(wǎng)也差一截。否則就不會有一大批微電子人轉去了互聯(lián)網(wǎng)和金融了。

IC行業(yè)相對來說門檻比較高,設計驗證基本都是碩士起步,并且畢業(yè)于9所微電子+985工科強校。畢業(yè)拿個二三十萬的薪資真的不高(當然也不低)。

曇花一現(xiàn)肯定不是,國內(nèi)微電子起步較晚,無論是EDA,設計,制造,還是封測,都和國際先進水平有一定的差距。以制造為例,中芯國際第一代14納米FinFET技術于2019年第四季度進入量產(chǎn),代表了中國大陸自主研發(fā)集成電路的最先進水平。而臺積電(當然也是中國的)已經(jīng)是5nm了,基本相差3代,也就差不多5年的時間。

雖然IC隨著摩爾定律的失效,在國外已經(jīng)是夕陽產(chǎn)業(yè),但在國內(nèi)還是有很大的發(fā)展空間,加之國家目前對IC行業(yè)的扶持,至少在5年內(nèi),IC工程師的薪資是可持續(xù)的。十年不好說,也許新技術的出現(xiàn),可能徹底顛覆傳統(tǒng)的硅基芯片,比如碳基芯片,量子芯片等。

但是IC工程師也是要時刻學習的,否則薪資是不可能持續(xù)的。

再看兩位匿名用戶的補充:

匿名用戶1

從國外來看,ic工程師的薪資是沒有互聯(lián)網(wǎng)高的。所以我國IC工程師普遍收入也是符合這個規(guī)律的。

互聯(lián)網(wǎng)和IC相比,細分領域更多,在某個領域內(nèi)老大吃肉,老二吃排骨,老三啃骨頭,老四,老五還是可以活的下去。電商領域,在線教育領域,短視頻領域,大多如此。集成電路領域一般是老大老二吃肉,老三直接喝湯了。CPU領域 IntelAMD ,GPU領域NV和AMD ,FPGA領域 XILINX和ALTETA,DRAM領域,三星鎂光海力士。這些都是高門檻,也是高利潤的來源。

我國一年芯片進口3000億美金,按照國產(chǎn)化2/3的話,是2000億美金,假如國內(nèi)研發(fā)一個和國外性能類似的芯片,出廠價假設為國外同類產(chǎn)品的3/4,就是1500億美金,整個環(huán)節(jié)包括整個產(chǎn)業(yè)上下游,設計制造封裝來分。大公司如海思,展瑞,中芯這些各個領域的前幾名,搶占這個1500億的大部分利潤,那些最近冒出來的小公司,如何在這個夾縫中生存呢,整個行業(yè)可以選擇跳槽的公司又有多少呢?前段時間的新聞,我國半導體企業(yè)已經(jīng)達到一兩萬家,請問沒有補貼之后,這些企業(yè)該怎么辦呢?半導體風吹過,那些破產(chǎn)公司的員工往哪個地方再就業(yè)呢,市場就這么大,不像互聯(lián)網(wǎng)市場至少是萬億美金以上的規(guī)模,能容納的就業(yè)更多。

我也希望物聯(lián)網(wǎng)世界快點爆發(fā),這樣集成電路的市場就更大了,我們這些底層硅農(nóng)也能享受一點時代的紅利。

匿名用戶2

坐標西歐。

給一些這邊的數(shù)據(jù)作為參考。

辦公室?guī)熜执T士畢業(yè)(RF)的時候找工作在歐洲某知名高GDP國家拿了3000歐/月設計崗的offer。(師兄希望你不上知乎,要是被你活捉了我請你吃中餐賠罪)

組里PhD(mixed signal)中途quit去歐洲某國高通,據(jù)說拿了稅前4000歐的設計崗。

西歐某知名半導體研發(fā)機構:碩士畢業(yè)2300歐,博士畢業(yè)2900歐一月。

老板合伙開的公司:碩博差不多,稅前一年四萬歐(偏analog)。

個人感覺國內(nèi)熱度過去之后,可能fabless會有一波大魚吃小魚,小魚吃蝦米,類似崗位起薪最后能和西歐持平。

責任編輯:xj

原文標題:當前集成電路設計工程師的薪資是否可持續(xù)?

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5422

    文章

    12025

    瀏覽量

    368118
  • 電路設計
    +關注

    關注

    6705

    文章

    2536

    瀏覽量

    214411
  • 工程師
    +關注

    關注

    59

    文章

    1589

    瀏覽量

    69422

原文標題:當前集成電路設計工程師的薪資是否可持續(xù)?

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    EMC電路設計工程師必備的EMC基礎

    EMC電路設計工程師必備的EMC基礎
    發(fā)表于 07-07 10:24 ?0次下載

    工程師分享的模電設計經(jīng)驗

    模擬電路的設計是工程師們最頭疼,但也是最致命的設計部分。盡管目前數(shù)字電路、大規(guī)模集成電路的發(fā)展非常迅猛,但是模擬電路的設計仍是不可避免的,有
    的頭像 發(fā)表于 05-29 09:38 ?107次閱讀

    電子工程師必看!EMC設計難題一站式破解

    遇到過這些困擾? ? 高頻噪聲干擾導致設備誤動作? ? 模塊集成后EMC測試反復不達標? ? 電路板布局總讓EMI/EMS性能拖后腿? ? 新器件微細化帶來的EMC風險難以評估? 作為電子電路設計工程師, EMC合規(guī)與性能優(yōu)化
    的頭像 發(fā)表于 05-07 21:06 ?1269次閱讀

    基于運算放大器和模擬集成電路電路設計(第3版)

    內(nèi)容介紹: 本文全面闡述以運算放大器和模擬集成電路為主要器件構成的電路原理、設計方法和實際應用。電路設計以實際器件為背景,對實現(xiàn)中的許多實際問題尤為關注。全書共分13章,包含三大部分。第一部分(第
    發(fā)表于 04-16 14:34

    法動科技EMOptimizer解決模擬/射頻集成電路設計難題

    一直困擾模擬/射頻集成電路工程師多年的痛點,被業(yè)界首款基于人工智能(AI)技術的模擬/射頻電路快速設計優(yōu)化軟件EMOptimizer革命性地改變和突破!
    的頭像 發(fā)表于 04-08 14:07 ?655次閱讀
    法動科技EMOptimizer解決模擬/射頻<b class='flag-5'>集成電路設計</b>難題

    跟著華為學硬件電路設計,華為全套硬件電路設計學習資料都在這里了!

    硬件設計,三分經(jīng)驗,七分勤奮,要想要搞硬件設計,不能閉門造車,需要站在巨人的肩膀上才行,要想做好一名硬件工程師,就需學習大牛工程師電路設計經(jīng)驗,因為這些經(jīng)驗都是從無數(shù)的失敗開發(fā)經(jīng)歷中獲得的,成功
    發(fā)表于 03-25 13:59

    淺談集成電路設計中的標準單元

    本文介紹了集成電路設計中Standard Cell(標準單元)的概念、作用、優(yōu)勢和設計方法等。
    的頭像 發(fā)表于 03-12 15:19 ?609次閱讀

    推薦資料!硬件系統(tǒng)工程師寶典,工程師必備寶典

    硬件系統(tǒng)工程師寶典從實際電路設計入手,對硬件系統(tǒng)開發(fā)流程中的需求分析、概要設計、硬件開發(fā)平臺搭建、原理圖的詳細設計、PCB的詳細設計進行綜合論述;對電路設計中的信號完整性(SI)、電源完整性(PI
    發(fā)表于 03-05 11:15

    嵌入式軟件工程師就業(yè)好不好?

    、智能醫(yī)療設備等,都離不開嵌入式軟件的支持。預計2025年,物聯(lián)網(wǎng)設備的數(shù)量將呈爆發(fā)式增長,這將為嵌入式軟件開發(fā)工程師帶來大量的就業(yè)機會。 薪資待遇具有競爭力 由于嵌入式軟件開發(fā)工程師的技術門檻較高
    發(fā)表于 02-20 10:19

    新思科技攜手深圳大學推動集成電路設計領域發(fā)展

    在當今快速發(fā)展的科技時代,數(shù)字集成電路設計作為推動人工智能(AI)、5G通信和物聯(lián)網(wǎng)等先進技術的核心力量,正扮演著越來越重要的角色。為了幫助未來工程師們更好地掌握這一領域的專業(yè)知識和技術,2024
    的頭像 發(fā)表于 01-22 17:28 ?571次閱讀

    電子工程師電路設計經(jīng)驗分享

    本文分享了電子工程師電路設計方面的豐富經(jīng)驗,包括項目開發(fā)步驟、電路設計核心思想、元器件選擇與優(yōu)化等內(nèi)容,旨在幫助初學者快速提升電路設計能力。
    的頭像 發(fā)表于 01-21 15:13 ?666次閱讀

    電子工程師的經(jīng)驗分享

    電子工程師在實際工作中積累了豐富的經(jīng)驗,這些經(jīng)驗對于新手工程師和電子專業(yè)的學生具有重要的參考價值。 一、電路設計經(jīng)驗 電路設計核心思想 電路設計
    的頭像 發(fā)表于 01-14 10:14 ?581次閱讀

    需要電路設計工程師,有償

    生產(chǎn)設備自動化的電路設計,有實物以及介紹。 需要設計電氣原理框架圖,以及電路設計
    發(fā)表于 01-02 14:15

    ASIC集成電路設計流程

    ASIC(Application Specific Integrated Circuit)即專用集成電路,是指應特定用戶要求和特定電子系統(tǒng)的需要而設計、制造的集成電路。ASIC集成電路設計流程可以
    的頭像 發(fā)表于 11-20 14:59 ?2000次閱讀