一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

開源的RISC-V處理器多核并行能力已超過x86

我快閉嘴 ? 來源:愛集微 ? 作者:JZ ? 2020-12-10 09:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

開源RISC-V正朝著自己的方向越發(fā)越強大,它對其他架構的處理器也造成了不少的威脅。RISC-V不僅能實現(xiàn)5GHz的超高頻率,而且日前其多核并行能力也已經(jīng)超過了x86。

RISC-V峰會將在12月8到10日舉行,這幾天有不少公司都公布了自己基于RISC-V指令集的新產(chǎn)品,比如希捷發(fā)布的硬盤主控芯片。當中Esperanto公司宣布已經(jīng)實現(xiàn)了1000多核RISC-V內核集成在單芯片上。

Esperanto公司是一家初創(chuàng)企業(yè),這次峰會上推出自研的ET-SoC-1處理器主要面向大規(guī)模機器學習應用。

據(jù)了解,該處理器單芯片便已經(jīng)集成了1000多RISC-V內核,其內部有2種64位通用核心。一個名為ET-Maxion,2018年的RISC-V峰會上就展示過了,這是一種高性能核心,采用了超標量亂序執(zhí)行內核設計。另外一種核心名為ET-Minion,是低功耗核心,使用的是精簡、順序執(zhí)行多線程內核,并集成了大量的矢量/張量協(xié)處理單元,用于加速機器學習。

除了先進的內核架構,ET-SoC-1處理器還支持目前的各種軟件堆棧,支持RISC-V神經(jīng)網(wǎng)絡編譯器,及業(yè)界標準的框架,比如PyTorch,ONNX和Glow,接口使用的也是標準的PCIe總線,與現(xiàn)有系統(tǒng)兼容。

按照Esperanto公司給出的消息,其表示根據(jù)Esperanto公司的說法,ET-SoC-1處理器能夠提供多倍于x86、GPU、FPGA解決方案的性能,使得數(shù)據(jù)中心的性能密度達到了前所未有的水平。
責任編輯:tzh

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19885

    瀏覽量

    235086
  • 芯片
    +關注

    關注

    459

    文章

    52481

    瀏覽量

    440620
  • RISC-V
    +關注

    關注

    46

    文章

    2562

    瀏覽量

    48785
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    直播預約 |開源芯片系列講座第28期:高性能RISC-V處理器芯片

    鷺島論壇開源芯片系列講座第28期「高性能RISC-V處理器芯片」7月30日(周三)20:00精彩開播期待與您云相聚,共襄學術盛宴!|直播信息報告題目高性能RISC-V
    的頭像 發(fā)表于 07-14 17:34 ?296次閱讀
    直播預約 |<b class='flag-5'>開源</b>芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>處理器</b>芯片

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統(tǒng)領域,RISC-V架構正以開源、靈活和高性價比的優(yōu)勢快速崛起。HPM5E31IGN作為先楫半導體的一款單核32位
    發(fā)表于 05-29 09:23

    RISC-V可能顛覆半導體行業(yè)格局的5種方式

    處理器行業(yè)。RISC-V在半導體行業(yè)有何不同?RISC-V(精簡指令集計算–V)在幾個關鍵方面與其他指令集(如x86、ARM和MIPS)不同
    的頭像 發(fā)表于 02-05 17:03 ?9次閱讀
    <b class='flag-5'>RISC-V</b>可能顛覆半導體行業(yè)格局的5種方式

    關于RISC-V芯片的應用學習總結

    電子、醫(yī)療設備等領域,對處理器的可靠性、實時性和低功耗有較高要求。RISC-V芯片通過提供豐富的外設接口和高效的指令集,滿足了嵌入式系統(tǒng)的多樣化需求。同時,其開源特性降低了開發(fā)成本,加速了產(chǎn)品上市時間
    發(fā)表于 01-29 08:38

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領導廠商,也是
    的頭像 發(fā)表于 12-26 10:54 ?952次閱讀

    RISC-V架構及MRS開發(fā)環(huán)境回顧

    。RISC-V是一種特定指令集架構。RISC-V指令集類似于INTEL的X86、ARM指令集,是一個被CPU讀取到內存后,指導計算機運行的指令集合。使用該指令集的CPU,能執(zhí)行指令集中規(guī)定的所有基本指令。按該套
    發(fā)表于 12-16 23:08

    Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數(shù)據(jù)分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內核的領先供貨商、RISC-V創(chuàng)始會員Andes晶心科技,宣布Rivos已獲得
    的頭像 發(fā)表于 12-04 10:37 ?727次閱讀

    RISC-V能否復制Linux 的成功?》

    設計的開放標準。正如Swift所指出的那樣,RISC-V不同于過去指令集之間的派別之爭,而是表示創(chuàng)新能力和選擇自由。隨著RISC-V的迅速發(fā)展,圍繞RISC-V
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    指令集架構,為學生和研究人員提供一個更加友好和易于理解的指令集,以便他們更好地學習和研究計算機處理器的設計和開發(fā)。 RISC-V與ARM、X86指令集架構的區(qū)別 RISC-V與ARM
    發(fā)表于 11-16 16:14

    多核RISC-V處理器供應商超??萍既χС諶T-Thread Smart,共同賦能“大芯片”生態(tài)

    物聯(lián)網(wǎng)和嵌入式系統(tǒng)領域的快速發(fā)展,推動了對高性能、低功耗處理器的需求。而在這個背景下,RISC-V架構憑借其開源、靈活、高效的優(yōu)勢,正迅速成為推動芯片產(chǎn)業(yè)升級的關鍵力量。超??萍迹ㄉ虾#┯邢薰?/div>
    的頭像 發(fā)表于 10-10 08:08 ?989次閱讀
    <b class='flag-5'>多核</b><b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>供應商超??萍既χС諶T-Thread Smart,共同賦能“大芯片”生態(tài)

    risc-v在人工智能圖像處理應用前景分析

    長時間運行或電池供電的設備尤為重要。 高性能 : 盡管RISC-V架構以低功耗著稱,但其高性能也不容忽視。通過優(yōu)化指令集和處理器設計,RISC-V可以在處理復雜的人工智能圖像
    發(fā)表于 09-28 11:00

    X86架構處理器有哪些優(yōu)點和缺點

    X86架構處理器作為計算機領域的重要組成部分,具有多個顯著的優(yōu)點和一定的缺點。以下是對X86架構處理器優(yōu)缺點的詳細分析。
    的頭像 發(fā)表于 08-22 11:25 ?4772次閱讀

    risc-v的發(fā)展歷史

    了基于RISC-V指令集的服務處理器,安謀科技也推出了RISC-V MCU等產(chǎn)品。 學術界與開源社區(qū):
    發(fā)表于 07-29 17:20

    RISC-V適合什么樣的應用場景

    和低功耗的需求。 可擴展性:RISC-V的模塊化設計使得其能夠輕松擴展到多核處理器,滿足數(shù)據(jù)中心和云計算領域對大規(guī)模并行計算的需求。 6. 教育和研究 開放性和協(xié)作性:
    發(fā)表于 07-29 17:16

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標是成為一個通用的指令集架構(ISA):①、它要能適應包括從最袖珍的嵌入式控制,到最快的高性能計算機等各種規(guī)模的處理器。②、它應該能兼容各種
    發(fā)表于 07-27 15:05