一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA數(shù)字門電路的實(shí)現(xiàn)

璟琰乀 ? 來源:硬禾學(xué)堂 ? 作者:硬禾學(xué)堂 ? 2020-12-18 11:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

學(xué)習(xí)電子工程的過程中離不開大量的實(shí)驗(yàn)和動(dòng)手練習(xí),就如同開車一樣,學(xué)習(xí)理論數(shù)載,如果從來沒有打幾把方向盤,踩幾腳油門然后再被教練緊急剎車幾次,仍然不會(huì)開車。正所謂,看別人做一百次,不如自己練一次。

1

電路原理

數(shù)字電路中,門電路是最基本的構(gòu)成單位,可以說,任何復(fù)雜的數(shù)字電路系統(tǒng)都可以通過我們耳熟能詳?shù)呐c門,非門,或門,與非門,異或門等等組合實(shí)現(xiàn)。

對(duì)于各種門電路的邏輯特征,想必大家都掌握得爐火純青,腦海里可以毫無壓力地隨時(shí)浮現(xiàn)著各種0和1的組合。

然而,搭建一個(gè)門電路實(shí)驗(yàn)卻并不容易!我們以下面的與非門電路為例。

BJ77Fb.png

圖1 與非門電路

表1 與非門真值表

傳說中,如果想做一個(gè)與非門的數(shù)字電路實(shí)驗(yàn),可以通過以下兩種方法:

熱愛模電的朋友們可以通過MOS管+面包板+電源+跳線以及若干小時(shí)的反復(fù)調(diào)試。

土豪朋友們對(duì)此不屑一顧,直接拍幾千塊買一臺(tái)數(shù)字電路實(shí)驗(yàn)儀。

當(dāng)然,既沒有那么熱愛模電,也沒有那么多軟妹紙的朋友門仍然有更合適的辦法,那就是通過邏輯芯片。比如大家熟悉的7400系列的邏輯芯片,只需要接上電源,再配上開關(guān),LED等器件,就可以通過實(shí)驗(yàn)方式對(duì)與非門的邏輯和電氣特性進(jìn)行直觀地學(xué)習(xí),比如采用7400 Quad2的與非門邏輯芯片。

uqMniu.png

圖2 與非門邏輯芯片

因?yàn)槲覀円^察實(shí)驗(yàn)現(xiàn)象,因此需要配上開關(guān)和LED燈,使得實(shí)驗(yàn)可以可視化。當(dāng)然,作為習(xí)慣了課上學(xué)習(xí)1+1=2,考試見到

的后浪,肯定不能滿足于這個(gè)簡(jiǎn)單的實(shí)驗(yàn)。現(xiàn)在,在上一個(gè)練習(xí)的基礎(chǔ)上,我們來嘗試構(gòu)建以下門電路組合。

圖3 組合門電路

嵌入式專欄

2

門電路實(shí)現(xiàn)

以下是某位同學(xué)獨(dú)特的實(shí)現(xiàn)方式:

圖4

雖然我們還通過軟件仿真的方式構(gòu)建上述電路并觀察波形,然而和電路上進(jìn)行實(shí)打?qū)嵉牟僮飨啾冉K究是有質(zhì)的差別。畢竟靠著模擬飛車駕齡20年資歷上路還是要被警察叔叔帶走的。

不難看出,畫門電路容易,對(duì)門電路進(jìn)行實(shí)驗(yàn)很難,對(duì)各式各樣奇葩組合的門電路進(jìn)行實(shí)驗(yàn)更是難上加難。然而這一切在FPGA面前都只是談笑風(fēng)生。

FPGA,英文全稱Field Programmable Gate Array,是一種可以通過某百科或搜索引擎查找到并且看了之后不明覺厲的東西。在此,我們主要介紹一下FPGA的部分特點(diǎn),以及如何使其與數(shù)字電路實(shí)驗(yàn)進(jìn)行結(jié)合。

首先問大家一個(gè)問題:我們?cè)谟?jì)算3x7=21或者5x8=40的時(shí)候,有誰是通過最原始的乘法原理推導(dǎo)并計(jì)算出來的,如果有,請(qǐng)?jiān)诘撞苛粞圆@得所有人的膜拜。相信大部分人都可以在半秒內(nèi)給出準(zhǔn)確答案,為什么?因?yàn)槲覀兌急尺^九九乘法表,只要是在這個(gè)范圍內(nèi)的任意乘法我們的大腦都可以瞬間對(duì)應(yīng)出計(jì)算結(jié)果。相信大家對(duì)當(dāng)年的112=121,122=144,132=169…等等還歷歷在目。

之所以我們可以在一定范圍內(nèi)進(jìn)行準(zhǔn)確和快速的計(jì)算,是因?yàn)槲覀兊拇竽X里儲(chǔ)存了一個(gè)擁有大量數(shù)據(jù)的查找表,在一定范圍內(nèi)的輸入數(shù)據(jù)我們都可以迅速在表中找到對(duì)應(yīng)答案。其實(shí),F(xiàn)PGA的運(yùn)算處理方式就類似于我們的大腦。它擁有一個(gè)可以儲(chǔ)存大量數(shù)據(jù)的查找表,只要我們通過程序定義出輸入與輸出之間的邏輯關(guān)系,F(xiàn)PGA就可以按照該邏輯關(guān)系自行對(duì)其內(nèi)部結(jié)構(gòu)進(jìn)行重新定義,直白地說,就是我們可以隨時(shí)給FPGA進(jìn)行洗腦,而后者可以永遠(yuǎn)不計(jì)回報(bào),心甘情愿地被洗腦。

接下來我們就快速展示一下如何通過FPGA展示圖3所示的門電路。既然要對(duì)FPGA進(jìn)行洗腦,肯定需要語(yǔ)言。在這里我們采用簡(jiǎn)單通俗的Verilog語(yǔ)言,通過描述門電路的方式,以16行代碼輕松在FPGA上搭建上述門電路。

module custblock ( input wire A, //定義輸入A input wire B, //定義輸入B input wire C, //定義輸入C input wire D, //定義輸入D output wire Y1, //定義輸出Y1 output wire Y2 //定義輸出Y2 ); wire s1,s2,s3; //定義中間變量 nand (s1,A,B); //(輸出,輸入,輸入) or (s2,C,D); // 調(diào)用基本門電路 xnor (Y1,s1,C); and (s3,C,s2); xor (Y2,C,s3); endmodule

將上述代碼導(dǎo)入FPGA之后,就等于在FPGA上構(gòu)建出了一個(gè)模塊,輸入端分別是A,B,C,D,輸出端分別是Y2,Y1,且內(nèi)部結(jié)構(gòu)和圖3中所示的功能完全一樣。

圖5

不過,對(duì)于實(shí)驗(yàn)來說,僅僅在FPGA上搭建出該門電路模塊還是不夠的,我們還需要允許實(shí)驗(yàn)者對(duì)該電路進(jìn)行調(diào)試并觀察現(xiàn)象,因此還需要有相應(yīng)的可操作/觀察元件與FPGA配合使用。接下來就是我們備受歡迎的小腳丫FPGA登場(chǎng)的時(shí)候了。

圖6 小腳丫FPGA核心板

從示意圖中可以看出,小腳丫FPGA帶有多個(gè)板載外設(shè),如開關(guān),LED和數(shù)碼管等,可以對(duì)絕大部分?jǐn)?shù)字電路進(jìn)行生動(dòng)的實(shí)驗(yàn)操作。小腳丫配有USB下載器,可以通過一根USB線實(shí)現(xiàn)供電和程序下載。板上的36個(gè)多功能I/O接口可以進(jìn)行項(xiàng)目擴(kuò)展,且封裝采用DIP40尺寸,因此可以與面包板完美結(jié)合。

以下是通過我們小腳丫FPGA對(duì)該電路進(jìn)行的實(shí)驗(yàn)。我們采用板載的4個(gè)撥碼開關(guān)和2個(gè)LED(低電平亮)分別作為模塊的4路輸入和2路輸出,并且通過調(diào)節(jié)輸入來觀察輸出結(jié)果。上下兩圖分別所對(duì)應(yīng)的輸入分別為:0001和0101,我們也觀察到了在兩種情況下的LED狀態(tài)。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618639
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6027

    瀏覽量

    175088
  • 核心板
    +關(guān)注

    關(guān)注

    5

    文章

    1164

    瀏覽量

    30896
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    實(shí)用電子電路設(shè)計(jì)(全6本)——數(shù)字邏輯電路的ASIC設(shè)計(jì)

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁(yè)搜索下載哦~ 本文以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯
    發(fā)表于 05-15 15:22

    用表達(dá)式畫Coms電路,最近二周有比賽第一次接觸Cmos,主要用與或非門電路

    用與或非門電路繪畫,通過表達(dá)式,來繪畫cmos門電路
    發(fā)表于 12-04 16:02

    基于FPGA實(shí)現(xiàn)FIR數(shù)字濾波器

    。隨著現(xiàn)代數(shù)字通信系統(tǒng)對(duì)于高精度、高處理速度的需求,越來越多的研究轉(zhuǎn)向采用FPGA實(shí)現(xiàn)FIR濾波器。而對(duì)于FIR濾波器要充分考慮其資源與運(yùn)行速度的合理優(yōu)化,各種不同的FIR濾波結(jié)構(gòu)各具優(yōu)缺點(diǎn),在了解各種結(jié)構(gòu)優(yōu)缺點(diǎn)后才能更好地選
    的頭像 發(fā)表于 11-05 16:26 ?1798次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>實(shí)現(xiàn)</b>FIR<b class='flag-5'>數(shù)字</b>濾波器

    門電路的輸入端電阻模式怎么設(shè)置電平狀態(tài)

    門電路的輸入端電阻模式設(shè)置電平狀態(tài)的方法主要取決于非門電路的類型(如TTL、CMOS等)以及具體的設(shè)計(jì)需求。以下是一些一般性的指導(dǎo)原則:
    的頭像 發(fā)表于 10-01 17:43 ?1090次閱讀

    cmos和非門電路的輸入端電阻模式是什么

    CMOS和非門電路的輸入端電阻模式涉及多個(gè)方面,包括電阻的作用、連接方式以及如何影響電路性能。以下是對(duì)CMOS和非門電路輸入端電阻模式的詳細(xì)分析:
    的頭像 發(fā)表于 10-01 17:30 ?1932次閱讀

    采用門電路實(shí)現(xiàn)485芯片的功能的

    采用門電路實(shí)現(xiàn)485芯片的功能的
    發(fā)表于 09-06 22:37

    ttl門電路什么直接接電源或接地

    TTL(Transistor-Transistor Logic)門電路是一種使用雙極性晶體管(主要是PNP和NPN對(duì))作為開關(guān)元件的邏輯電路。在TTL門電路中,直接接電源(VCC)或接地(GND)到
    的頭像 發(fā)表于 08-11 11:06 ?2793次閱讀

    TTL門電路的基本概念、工作原理及特性參數(shù)

    TTL(晶體管-晶體管邏輯)門電路數(shù)字電子學(xué)中的一種基本組件,廣泛應(yīng)用于計(jì)算機(jī)、通信和其他數(shù)字系統(tǒng)中。TTL門電路的工作原理基于晶體管的開關(guān)特性,通過控制輸入信號(hào)的邏輯關(guān)系來
    的頭像 發(fā)表于 08-11 11:03 ?1w次閱讀

    三態(tài)門電路的輸出有哪三種狀態(tài)

    三態(tài)門電路是一種特殊的數(shù)字邏輯電路,其輸出可以有三種狀態(tài):高電平、低電平和高阻抗?fàn)顟B(tài)。這種電路數(shù)字系統(tǒng)中有著廣泛的應(yīng)用,如數(shù)據(jù)總線、地址總
    的頭像 發(fā)表于 07-30 15:17 ?8511次閱讀

    輸入電流幾乎為零的門電路特點(diǎn)

    門電路的基本概念 門電路數(shù)字邏輯電路中的基本組成部分,它們通過邏輯運(yùn)算實(shí)現(xiàn)對(duì)輸入信號(hào)的處理。常見的門電
    的頭像 發(fā)表于 07-30 15:15 ?1211次閱讀

    普通門電路的輸出端能否連在一起

    討論門電路輸出端能否連在一起之前,我們首先需要了解門電路的基本概念。門電路數(shù)字電路中的基本邏輯單元,用于實(shí)現(xiàn)基本的邏輯運(yùn)算,如與(AND)
    的頭像 發(fā)表于 07-30 15:13 ?1821次閱讀

    哪種門電路的輸出端可以并聯(lián)使用

    門電路數(shù)字邏輯電路的基本組成部分,它們用于實(shí)現(xiàn)基本的邏輯運(yùn)算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。在數(shù)字電路設(shè)計(jì)中
    的頭像 發(fā)表于 07-30 15:11 ?2258次閱讀

    TTL門電路和CMOS有什么特點(diǎn)及區(qū)別

    基于雙極型晶體管的數(shù)字邏輯電路,其工作原理是利用晶體管的開關(guān)特性來實(shí)現(xiàn)邏輯運(yùn)算。在TTL門電路中,輸入信號(hào)通過晶體管的基極-發(fā)射極結(jié)進(jìn)行放大,然后通過集電極-發(fā)射極結(jié)進(jìn)行開關(guān)控制,最終
    的頭像 發(fā)表于 07-30 14:54 ?4867次閱讀

    怎么判斷cmos門電路的輸出狀態(tài)

    CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)是一種廣泛使用的集成電路技術(shù),它利用了兩種類型的晶體管:N型和P型。CMOS門電路數(shù)字邏輯電路的基本構(gòu)建塊,包括CMOS與門、或門、非門、異或門等。要
    的頭像 發(fā)表于 07-30 14:52 ?2631次閱讀

    cmos門電路多余輸入端的處理方法

    一、引言 CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)門電路是現(xiàn)代數(shù)字電子系統(tǒng)中廣泛使用的關(guān)鍵組件。它們以其低功耗、高噪聲容限和易于集成等優(yōu)點(diǎn)而著稱。然而,在設(shè)計(jì)CMOS門電路時(shí),經(jīng)常會(huì)遇到多余的輸入端
    的頭像 發(fā)表于 07-30 14:50 ?6120次閱讀