一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電5nm SRAM技術(shù)細(xì)節(jié)

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-12-24 15:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

長期以來,技術(shù)領(lǐng)先一直是臺積電成功的關(guān)鍵。臺積電5nm工藝擁有世界上最小的SRAM單元(0.021平方微米),除開創(chuàng)性的器件工藝,例如高遷移率溝道(HMC),極紫外(EUV)圖形化的應(yīng)用外(可在此高級節(jié)點上實現(xiàn)更高的良率和更短的生產(chǎn)周期),他們還持續(xù)精進其寫入輔助(write assist)電路的設(shè)計細(xì)節(jié)以實現(xiàn)這一革命性的工藝技術(shù)。

半導(dǎo)體技術(shù)的發(fā)展一直由應(yīng)用領(lǐng)域推動,如圖1所示,當(dāng)下的在高性能計算(HPC),人工智能AI)和5G通信,都要求在有限的功耗下實現(xiàn)最高性能。

圖1.半導(dǎo)體技術(shù)應(yīng)用的演進。

臺積電在IEDM 2019上發(fā)布了其5nm工藝,他們在5nm工藝中使用了十幾張極紫外(EUV)掩模,每張EUV代替三個或多個浸沒掩模以及采用高遷移率溝道(HMC)的以獲得更高性能。其5nm工藝自2019年4月起投入風(fēng)險量產(chǎn),并于2020年第一季度實現(xiàn)全面量產(chǎn)。

Jonathan Chang等人在ISSCC 2020上展示了用于開發(fā)高性能SRAM單元和陣列的技術(shù)方案。

FinFET晶體管尺寸的量化一直是主要挑戰(zhàn),并迫使高密度6T SRAM單元中的所有晶體管僅能使用一個Fin。通過設(shè)計工藝協(xié)同優(yōu)化(DTCO)對設(shè)計進行了優(yōu)化,以提供高性能和高密度以及高產(chǎn)量和可靠性。圖2展示了2011年至2019年的SRAM單元面積的微縮歷程。

圖2.展示了2011年至2019年的SRAM單元面積微縮歷程。

但值得注意的是,2017年至2019年的SRAM單元面積縮小速度遠(yuǎn)慢于2011年至2017年的速度,這表明SRAM單元的微縮速度沒有跟上邏輯區(qū)域的部分。在IEDM 2019上,5nm工藝的邏輯密度提高了1.84倍,而SRAM密度僅提高了1.35倍。臺積電利用飛行位線(FBL,F(xiàn)lying Bit Line)架構(gòu)進一步減少了面積,從而節(jié)省了5%的面積。5nm SRAM 單元的版圖示意圖如圖3所示。

圖3.高密度6T SRAM單元的版圖。

為了降低功耗,一種關(guān)鍵方法是降低SRAM陣列的最小工作電壓Vmin。5nm工藝中增加的隨機閾值電壓變化限制了Vmin,進而限制了功耗的降低。SRAM電壓減小趨勢如圖4所示,其中藍(lán)線表示沒有寫輔助的Vmin,紅線表示有寫輔助的Vmin,顯示了每一代寫輔助的巨大好處??梢钥闯觯瑥?nm到5nm的Vmin幾乎沒有改善,表明必須通過改善寫入輔助電路來進一步降低功耗。本文主要介紹兩種寫輔助方,以實現(xiàn)較低的Vmin工作電壓:負(fù)位線(NBL,Negative Bit Line)和降低單元VDD(LCV,Lower Cell VDD)。

圖4.沒有寫輔助(藍(lán)線)和有寫輔助(紅線)的SRAM工作電壓隨節(jié)點變化圖。

SRAM單元示意圖如圖5所示,顯示了PU與傳輸門晶體管PG之間在寫入操作期間的競爭。采用較強的PU晶體管可以獲得較高的讀取穩(wěn)定性,但會顯著降低寫入容限,并導(dǎo)致寫入Vmin問題。

圖5. SRAM單元示意圖,顯示了PU和PG 之間在寫入過程中的競爭。

改善寫入Vmin的第一種方法是降低寫入期間的位線電壓,稱為負(fù)位線電壓(NBL)。這種方法業(yè)界已經(jīng)使用了幾年,使用MOS電容器在位線上產(chǎn)生負(fù)偏置信號,但是這種寫輔助電路會導(dǎo)致芯片面積增大。此外,固定數(shù)量的MOS電容會在短BL配置中引起過高的NBL電平,并可能導(dǎo)致短位線上的動態(tài)功耗過大,如圖6所示。

圖6.固定數(shù)量的MOS電容會在短BL配置中引起過高的NBL電平,并可能導(dǎo)致過高的動態(tài)功耗,金屬電容器NBL可以避免該問題。

通過基于SRAM陣列上方金屬線的耦合金屬電容器方案,可以避免過壓和MOS電容器面積問題。為避免補償過量,可以使用SRAM陣列位線長度來調(diào)節(jié)金屬電容器的長度,從而節(jié)省動態(tài)功耗。此外,還可以調(diào)節(jié)NBL電平,以補償遠(yuǎn)側(cè)存儲單元上的由于字線IR下降引起的寫入能力的損失。

圖7中的NBL使能信號(NBLEN)驅(qū)動金屬電容器C1的一側(cè)為負(fù),該電容在虛擬電容C1處耦合一個負(fù)偏置信號。然后接地節(jié)點NVSS,通過寫驅(qū)動器WD和列多路復(fù)用器連到選定的位線。

圖7. NBLEN將可配置的金屬電容器C1 耦合到NVSS。

圖8顯示了具有不同位線配置的NBL耦合電平,表明可配置金屬電容器C1可以隨位線長度調(diào)節(jié),從而可以減輕具有不同位線長度的耦合NBL電平的變化。

圖8.具有不同位線配置的NBL耦合電平。

寫入輔助的第二種方法是降低單元VDD(LCV)。LCV的常規(guī)技術(shù)需要強偏置或有源分壓器才能在寫操作期間調(diào)整列式存儲單元的電源電壓,但是這些技術(shù)在整個工作時間內(nèi)會消耗大量的有功功率。脈沖下拉(PP,Pluse Pull-down)和電荷共享(CS,Charge Sharing)技術(shù)是兩種替代解決方案,但PP難以精確計時。因此,如圖9所示,臺積電提出了使用陣列頂部的金屬線作為電荷共享電容器來實現(xiàn)CS方案。

圖9.使用SRAM陣列頂部的CS金屬走線實現(xiàn)LCV的電荷共享,以實現(xiàn)寫輔助。

審核編輯:符乾江
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5755

    瀏覽量

    169852
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1360

    瀏覽量

    105785
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    2nm良率超 90%!蘋果等巨頭搶單

    當(dāng)行業(yè)還在熱議3nm工藝量產(chǎn)進展時,已經(jīng)悄悄把2nm技術(shù)推到了關(guān)鍵門檻!據(jù)《經(jīng)濟日報》報道
    的頭像 發(fā)表于 06-04 15:20 ?383次閱讀

    4nm芯片量產(chǎn)

    率和質(zhì)量可媲美臺灣產(chǎn)區(qū)。 此外;還將在亞利桑那州二廠生產(chǎn)領(lǐng)先全球的2納米制程技術(shù),預(yù)計生產(chǎn)時間是2028年。
    的頭像 發(fā)表于 01-13 15:18 ?958次閱讀

    消息稱3nm、5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調(diào)整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm等先進制程
    的頭像 發(fā)表于 01-03 10:35 ?665次閱讀

    設(shè)立2nm試產(chǎn)線

    設(shè)立2nm試產(chǎn)線 已開始在新竹寶山晶圓廠
    的頭像 發(fā)表于 01-02 15:50 ?894次閱讀

    2025年起調(diào)整工藝定價策略

    近日,據(jù)臺灣媒體報道,隨著AI領(lǐng)域?qū)ο冗M制程與封裝產(chǎn)能的需求日益旺盛,計劃從2025年1月起,針對其3nm、5nm以及先進的CoWoS
    的頭像 發(fā)表于 12-31 14:40 ?793次閱讀

    2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)揭曉了其備受期待的2納米(N2)制程技術(shù)的詳細(xì)規(guī)格。 據(jù)
    的頭像 發(fā)表于 12-19 10:28 ?780次閱讀

    2納米制程技術(shù)細(xì)節(jié)公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)揭示了其備受期待的2納米(N2)制程技術(shù)的詳盡信息。 據(jù)悉,相較于前代制程
    的頭像 發(fā)表于 12-18 10:35 ?800次閱讀

    分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    來源:IEEE 在本月早些時候于IEEE國際電子器件會議(IEDM)上公布了其N2(2nm級)制程的更多細(xì)節(jié)。該新一代工藝節(jié)點承諾實現(xiàn)
    的頭像 發(fā)表于 12-16 09:57 ?829次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 2<b class='flag-5'>nm</b> 工藝深入<b class='flag-5'>細(xì)節(jié)</b>:功耗降低 35% 或性能提升15%!

    產(chǎn)能爆棚:3nm5nm工藝供不應(yīng)求

    近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,的3
    的頭像 發(fā)表于 11-14 14:20 ?955次閱讀

    AI芯片驅(qū)動Q3財報亮眼!3nm5nm營收飆漲,毛利率高達(dá)57.8%

    10月17日,召開第三季度法說會,受惠 AI 需求持續(xù)強勁下,Q3營收達(dá)到235億美
    的頭像 發(fā)表于 10-18 10:36 ?6489次閱讀
    AI芯片驅(qū)動<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>Q3財報亮眼!3<b class='flag-5'>nm</b>和<b class='flag-5'>5nm</b>營收飆漲,毛利率高達(dá)57.8%

    消息稱AMD將成為美國廠5nm第二大客戶

    據(jù)業(yè)界最新消息,AMD即將成為電位于美國亞利桑那州菲尼克斯附近的Fab 21工廠的第二大知名客戶,該工廠已經(jīng)開始試產(chǎn)包括N5、N5P、N4、N4P及N4X在內(nèi)的一系列
    的頭像 發(fā)表于 10-08 15:37 ?586次閱讀

    3nm制程需求激增,全年營收預(yù)期上調(diào)

    近期迎來3nm制程技術(shù)的出貨高潮,預(yù)示著其在半導(dǎo)體制造領(lǐng)域的領(lǐng)先地位進一步鞏固。隨著蘋果iPhone 16系列新機發(fā)布,預(yù)計搭載的A1
    的頭像 發(fā)表于 09-10 16:56 ?970次閱讀

    3nm/5nm工藝前三季度營收破萬億新臺幣

    據(jù)媒DigiTimes最新報告,在2024年前三季度的業(yè)績表現(xiàn)強勁,僅憑其先進的3nm5nm
    的頭像 發(fā)表于 08-28 15:55 ?793次閱讀

    美國廠4年未生產(chǎn)一顆芯片

    年,計劃引入5nm、4nm工藝。 《紐約時報》分析認(rèn)為工作態(tài)度與生活模式上的文化差異而導(dǎo)致的文化沖突是的一項嚴(yán)峻挑戰(zhàn);主要表現(xiàn)為工作時
    的頭像 發(fā)表于 08-14 15:27 ?1342次閱讀

    谷歌Tensor G5芯片轉(zhuǎn)投3nm與InFO封裝

    近日,業(yè)界傳出重大消息,谷歌手機的自研芯片Tensor G5計劃轉(zhuǎn)投的3nm制程,并引入
    的頭像 發(fā)表于 08-06 09:20 ?971次閱讀