GAL(Generic Array Logic, GAL,通用數(shù)組邏輯)以PAL(可編程數(shù)組邏輯,PLD的一種)為基礎,此是由萊迪思半導體公司所發(fā)明,GAL的特性與PAL相同,不過PAL的電路配置、配置只能進行一次的程序刻錄,不能再有第二次,而GAL則可反復對電路配置、配置進行刻錄、清除、再刻錄、再清除。
這種可重復刻錄的特性,讓GAL在研發(fā)過程時的試制階段(prototyping stage)特別好用,一旦在邏輯電路的設計上發(fā)現(xiàn)有任何程序錯誤,若是用GAL就能以重新刻錄的方式來修正錯誤。 此外,GAL也可以用PAL的刻錄器來進行刻錄及再刻錄。 還有PEEL(Programmable Electrically Erasable Logic),與GAL類似,PEEL由International CMOS Technology公司提出。 CPLD
PAL、GAL僅適合用在約數(shù)百個邏輯門所構(gòu)成的小型電路,若要實現(xiàn)更大的電路,則適合用CPLD(Complex PLD,復雜型PLD),一顆CPLD內(nèi)等于包含了數(shù)顆的PAL,各PAL(邏輯區(qū)塊)間的互接連線也可以進行程序性的規(guī)劃、刻錄,運用這種多合一(All-In-One)的集成作法,使一顆CPLD就能實現(xiàn)數(shù)千個,甚至數(shù)十萬個邏輯門才能構(gòu)成的電路。 有些CPLD可以用PAL的刻錄器來進行刻錄,但這種刻錄方式對經(jīng)常有數(shù)百只接腳的CPLD來說并不方便。
另一種刻錄方式是CPLD已焊于印刷電路板上,之后透過額外的臨時外接,或原有線路的內(nèi)接,使CPLD與個人電腦間能獲取連線,由個人電腦以串列或并行方式將新的刻錄資料發(fā)送到CPLD上,而CPLD內(nèi)部也具有解碼電路能對接收到的資料進行還原解析,之后再進行重新的刻錄,以此方式讓CPLD內(nèi)的程序獲得更新。 FPGA
FPGA(Field Programmable Gate Array,F(xiàn)PGA),場式可編程閘數(shù)組或現(xiàn)場可編程閘數(shù)組,是以閘數(shù)組(Gate Array)技術為基礎所發(fā)展成的一種PLD。 FPGA運用一種邏輯門式的網(wǎng)格(Grid),這種網(wǎng)格與普通的「閘數(shù)組」相類似,網(wǎng)格可以在FPGA芯片出廠后才進行配置配置的程序性規(guī)劃。 FPGA通常也可以在焊接后再進行程序刻錄、變更的工作,這某種程度上與大型的CPLD相似。
絕大多數(shù)的FPGA,其內(nèi)部的程序配置配置是易失性的,所以在設備重新獲得電力后,就必須將配置配置內(nèi)容重新加載(re-load)到FPGA中,或者期望改變FPGA內(nèi)的配置配置時,也必須進行重新加載的動作。 FPGA與CPLD都很適合用在特殊、特定的工作上,這是以此類芯片的技術本質(zhì)來做為合適性的考量,然而有時在以經(jīng)濟性為主的權衡評估下也適合使用FPGA、CPLD,或者有時也會以工程師的個人偏好與經(jīng)驗來決定。
責任編輯:xj
原文標題:三類主要的可編程邏輯器件
文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
-
FPGA
+關注
關注
1645文章
22050瀏覽量
618510 -
pal
+關注
關注
1文章
43瀏覽量
27591 -
gal
+關注
關注
0文章
24瀏覽量
20547 -
可編程邏輯器件
+關注
關注
5文章
145瀏覽量
30633
原文標題:三類主要的可編程邏輯器件
文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
可編程電子負載的原理及主要應用

如何優(yōu)化 CPLD 性能
CPLD 優(yōu)勢與劣勢分析
可編程交流負載標準
愛普生(EPSON) 常規(guī)可編程晶振

PLC可編程控制器的簡介
德州儀器可編程邏輯器件解決方案

德州儀器推出全新可編程邏輯產(chǎn)品系列
德州儀器 (TI) 全新可編程邏輯產(chǎn)品系列助力工程師在數(shù)分鐘內(nèi)完成從概念到原型設計的整個過程

用TMAG5328電阻器和電壓可編程霍爾效應開關實現(xiàn)可編程性和診斷

評論