一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

時序電路到底是什么

Wildesbeast ? 來源:網絡整理 ? 作者:佚名 ? 2021-01-09 11:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

什么是時序電路?

「組合電路」是根據當前輸入信號的組合來決定輸出電平的電路。換言之,就是現在的輸出不會被過去的輸入所左右,也可以說成是,過去的輸入狀態(tài)對現在的輸出狀態(tài)沒有影響的電路。

這次講解的「時序電路」和「組合電路」不同?!笗r序電路」的輸出不僅受現在輸入狀態(tài)的影響,還要受過去輸入狀態(tài)的影響。

那么,如何才能將過去的輸入狀態(tài)反映到現在的輸出上呢?「時序電路」到底需要些什么呢?人類總是根據過去的經驗,決定現在的行動,這時我們需要的就是—記憶。同樣,「時序電路」也需要這樣的功能。這種能夠實現人類記憶功能的元器件就是觸發(fā)器。

按結構和功能,觸發(fā)器可以分為RS型、JK型、D型和T型。在這里,我們只講解比較有代表性的類型,RS型和D型。

觸發(fā)器就象一個蹺蹺板

觸發(fā)器的工作方式與日本的“起坐親子游戲”很象。日本的“起坐親子游戲”,指的就是公園里的蹺蹺板。想起蹺蹺板,就能想象出RS觸發(fā)器的工作原理

0e23da6c84f04d9e8eaf2ad9b0cccbac.png

圖1:RS觸發(fā)器的電路圖

圖2就是一個蹺蹺板。這個蹺蹺板有些生銹,即使沒有人坐,也不能恢復水平狀態(tài)。請記住它保持傾斜的樣子。假設:

蹺蹺板的兩端是輸出Q和Q#。

左右的2個人是R君和S君,表示輸入。坐上蹺蹺板表示邏輯高H狀態(tài),沒有在蹺蹺板上表示邏輯低L狀態(tài)。 (每次只允許一個人坐,兩人不能同時坐。)

130e741fe0f244c3b8dcdb5ff744ebd3.jpeg

圖2:蹺蹺板的初始狀態(tài)(Q=L、Q#=H、R=L、S=L)

當S君坐上蹺蹺板(S=H)時,輸出Q就變?yōu)镠(Q#變成L)(圖3 )

09b99e3985754dea923338036ccef14f.jpeg

圖3:S君坐在蹺蹺板上的狀態(tài)(Q=H、Q#=L、R=L、S=H)

即使S君下來了,蹺蹺板也不會改變動作(S=L),Q#還是L,不改變(圖4)

d589192e849247358cd1ca69f40cf9f8.jpeg

圖4:S君從蹺蹺板上下來的狀態(tài)(Q=H、Q#=L、R=L、S=L)

當R君坐上蹺蹺板時,Q變成L(Q#變成H)。當R君從蹺蹺板上下來時,也會保持L狀態(tài)。從這個過程來看,我們是不是可以說蹺蹺板記住了以前坐過它的人呢。

用真值表表示RS觸發(fā)器的工作過程的話,就象圖5所示一樣。表中Q0和Q0#表示的是輸入變化以前的輸出。

34341bdeb0714af2b9df029a5d95d8e2.png

圖5:RS觸發(fā)器的真值表

RS觸發(fā)器是最簡單的觸發(fā)器。主要用于防止機械式開關的誤操作。

時鐘變化記憶的D觸發(fā)器

D觸發(fā)器是在時鐘信號(CK)的上升沿(信號從L→H的變化)或下降沿(信號從H→L的變化)時,保持輸入信號狀態(tài),改變輸出信號的觸發(fā)器。

35314ae085b6448197a799f3bc6ca7dd.jpeg

圖6:D觸發(fā)器

ad2d184a79dd496d9a9aff9407de4601.png

Q0:輸入變化前的輸出

x:H或L都可以

↑:L向H的轉移

圖7:D觸發(fā)器的真值表

現在,我們用蹺蹺板來說明D觸發(fā)器的工作原理。蹺蹺板的初始狀態(tài)如圖8所示。D君坐上蹺蹺板表示輸入為H,從蹺蹺板上下來表示輸入為L。蹺蹺板的另一邊,放一個比D君輕的重物。另外,這個蹺蹺板與一般的蹺蹺板不同,只有在時鐘CK上升沿時,才改變蹺起的方向。

b98ce253a68a41c4b3374234407bf00e.jpeg

圖8:D觸發(fā)器的初始狀態(tài) (CK=L、D=H、Q=L、Q#=H)

看著圖8,你不覺得有些奇怪嗎?D君坐在蹺蹺板上,卻沒有變化。按理說,由于D君比重物重,D君(Q#)應該降下來,才對。為什么蹺蹺板沒有發(fā)生變化呢,這是因為CK還保持L狀態(tài)。當CK變?yōu)镠(CK上升)時,蹺蹺板就蹺起來了,D君就下降了(圖9)。

abc12df965464809a6197371a87a3239.jpeg

圖9:D觸發(fā)器的CK處于上升狀態(tài)(D=H、Q=H、Q#=L)

然后,CK就穩(wěn)定在H狀態(tài)。這時,不管D君是從蹺蹺板上下來,還是再坐上去,蹺蹺板都不動。只要不在CK的上升狀態(tài),蹺蹺板就一直保持以前的狀態(tài)。

這種動作的觸發(fā)器被稱為D觸發(fā)器,具有在時鐘上升瞬間,保持(記憶)輸入狀態(tài)的功能,是一種時鐘同步時序電路。D觸發(fā)器是時序電路的基本元件,用途廣泛。D觸發(fā)器的多級組合,可以做成移位寄存器、分頻電路等。也可用于CPU內部的寄存器等。

SRAM是觸發(fā)器構成的嗎?

觸發(fā)器可以記憶H或L,1位的信息。大量排列觸發(fā)器,并使之具有可選擇性后,就可以構成SRAM。由于SRAM的輸入輸出速度比DRAM和閃存的訪問速度高得多,所以,常用作CPU的緩存和寄存器。

盡管我們這樣說,實際上CPU中內置的存儲器或寄存器并非使用的是RS觸發(fā)器這樣的邏輯門。由于使用邏輯門,會使電路規(guī)模變大,所以,一般使用4到6個FET,再經過優(yōu)化,構成存儲器的1位(圖A)。

fd08b22ecd624a74a94f0b445f0300df.jpeg

圖A:SRAM的基本電路

時鐘同步電路的必要性

我們分兩次,「組合電路」和「時序電路」,對邏輯電路的基礎進行了講解。實際上,在設計邏輯電路時,有很多應該注意的事項。其中特別重要的就是關于時鐘同步電路的注意事項。

在「組合電路」中,微小的信號傳輸遲延,都有可能造成輸出毛刺。盡管毛刺是一個極其短暫的信號,但也可以引起邏輯電路的誤動作。為了回避這個問題,就要使用時鐘同步電路。

c195e538ec9046d2a98262363a34acd7.jpeg

圖10:時鐘同步電路的思路

圖10給出了時鐘同步電路的概要。如圖所示,其構造是在FF(觸發(fā)器)之間夾著「組合電路」。毛刺是「組合電路」在輸出穩(wěn)定之前,輸出的短暫信號。因此,在「組合電路」輸出穩(wěn)定以后,再改變時鐘,用觸發(fā)器保持這個輸出,就可以回避這種誤動作了。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11080

    瀏覽量

    217114
  • 時序電路
    +關注

    關注

    1

    文章

    114

    瀏覽量

    21949
  • 觸發(fā)器
    +關注

    關注

    14

    文章

    2039

    瀏覽量

    62146
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    數字電路時序電路

    在《數字電路之如雷貫耳的“邏輯電路”》、《數字電路之數字集成電路IC》之后,本文是數字電路入門3,將帶來「
    發(fā)表于 08-01 10:58 ?1.9w次閱讀
    數字<b class='flag-5'>電路</b>之<b class='flag-5'>時序電路</b>

    時序電路的分析與設計方法

    邏輯電路分為組合邏輯電路時序邏輯電路。第四章已經學習了組合邏輯電路的分析與設計的方法,這一章我們來學習
    發(fā)表于 08-23 10:28

    什么是時序電路?

    什么是時序電路?時序電路核心部件觸發(fā)器的工作原理
    發(fā)表于 03-04 06:32

    PLD練習2(時序電路)

    PLD練習2(時序電路)
    發(fā)表于 05-26 00:14 ?20次下載

    基于粒子群算法的同步時序電路初始化

    摘要:針對同步時序電路的初始化問題,提出了一種新的實現方法。當時序電路中有未確定狀態(tài)的觸發(fā)器時,就不能順利完成該電路的測試生成,因此初始化是時序電路測試生成中
    發(fā)表于 05-13 09:36 ?6次下載

    基于量子進化算法的時序電路測試生成

    本文介紹將量子進化算法應用在時序電路測試生成的研究結果。結合時序電路的特點,本文將量子計算中的量子位和疊加態(tài)的概念引入傳統的測試生成算法中,建立了時序電路的量
    發(fā)表于 08-03 15:29 ?0次下載

    同步時序電路

    同步時序電路 4.2.1 同步時序電路的結構和代數法描述
    發(fā)表于 01-12 13:31 ?5613次閱讀
    同步<b class='flag-5'>時序電路</b>

    什么是時序電路

    什么是時序電路 任意時刻的穩(wěn)定輸出,不僅與該時刻的輸入有關,而且還
    發(fā)表于 01-12 13:23 ?8717次閱讀
    什么是<b class='flag-5'>時序電路</b>

    組合電路時序電路的講解

    組合電路時序電路是計算機原理的基礎課,組合電路描述的是單一的函數功能,函數輸出只與當前的函數輸入相關;時序電路則引入了時間維度,時序電路
    的頭像 發(fā)表于 09-25 09:50 ?2.6w次閱讀

    時序電路基本介紹

    組合邏輯和時序邏輯電路是數字系統設計的奠基石,其中組合電路包括多路復用器、解復用器、編碼器、解碼器等,而時序電路包括鎖存器、觸發(fā)器、計數器、寄存器等。 在本文中,小編簡單介紹關于
    的頭像 發(fā)表于 09-12 16:44 ?1w次閱讀
    <b class='flag-5'>時序電路</b>基本介紹

    什么是時序電路?

    那么,如何才能將過去的輸入狀態(tài)反映到現在的輸出上呢?「時序電路到底需要些什么呢?人類總是根據過去的經驗,決定現在的行動,這時我們需要的就是—記憶。同樣,「時序電路」也需要這樣的功能。這種能夠實現人類記憶功能的元器件就是觸發(fā)器。
    的頭像 發(fā)表于 03-24 10:48 ?1540次閱讀
    什么是<b class='flag-5'>時序電路</b>?

    什么是同步時序電路和異步時序電路,同步和異步電路的區(qū)別?

    同步和異步時序電路都是使用反饋來產生下一代輸出的時序電路。根據這種反饋的類型,可以區(qū)分這兩種電路。時序電路的輸出取決于當前和過去的輸入。時序電路
    的頭像 發(fā)表于 03-25 17:29 ?2.8w次閱讀
    什么是同步<b class='flag-5'>時序電路</b>和異步<b class='flag-5'>時序電路</b>,同步和異步<b class='flag-5'>電路</b>的區(qū)別?

    時序電路包括兩種類型 時序電路必然存在狀態(tài)循環(huán)對不對

    時序電路是由觸發(fā)器等時序元件組成的數字電路,用于處理時序信號,實現時序邏輯功能。根據時序元件的類
    的頭像 發(fā)表于 02-06 11:22 ?2310次閱讀

    時序電路的分類 時序電路的基本單元電路有哪些

    時序電路是一種能夠按照特定的順序進行操作的電路。它以時鐘信號為基準,根據輸入信號的狀態(tài)和過去的狀態(tài)來確定輸出信號的狀態(tài)。時序電路廣泛應用于計算機、通信系統、數字信號處理等領域。根據不同的分類標準
    的頭像 發(fā)表于 02-06 11:25 ?3604次閱讀

    時序電路基本原理是什么 時序電路由什么組成

    時序電路基本原理是指電路中的輸出信號與輸入信號的時間相關性。簡單來說,就是電路的輸出信號要依賴于其輸入信號的順序和時間間隔。 時序電路由時鐘信號、觸發(fā)器和組合邏輯
    的頭像 發(fā)表于 02-06 11:30 ?2727次閱讀