一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計到底難在哪里?

旺材芯片 ? 來源:新思科技 ? 作者:新思科技 ? 2021-01-12 14:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片作為現(xiàn)代電子產(chǎn)品的核心部件,一直充當(dāng)著“大腦”的位置,其技術(shù)含量和資金極度密集,生產(chǎn)線動輒數(shù)十億上百億美金。

芯片制造的完整過程包括:芯片設(shè)計、晶圓制造、封裝、測試等幾個主要環(huán)節(jié),其中每個環(huán)節(jié)都是技術(shù)和科技的體現(xiàn)。

對于芯片來說設(shè)計和工藝同樣復(fù)雜,八十年代EDA技術(shù)誕生——芯片自動化設(shè)計,使得芯片設(shè)計以及超大規(guī)模集成電路的難度大為降低,工程師只需將芯片的功能用芯片設(shè)計語言描述并輸入電腦,再由EDA工具軟件將語言編譯成邏輯電路,然后再進行調(diào)試即可,正如編輯文檔需要微軟的office,圖片編輯需要photoshop一樣,芯片開發(fā)者利用EDA軟件平臺來進行電路設(shè)計、性能分析到生成芯片電路版圖?,F(xiàn)在的一塊芯片有上百億個晶體管,不依靠EDA工具,高端芯片設(shè)計根本無從下手。你細品,這么浩瀚的工程怎么能靠手動完成呢?

重點是盡管有了EDA也并不代表芯片設(shè)計這件事很容易,芯片設(shè)計仍然是一個集高精尖于一體的復(fù)雜系統(tǒng)工程。

9eb8f804-543d-11eb-8b86-12bb97331649.jpg

不管是IDM還是fabless,共同的特點是以芯片設(shè)計為產(chǎn)業(yè)的核心。舉個栗子,2018年AMD處理器改由臺積電代工,制程為7nm,英特爾的處理器制程還是14nm,但性能照樣壓制了AMD,說明芯片設(shè)計也是非常關(guān)鍵的鴨。

設(shè)計一款芯片,開發(fā)者先要明確需求,確定芯片“規(guī)范”,定義諸如指令集、功能、輸入輸出管腳、性能與功耗等關(guān)鍵信息,將電路劃分成多個小模塊,清晰地描述出對每個模塊的要求。

然后由“前端”開發(fā)者根據(jù)每個模塊功能設(shè)計出“電路”,運用計算機語言建立模型并驗證其功能準確無誤?!昂蠖恕遍_發(fā)者則要根據(jù)電路設(shè)計出“版圖”,將數(shù)以億計的電路按其連接關(guān)系,有規(guī)律地翻印到一個硅片上。

至此,芯片設(shè)計才算完成。如此復(fù)雜的設(shè)計,不能有任何缺陷,否則無法修補,必須從頭再來。如果重新設(shè)計加工,一般至少需要一年時間,再投入上千萬美元的經(jīng)費,有時候甚至需要上億。

敲黑板,戴眼鏡,既然大家普遍對芯片制造的難度有一定的了解,那這篇文章希望可以讓大家對芯片設(shè)計的難度也有共同的認知。

1

第一關(guān),難在架構(gòu)設(shè)計

芯片設(shè)計,環(huán)節(jié)眾多,每個環(huán)節(jié)都面臨很多挑戰(zhàn)。以相對較為簡單的數(shù)字集成電路設(shè)計為例設(shè)計多采用自頂向下設(shè)計方式,層層分解后包括:

需求定義:結(jié)合外部環(huán)境分析、供應(yīng)鏈資源、公司自身定位等信息,提出對新一代產(chǎn)品的需求,并進一步考慮產(chǎn)品作用、功能、所需線板數(shù)量、使用集成電路類型等,精準定義產(chǎn)品需求。這一環(huán)節(jié)的難度在于對市場、技術(shù)的未來趨勢準確判斷和對設(shè)計人員、制造工廠等自身和產(chǎn)業(yè)鏈情況、能力的充分了解。

功能實現(xiàn):描述芯片需要實現(xiàn)的目標,通常用硬件描述語言編寫。這一環(huán)節(jié)的難度在于對芯片整體可以達到的性能、功能的把握,既要充分滿足目標,又不能超過自身的能力上限。

結(jié)構(gòu)設(shè)計:根據(jù)芯片的特點,將其劃分成接口清晰、相互關(guān)系明確、功能相對獨立的子模塊。這一環(huán)節(jié)難度在于對芯片結(jié)構(gòu)的熟悉,是否能用盡可能少的模塊和盡可能低的標準達到要求。

邏輯綜合:開發(fā)者將硬件描述語言轉(zhuǎn)換成邏輯電路圖。這一環(huán)節(jié)難度在于需要保證代碼的可綜合、清晰簡潔、可讀性,有時還要考慮模塊的復(fù)用性。

物理實現(xiàn):將邏輯電路轉(zhuǎn)換成為有物理連接的電路圖。這一環(huán)節(jié)難度在于如何根據(jù)制程,使用盡可能少的元件和連線完成從RTL描述到綜合庫單元之間的映射,得到一個在面積和時序上滿足需求的門級網(wǎng)表,并使內(nèi)部互不干擾。

物理版圖:以 GDSII 的文件格式交給晶圓廠,在硅片上做出實際的電路,再進行封裝和測試,得到物理芯片。

必須說明的是,芯片設(shè)計時,需要考慮許多變量,例如信號干擾、發(fā)熱分布等,而芯片的物理特性,如磁場、信號干擾,在不同制程下有很大不同,沒有數(shù)學(xué)公式可以直接計算,也沒有可套用的經(jīng)驗數(shù)據(jù)直接填入,只能依靠EDA工具一步一步設(shè)計,一步步模擬,不斷取舍。每一次模擬之后,如果效果不理想,就要重新設(shè)計一次,對團隊的智慧、精力、耐心都是極大考驗。

2

第二關(guān),難在驗證

芯片驗證目標是在芯片制造之前,通過檢查、仿真、原型平臺等手段反復(fù)迭代驗證,提前發(fā)現(xiàn)系統(tǒng)軟硬件功能錯誤、優(yōu)化性能和功耗,使設(shè)計精準、可靠,且符合最初規(guī)劃的芯片規(guī)格。

它不是在設(shè)計完成后再進行的工序,而是貫穿在設(shè)計的每一個環(huán)節(jié)中的重復(fù)性行為,可細分為系統(tǒng)級驗證、硬件邏輯功能驗證、混合信號驗證、軟件功能驗證、物理層驗證、時序驗證等。

驗證很難,首先在驗證只能證偽,需要反復(fù)考慮可能遇到的問題,以及使用形式化驗證等手段來保證正確的概率,非常考驗設(shè)計人員的經(jīng)驗和智慧。

其次在驗證的方法必須盡可能高效?,F(xiàn)在的芯片集成了微處理器、模擬IP核、數(shù)字IP核和存儲器(或片外存儲控制接口),驗證復(fù)雜度指數(shù)級增長。如何快速、準確、完備、易調(diào)試地完成日益復(fù)雜的驗證,進入流片階段,是每個芯片設(shè)計人員最大的挑戰(zhàn)。

最后在驗證工具本身。以常見的FPGA硬件仿真驗證為例,90年代FPGA驗證最多可支持200萬門,每門的費用為1美元。如今單位價格雖然大幅下降,隨著芯片的復(fù)雜程度指數(shù)級增長,驗證的門數(shù)也上升到以千萬和億為計算的規(guī)模,總體費用更加驚人。

9f451370-543d-11eb-8b86-12bb97331649.png

此外,F(xiàn)PGA本身也是芯片設(shè)計的一種?,F(xiàn)在大型設(shè)計(大于2千萬等效ASIC門)需要用多塊FPGA互聯(lián)進行驗證,F(xiàn)PGA的設(shè)計面對RTL邏輯的分割、多片F(xiàn)PGA之間的互聯(lián)拓撲結(jié)構(gòu)、I/O分配、布局布線、可觀測性等現(xiàn)實要求,這就又給設(shè)計環(huán)節(jié)增加了難度。

3

第三關(guān),難在流片

流片就是試生產(chǎn),設(shè)計完后,由芯片代工廠小批量生產(chǎn)一些,供測試用。它看起來是芯片制造,但實際屬于芯片設(shè)計行業(yè)。

流片技術(shù)上不困難,因為芯片設(shè)計基于現(xiàn)有工藝,除了少量需要芯片設(shè)計企業(yè)指導(dǎo)的生產(chǎn)之外,困難在于錢、錢、錢。

流片一次有多貴?先引用CMP(Circuits Multi-Projets,美國一家非營利性多項目晶圓服務(wù)組織)的公開報價吧。

9fb0abbc-543d-11eb-8b86-12bb97331649.jpg

圖片來自CMP報價表

按照這份報價,以業(yè)內(nèi)裸芯(die)面積最小的處理器高通驍龍855為例(尺寸為8.48毫米×8.64毫米,面積為73.27平方毫米),用28納米制程流片一次的標準價格為499,072.5歐元,也就是近400萬元人民幣!

然后,芯片設(shè)計企業(yè)可以拿到什么呢?25個裸芯,平均每個16萬元!

更重要的是,流片根本不是一次性的事??!

流片失敗,需要修改后再次流片;流片成功,可能需要繼續(xù)修改優(yōu)化,二次改進后再次流片。

每一次都需要至少幾百萬元。

什么叫做氪金?這才叫做氪金啊!

或許有知友會提出疑問,這是成本上的問題,為什么算在困難上呢?這當(dāng)然是困難了,世界上最大的困難不就是沒錢嗎?

之所以在會提到流片費用,是因為許多人在談及芯片制造困難的時候都會指出,建立一條先進制程芯片產(chǎn)線需要天量資金投入,但通過流片可以看出,其實芯片設(shè)計對資金的渴求也同樣驚人。

4

第四關(guān),越來越具有挑戰(zhàn)性的設(shè)計需求

首先是隨著芯片使用場景延伸至AI、云計算、智能汽車、5G等領(lǐng)域,芯片的安全性、可靠性變得前所未有的重要,對芯片設(shè)計提出更高、更嚴格的要求。 其次是隨著AI、智能汽車等領(lǐng)域快速發(fā)展,帶來專用芯片和適應(yīng)行業(yè)需求的全新架構(gòu)需求,這一全新的課題給芯片設(shè)計帶來更多新的挑戰(zhàn)。 最后是隨著硅基芯片根據(jù)摩爾定律,在兩三年之后將達到1納米的工藝極限,繼續(xù)提升性能、降低功耗的重任更多落在芯片設(shè)計身上,給芯片設(shè)計更大的壓力。此外,制程工藝提升也迫切需要芯片設(shè)計的指導(dǎo)才能實現(xiàn),也額外增加了壓力。

原文標題:分析 | 芯片設(shè)計難在哪兒?

文章出處:【微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52496

    瀏覽量

    440706
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6123

    瀏覽量

    179358
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5161

    瀏覽量

    129769

原文標題:分析 | 芯片設(shè)計難在哪兒?

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請問在哪里可以找到 DFU HOST TOOL?

    DFU Host Tool 的鏈接似乎已關(guān)閉: 請您告訴我還可以在哪里找到該工具。
    發(fā)表于 05-20 06:51

    請問移植rtthread nano版時官網(wǎng)里面系統(tǒng)時鐘函數(shù)在哪里實現(xiàn)的?

    我在已有的華大HC32開發(fā)板的LED例程里我找不到官網(wǎng)移植教程里的這三個函數(shù),文檔也沒說明這三個函數(shù)的移植步驟?到底在哪里找的?是rtthread里的實現(xiàn)還是需要用戶自己找函數(shù)實現(xiàn)?
    發(fā)表于 03-10 06:16

    STMHAL庫的USB每次插拔時識別位置在哪里

    STMHAL庫的USB每次插拔時識別位置在哪里?
    發(fā)表于 03-07 14:00

    請問DLP4710EVM-LC開發(fā)板的原理圖在哪里下載?

    請問DLP4710EVM-LC開發(fā)板的原理圖在哪里下載?
    發(fā)表于 02-21 08:38

    人工智能的下一站在哪里

    DeepSeek的爆發(fā)進一步推動了AI行業(yè)的發(fā)展速度,這讓人們不得不想象AI的下一站在哪里?維智科技所深耕的時空大模型與AI發(fā)展的邏輯軌跡又是如何聯(lián)系的?
    的頭像 發(fā)表于 02-14 10:27 ?440次閱讀

    SN74ALVC164245與SNALVC164245-EP區(qū)別在哪里呢?

    SN74ALVC164245與它的增強型器件SNALVC164245-EP區(qū)別在哪里呢?我對比了數(shù)據(jù)手冊發(fā)現(xiàn)兩種產(chǎn)品在電氣性能上并沒有什么差別,這個“增強”體現(xiàn)在哪里?
    發(fā)表于 12-12 08:31

    智慧燈桿到底“智慧”在哪里?條形智能為您專業(yè)解讀 AI燈桿屏

    智慧燈桿到底“智慧”在哪里?條形智能為您專業(yè)解讀 AI燈桿屏
    的頭像 發(fā)表于 11-14 13:51 ?640次閱讀
    智慧燈桿<b class='flag-5'>到底</b>“智慧”<b class='flag-5'>在哪里</b>?條形智能為您專業(yè)解讀 AI燈桿屏

    TLV320AIC3268的linux驅(qū)動在哪里可以下載?

    我在e2e上也找不到有關(guān)于AIC3268的驅(qū)動,是不是這個芯片比較新? 那是不是調(diào)試的時候只能用PPS輸出頭文件? 另外,看文檔還有個Control Software GUI,但沒找到在哪里可以下載?
    發(fā)表于 10-29 06:13

    一文解說:芯片設(shè)計到底在哪里?

    前言: 芯片作為現(xiàn)代電子產(chǎn)品的核心部件,一直充當(dāng)著“大腦”的位置,其技術(shù)含量和資金極度密集,生產(chǎn)線動輒數(shù)十億上百億美金。 芯片制造的完整過程包括: 芯片設(shè)計、晶圓制造、封裝、測試 等幾個主要環(huán)節(jié)
    的頭像 發(fā)表于 08-29 11:42 ?1306次閱讀
    一文解說:<b class='flag-5'>芯片</b>設(shè)計<b class='flag-5'>到底</b><b class='flag-5'>難</b><b class='flag-5'>在哪里</b>?

    貼片電容與貼片電阻的本質(zhì)差異在哪里?

    貼片電容與貼片電阻的本質(zhì)差異在哪里?
    的頭像 發(fā)表于 08-27 15:51 ?792次閱讀
    貼片電容與貼片電阻的本質(zhì)差異<b class='flag-5'>在哪里</b>?

    在哪里可以下載opa197和opa4180的符號和封裝?

    請問,在哪里可以下載opa197和opa4180的符號和封裝? 畫原理圖和PCB,結(jié)果沒有找到opa197和opa4180的符號和封裝,在哪里可以找到?
    發(fā)表于 08-27 06:38

    芯片熱管理,倒裝芯片封裝“在哪?

    底部填充料在集成電路倒裝芯片封裝中扮演著關(guān)鍵的角色。在先進封裝技術(shù)中,底部填充料被用于多種目的,包括緩解芯片、互連材料(焊球)和基板之間熱膨脹系數(shù)不匹配所產(chǎn)生的內(nèi)部應(yīng)力,分散芯片正面的承載應(yīng)力,保護焊球、提高
    的頭像 發(fā)表于 08-22 17:56 ?1527次閱讀
    <b class='flag-5'>芯片</b>熱管理,倒裝<b class='flag-5'>芯片</b>封裝“<b class='flag-5'>難</b>”<b class='flag-5'>在哪</b>?

    請問TINA的電流源在哪里可以找到?

    我想用TINA軟件來做開關(guān)電源的輸出瞬態(tài)仿真測試。例如輸出電流源沖1A到2A的跳變,測試輸出電壓的變化值。我在TINA中沒有找到對應(yīng)的脈沖電流源,但是在WEBENCH就有的。請問TINA的電流源在哪里可以找到?
    發(fā)表于 08-09 08:22

    THS3001搭建驅(qū)動電路帶寬與芯片手冊相差懸殊問題出在哪里?

    相符,無衰減和延遲,隨著輸入信號頻率的增加,輸出信號衰減會越來越大,相位延遲也越來越大。請問問題出在哪里?
    發(fā)表于 08-05 08:17

    請問fpga與單片機最大的區(qū)別在哪里?

    fpga和單片機是用得最多的兩款芯片,那么兩者最大的不同點在哪里呢?
    發(fā)表于 07-30 21:32