一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在PCB設(shè)計(jì)中避免出現(xiàn)電磁問(wèn)題

GLeX_murata_eet ? 來(lái)源:村田中文技術(shù)社區(qū) ? 作者:村田中文技術(shù)社區(qū) ? 2021-01-14 15:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設(shè)計(jì)中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)是讓工程師們頭疼的兩大問(wèn)題,特別是在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PCB設(shè)計(jì)中避免出現(xiàn)電磁問(wèn)題。

串?dāng)_和走線是重點(diǎn)01

走線對(duì)確保電流的正常流動(dòng)特別重要。如果電流來(lái)自振蕩器或其它類(lèi)似設(shè)備,那么讓電流與接地層分開(kāi),或者不讓電流與另一條走線并行,尤其重要。兩個(gè)并行的高速信號(hào)會(huì)產(chǎn)生EMC和EMI,特別是串?dāng)_。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長(zhǎng)度應(yīng)與發(fā)送走線的長(zhǎng)度相同。

對(duì)于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會(huì)因?yàn)殡姶艌?chǎng)的存在而影響“受害”走線,從而在“受害走線”上產(chǎn)生正向和反向電流。這樣的話,在信號(hào)的發(fā)送長(zhǎng)度和接收長(zhǎng)度幾乎相等的穩(wěn)定環(huán)境中就會(huì)產(chǎn)生紋波。

在一個(gè)平衡良好、走線穩(wěn)定的環(huán)境中,感應(yīng)電流應(yīng)相互抵消,從而消除串?dāng)_。但是,我們身處不完美的世界,這樣的事不會(huì)發(fā)生。因此,我們的目標(biāo)是必須將所有走線的串?dāng)_保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串?dāng)_的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應(yīng)為10密耳或更大。

隨著新材料和新的元器件不斷出現(xiàn),PCB設(shè)計(jì)人員還必須繼續(xù)應(yīng)對(duì)電磁兼容性和干擾問(wèn)題。

去耦電容02

去耦電容可減少串?dāng)_的不良影響,它們應(yīng)位于設(shè)備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串?dāng)_。為了在寬頻率范圍內(nèi)實(shí)現(xiàn)低阻抗,應(yīng)使用多個(gè)去耦電容。

放置去耦電容的一個(gè)重要原則是,電容值最小的電容器要盡可能靠近設(shè)備,以減少對(duì)走線產(chǎn)生電感影響。這一特定的電容器盡可能靠近設(shè)備的電源引腳或電源走線,并將電容器的焊盤(pán)直接連到過(guò)孔或接地層。如果走線較長(zhǎng),請(qǐng)使用多個(gè)過(guò)孔,使接地阻抗最小。

將PCB接地03

降低EMI的一個(gè)重要途徑是設(shè)計(jì)PCB接地層。第一步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串?dāng)_和噪聲。將每個(gè)元器件連接到接地點(diǎn)或接地層時(shí)必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個(gè)特別復(fù)雜的PCB設(shè)計(jì)有幾個(gè)穩(wěn)定的電壓。理想情況下,每個(gè)參考電壓都有自己對(duì)應(yīng)的接地層。但是,如果接地層太多會(huì)增加PCB的制造成本,使價(jià)格過(guò)高。折衷的辦法是在三到五個(gè)不同的位置分別使用接地層,每一個(gè)接地層可包含多個(gè)接地部分。這樣不僅控制了電路板的制造成本,同時(shí)也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統(tǒng)十分重要。在多層PCB中,最好有一個(gè)可靠的接地層,而不是一個(gè)銅平衡塊(copper thieving)或散亂的接地層,因?yàn)樗哂械妥杩?,可提供電流通路,是最佳的反向信?hào)源。

信號(hào)返回地面的時(shí)長(zhǎng)也非常重要。信號(hào)往返于信號(hào)源的時(shí)間必須相當(dāng),否則會(huì)產(chǎn)生類(lèi)似天線的現(xiàn)象,使輻射的能量成為EMI的一部分。同樣,向/從信號(hào)源傳輸電流的走線應(yīng)盡可能短,如果源路徑和返回路徑的長(zhǎng)度不相等,則會(huì)產(chǎn)生接地反彈,這也會(huì)產(chǎn)生EMI。

避免90°角04

為降低EMI,應(yīng)避免走線、過(guò)孔及其它元器件形成90°角,因?yàn)橹苯菚?huì)產(chǎn)生輻射。在該角處電容會(huì)增加,特性阻抗也會(huì)發(fā)生變化,導(dǎo)致反射,繼而引起EMI。要避免90°角,走線應(yīng)至少以?xún)蓚€(gè)45°角布線到拐角處。

b539eaa0-48d7-11eb-8b86-12bb97331649.jpg

使用過(guò)孔需謹(jǐn)慎05

在幾乎所有PCB布局中,都必須使用過(guò)孔在不同層之間提供導(dǎo)電連接。PCB布局工程師需特別小心,因?yàn)檫^(guò)孔會(huì)產(chǎn)生電感和電容。在某些情況下,它們還會(huì)產(chǎn)生反射,因?yàn)樵谧呔€中制作過(guò)孔時(shí),特性阻抗會(huì)發(fā)生變化。

同樣要記住的是,過(guò)孔會(huì)增加走線長(zhǎng)度,需要進(jìn)行匹配。如果是差分走線,應(yīng)盡可能避免過(guò)孔。如果不能避免,則應(yīng)在兩條走線中都使用過(guò)孔,以補(bǔ)償信號(hào)和返回路徑中的延遲。

電纜和物理屏蔽06

承載數(shù)字電路模擬電流的電纜會(huì)產(chǎn)生寄生電容和電感,引起很多EMC相關(guān)問(wèn)題。如果使用雙絞線電纜,則會(huì)保持較低的耦合水平,消除產(chǎn)生的磁場(chǎng)。對(duì)于高頻信號(hào),必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個(gè)或部分系統(tǒng),防止EMI進(jìn)入PCB電路。這種屏蔽就像是封閉的接地導(dǎo)電容器,可減小天線環(huán)路尺寸并吸收EMI。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23482

    瀏覽量

    409372
  • 去耦電容
    +關(guān)注

    關(guān)注

    11

    文章

    319

    瀏覽量

    22935
  • 電磁場(chǎng)
    +關(guān)注

    關(guān)注

    0

    文章

    800

    瀏覽量

    48142

原文標(biāo)題:PCB設(shè)計(jì)中如何避免出現(xiàn)電磁問(wèn)題

文章出處:【微信號(hào):murata-eetrend,微信公眾號(hào):murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì)過(guò)孔為什么要錯(cuò)開(kāi)焊盤(pán)位置?

    PCB設(shè)計(jì),過(guò)孔(Via)錯(cuò)開(kāi)焊盤(pán)位置(即避免過(guò)孔直接放置在焊盤(pán)上)是出于電氣性能、工藝可靠性及信號(hào)完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量 焊盤(pán)作用 :焊盤(pán)是元件引腳
    的頭像 發(fā)表于 07-08 15:16 ?109次閱讀

    開(kāi)關(guān)電源的PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過(guò)量的電磁干擾(EMI)。PCB設(shè)計(jì)是開(kāi)關(guān)電源研發(fā)過(guò)程中極為重要的步驟和環(huán)節(jié),關(guān)系到開(kāi)關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問(wèn)題。隨著功率半導(dǎo)體器件的發(fā)展和開(kāi)關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開(kāi)發(fā)的基石,但設(shè)計(jì)過(guò)程難免遇到各種問(wèn)題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤,整理成一份實(shí)用的速
    的頭像 發(fā)表于 05-15 14:34 ?366次閱讀

    高頻PCB設(shè)計(jì)出現(xiàn)的干擾分析及對(duì)策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來(lái),主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個(gè)方面。通過(guò)分析高頻PCB的各種干擾問(wèn)題,結(jié)合工作
    發(fā)表于 04-29 17:39

    PCB設(shè)計(jì)容易遇到的問(wèn)題

    印制電路板(PCB)設(shè)計(jì)是電子產(chǎn)品開(kāi)發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個(gè)PCB設(shè)計(jì)容易遇到的問(wèn)題,提供其解決方案,希望對(duì)小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?406次閱讀

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    效率的重要步驟。作為一家擁有豐富PCBA代工經(jīng)驗(yàn)的公司,我們深知這一環(huán)節(jié)對(duì)整體生產(chǎn)的影響。本文將詳細(xì)介紹SMT貼片加工前對(duì)PCB設(shè)計(jì)進(jìn)行審查的關(guān)鍵問(wèn)題,幫助客戶(hù)理解如何避免常見(jiàn)問(wèn)題,同時(shí)展示我們?cè)赟MT貼片加工服務(wù)的專(zhuān)業(yè)優(yōu)勢(shì)。
    的頭像 發(fā)表于 04-07 10:02 ?308次閱讀

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性?xún)?yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?1477次閱讀

    PCB設(shè)計(jì)的Stub對(duì)信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)應(yīng)盡量減少Stub的存在,或者在無(wú)法完全避免Stub的情況下,通過(guò)優(yōu)化Stub的長(zhǎng)度和幾何形狀來(lái)降低它們對(duì)信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的Stub對(duì)信號(hào)傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    PCB設(shè)計(jì)填充銅和網(wǎng)格銅有什么區(qū)別?

    填充銅(SolidCopper)和網(wǎng)格銅(HatchedCopper)是PCB設(shè)計(jì)兩種不同的鋪銅方式,它們?cè)陔姎庑阅堋峁芾?、加工工藝和成本方面存在一些區(qū)別:1.電氣性能:填充銅:提供連續(xù)的導(dǎo)電層
    的頭像 發(fā)表于 12-10 16:45 ?101次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>填充銅和網(wǎng)格銅有什么區(qū)別?

    PCB設(shè)計(jì)填充銅和網(wǎng)格銅有什么區(qū)別?

    填充銅(SolidCopper)和網(wǎng)格銅(HatchedCopper)是PCB設(shè)計(jì)兩種不同的鋪銅方式,它們?cè)陔姎庑阅?、熱管理、加工工藝和成本方面存在一些區(qū)別:1.電氣性能:填充銅:提供連續(xù)的導(dǎo)電層
    的頭像 發(fā)表于 12-10 11:18 ?80次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>填充銅和網(wǎng)格銅有什么區(qū)別?

    PCB設(shè)計(jì)怎么降低EMC

    過(guò)程中產(chǎn)生的電磁場(chǎng)對(duì)其他設(shè)備或系統(tǒng)造成的干擾,而EMS則是指設(shè)備或系統(tǒng)對(duì)外部電磁場(chǎng)的敏感程度。以下將從多個(gè)方面詳細(xì)探討在PCB設(shè)計(jì)如何有效降低EMC問(wèn)題。
    的頭像 發(fā)表于 10-09 11:47 ?947次閱讀

    PCB設(shè)計(jì)的爬電距離:確保電路板安全可靠

    一站式PCBA智造廠家今天為大家講講什么是PCB設(shè)計(jì)爬電距離?PCB設(shè)計(jì)爬電距離的重要性。在電子制造業(yè)PCB設(shè)計(jì)是至關(guān)重要的一環(huán)。而在PCB設(shè)計(jì)
    的頭像 發(fā)表于 09-26 09:39 ?1091次閱讀

    電子儀器PCB設(shè)計(jì)EMC技術(shù)的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《電子儀器PCB設(shè)計(jì)EMC技術(shù)的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:26 ?0次下載

    pcb設(shè)計(jì)如何設(shè)置坐標(biāo)原點(diǎn)

    PCB設(shè)計(jì),坐標(biāo)原點(diǎn)是一個(gè)非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點(diǎn)的定義 坐標(biāo)原點(diǎn)的概念 在PCB設(shè)計(jì),坐標(biāo)
    的頭像 發(fā)表于 09-02 14:45 ?4593次閱讀

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1091次閱讀