一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

元件布局基本規(guī)則

h1654155971.8456 ? 來源:EDA365 ? 作者:EDA365 ? 2021-01-14 16:13 ? 次閱讀

PCB又被稱為印刷電路板(Printed Circuit Board),它可以實現(xiàn)電子元器件間的線路連接和功能實現(xiàn),也是電源電路設計中重要的組成部分。今天就將以本文來介紹PCB板布局布線的基本規(guī)則。

元件布局基本規(guī)則

1. 按電路模塊進行布局,實現(xiàn)同一功能的相關電路稱為一個模塊,電路模塊中的元件應采用就近集中原則,同時數(shù)字電路模擬電路分開;

2.定位孔、標準孔等非安裝孔周圍1.27mm 內(nèi)不得貼裝元、器件,螺釘?shù)劝惭b孔周圍3.5mm(對于M2.5)、4mm(對于M3)內(nèi)不得貼裝元器件;

3. 臥裝電阻、電感(插件)、電解電容等元件的下方避免布過孔,以免波峰焊后過孔與元件殼體短路;

4. 元器件的外側距板邊的距離為5mm;

5. 貼裝元件焊盤的外側與相鄰插裝元件的外側距離大于2mm;

6. 金屬殼體元器件和金屬件(屏蔽盒等)不能與其它元器件相碰,不能緊貼印制線、焊盤,其間距應大于2mm。定位孔、緊固件安裝孔、橢圓孔及板中其它方孔外側距板邊的尺寸大于3mm;

7. 發(fā)熱元件不能緊鄰導線和熱敏元件;高熱器件要均衡分布;

8. 電源插座要盡量布置在印制板的四周,電源插座與其相連的匯流條接線端應布置在同側。特別應注意不要把電源插座及其它焊接連接器布置在連接器之間,以利于這些插座、連接器的焊接及電源線纜設計和扎線。電源插座及焊接連接器的布置間距應考慮方便電源插頭的插拔;

9. 其它元器件的布置:所有IC元件單邊對齊,有極性元件極性標示明確,同一印制板上極性標示不得多于兩個方向,出現(xiàn)兩個方向時,兩個方向互相垂直;

10、板面布線應疏密得當,當疏密差別太大時應以網(wǎng)狀銅箔填充,網(wǎng)格大于8mil(或0.2mm);

11、貼片焊盤上不能有通孔,以免焊膏流失造成元件虛焊。重要信號線不準從插座腳間穿過;

12、貼片單邊對齊,字符方向一致,封裝方向一致;

13、有極性的器件在以同一板上的極性標示方向盡量保持一致。

元件布線規(guī)則

8915428c-48da-11eb-8b86-12bb97331649.png

1、畫定布線區(qū)域距PCB板邊≤1mm的區(qū)域內(nèi),以及安裝孔周圍1mm內(nèi),禁止布線;

2、電源線盡可能的寬,不應低于18mil;信號線寬不應低于12mil;cpu入出線不應低于10mil(或8mil);線間距不低于10mil;

3、正常過孔不低于30mil;

4、雙列直插:焊盤60mil,孔徑40mil;

1/4W電阻:51*55mil(0805表貼);直插時焊盤62mil,孔徑42mil;

無極電容:51*55mil(0805表貼);直插時焊盤50mil,孔徑28mil;

5、注意電源線與地線應盡可能呈放射狀,以及信號線不能出現(xiàn)回環(huán)走線。

如何提高抗干擾能力和電磁兼容性?

在研制帶處理器的電子產(chǎn)品時,如何提高抗干擾能力和電磁兼容性?

1、下面的一些系統(tǒng)要特別注意抗電磁干擾:

(1) 微控制器時鐘頻率特別高,總線周期特別快的系統(tǒng)。

(2) 系統(tǒng)含有大功率,大電流驅(qū)動電路,如產(chǎn)生火花的繼電器,大電流開關等。

(3) 含微弱模擬信號電路以及高精度A/D變換電路的系統(tǒng)。

2、為增加系統(tǒng)的抗電磁干擾能力采取如下措施:

(1) 選用頻率低的微控制器:

選用外時鐘頻率低的微控制器可以有效降低噪聲和提高系統(tǒng)的抗干擾能力。同樣頻率的方波和正弦波,方波中的高頻成份比正弦波多得多。

雖然方波的高頻成份的波的幅度,比基波小,但頻率越高越容易發(fā)射出成為噪聲源,微控制器產(chǎn)生的有影響的高頻噪聲大約是時鐘頻率的3倍。

(2) 減小信號傳輸中的畸變

微控制器主要采用高速CMOS技術制造。信號輸入端靜態(tài)輸入電流在1mA左右,輸入電容10PF左右,輸入阻抗相當高,高速CMOS電路的輸出端都有相當?shù)膸лd能力,即相當大的輸出值,將一個門的輸出端通過一段很長線引到輸入阻抗相當高的輸入端,反射問題就很嚴重,它會引起信號畸變,增加系統(tǒng)噪聲。當Tpd>Tr時,就成了一個傳輸線問題,必須考慮信號反射,阻抗匹配等問題。

信號在印制板上的延遲時間與引線的特性阻抗有關,即與印制線路板材料的介電常數(shù)有關??梢源致缘卣J為,信號在印制板引線的傳輸速度,約為光速的1/3到1/2之間。微控制器構成的系統(tǒng)中常用邏輯電話元件的Tr(標準延遲時間)為3到18ns之間。

在印制線路板上,信號通過一個7W的電阻和一段25cm長的引線,線上延遲時間大致在4~20ns之間。也就是說,信號在印刷線路上的引線越短越好,長不宜超過25cm。而且過孔數(shù)目也應盡量少,不多于2個。

當信號的上升時間快于信號延遲時間,就要按照快電子學處理。此時要考慮傳輸線的阻抗匹配,對于一塊印刷線路板上的集成塊之間的信號傳輸,要避免出現(xiàn)Td》Trd的情況,印刷線路板越大系統(tǒng)的速度就越不能太快。

用以下結論歸納印刷線路板設計的一個規(guī)則:信號在印刷板上傳輸,其延遲時間不應大于所用器件的標稱延遲時間。

(3) 減小信號線間的交叉干擾:

A點一個上升時間為Tr的階躍信號通過引線AB傳向B端。信號在AB線上的延遲時間是Td。在D點,由于A點信號的向前傳輸,到達B點后的信號反射和AB線的延遲,Td時間以后會感應出一個寬度為Tr的頁脈沖信號。在C點,由于AB上信號的傳輸與反射,會感應出一個寬度為信號在AB線上的延遲時間的兩倍,即2Td的正脈沖信號。這就是信號間的交叉干擾。

干擾信號的強度與C點信號的di/at有關,與線間距離有關。當兩信號線不是很長時,AB上看到的實際是兩個脈沖的迭加。

CMOS工藝制造的微控制由輸入阻抗高,噪聲高,噪聲容限也很高,數(shù)字電路是迭加100~200mv噪聲并不影響其工作。若圖中AB線是一模擬信號,這種干擾就變?yōu)椴荒苋萑獭H缬∷⒕€路板為四層板,其中有一層是大面積的地,或雙面板,信號線的反面是大面積的地時,這種信號間的交叉干擾就會變小。

原因是,大面積的地減小了信號線的特性阻抗,信號在D端的反射大為減小。特性阻抗與信號線到地間的介質(zhì)的介電常數(shù)的平方成反比,與介質(zhì)厚度的自然對數(shù)成正比。

若AB線為一模擬信號,要避免數(shù)字電路信號線CD對AB的干擾,AB線下方要有大面積的地,AB線到CD線的距離要大于AB線與地距離的2~3倍??捎镁植科帘蔚?,在有引結的一面引線左右兩側布以地線。

(4) 減小來自電源的噪聲

電源在向系統(tǒng)提供能源的同時,也將其噪聲加到所供電的電源上。電路中微控制器的復位線,中斷線,以及其它一些控制線容易受外界噪聲的干擾。

電網(wǎng)上的強干擾通過電源進入電路,即使電池供電的系統(tǒng),電池本身也有高頻噪聲。模擬電路中的模擬信號更經(jīng)受不住來自電源的干擾。

(5) 注意印刷線板與元器件的高頻特性

在高頻情況下,印刷線路板上的引線,過孔,電阻、電容、接插件的分布電感與電容等不可忽略。電容的分布電感不可忽略,電感的分布電容不可忽略。

電阻產(chǎn)生對高頻信號的反射,引線的分布電容會起作用,當長度大于噪聲頻率相應波長的1/20時,就產(chǎn)生天線效應,噪聲通過引線向外發(fā)射。

印刷線路板的過孔大約引起0.6pf的電容。一個集成電路本身的封裝材料引入2~6pf電容。一個線路板上的接插件,有520nH的分布電感。一個雙列直扦的24引腳集成電路扦座,引入4~18nH的分布電感。

這些小的分布參數(shù)對于這行較低頻率下的微控制器系統(tǒng)中是可以忽略不計的;而對于高速系統(tǒng)必須予以特別注意。

(6) 元件布置要合理分區(qū)

元件在印刷線路板上排列的位置要充分考慮抗電磁干擾問題,原則之一是各部件之間的引線要盡量短。在布局上,要把模擬信號部分,高速數(shù)字電路部分,噪聲源部分(如繼電器,大電流開關等)這三部分合理地分開,使相互間的信號耦合為。

894a00bc-48da-11eb-8b86-12bb97331649.jpg

處理好接地線:印刷電路板上,電源線和地線重要。克服電磁干擾,主要的手段就是接地。

對于雙面板,地線布置特別講究,通過采用單點接地法,電源和地是從電源的兩端接到印刷線路板上來的,電源一個接點,地一個接點。印刷線路板上,要有多個返回地線,這些都會聚到回電源的那個接點上,就是所謂單點接地。

所謂模擬地、數(shù)字地、大功率器件地開分,是指布線分開,而都匯集到這個接地點上來。與印刷線路板以外的信號相連時,通常采用屏蔽電纜。對于高頻和數(shù)字信號,屏蔽電纜兩端都接地。低頻模擬信號用的屏蔽電纜,一端接地為好。

對噪聲和干擾非常敏感的電路或高頻噪聲特別嚴重的電路應該用金屬罩屏蔽起來。

(7) 用好去耦電容

好的高頻去耦電容可以去除高到1GHZ的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。設計印刷線路板時,每個集成電路的電源,地之間都要加一個去耦電容。

去耦電容有兩個作用:一方面是本集成電路的蓄能電容,提供和吸收該集成電路開門關門瞬間的充放電能;另一方面旁路掉該器件的高頻噪聲。

數(shù)字電路中典型的去耦電容為0.1uf的去耦電容有5nH分布電感,它的并行共振頻率大約在7MHz左右,也就是說對于10MHz以下的噪聲有較好的去耦作用,對40MHz以上的噪聲幾乎不起作用。

1uf,10uf電容,并行共振頻率在20MHz以上,去除高頻率噪聲的效果要好一些。在電源進入印刷板的地方和一個1uf或10uf的去高頻電容往往是有利的,即使是用電池供電的系統(tǒng)也需要這種電容。

每10片左右的集成電路要加一片充放電電容,或稱為蓄放電容,電容大小可選10uf。不用電解電容,電解電容是兩層溥膜卷起來的,這種卷起來的結構在高頻時表現(xiàn)為電感,使用膽電容或聚碳酸醞電容。

去耦電容值的選取并不嚴格,可按C=1/f計算;即10MHz取0.1uf,對微控制器構成的系統(tǒng),取0.1~0.01uf之間都可以。

3、降低噪聲與電磁干擾的一些經(jīng)驗。

(1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方。

(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

(3) 盡量為繼電器等提供某種形式的阻尼。

(4) 使用滿足系統(tǒng)要求的頻率時鐘。

(5) 時鐘產(chǎn)生器盡量*近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6) 用地線將時鐘區(qū)圈起來,時鐘線盡量短。

(7) I/O驅(qū)動電路盡量*近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區(qū)來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8) MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。

(10) 印制板盡量使用45折線而不用90折線布線以減小高頻信號對外的發(fā)射與耦合。

(11) 印制板按頻率和電流開關特性分區(qū),噪聲元件與非噪聲元件要距離再遠一些。

(12)單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經(jīng)濟是能承受的話用多層板以減小電源,地的容生電感。

(13) 時鐘、總線、片選信號要遠離I/O線和接插件。

(14) 模擬電壓輸入線、參考電壓端要盡量遠離數(shù)字電路信號線,特別是時鐘。

(15) 對A/D類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交*。

(16) 時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。

(17) 元件引腳盡量短,去耦電容引腳盡量短。

(18) 關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

(19) 對噪聲敏感的線不要與大電流,高速開關線平行。

(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21) 弱信號電路,低頻電路周圍不要形成電流環(huán)路。

(22) 任何信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4342

    文章

    23345

    瀏覽量

    405390
  • 電路板
    +關注

    關注

    140

    文章

    5063

    瀏覽量

    100977
  • 去耦電容
    +關注

    關注

    11

    文章

    318

    瀏覽量

    22756

原文標題:PCB布局技巧大匯總,看完又是一條好漢!

文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    如何做好非隔離式開關電源的PCB布局

    一個良好的布局設計可優(yōu)化效率,減緩熱應力,并盡量減小走線與元件之間的噪聲與作用。這一切都源于設計人員對電源中電流傳導路徑以及信號流的理解。 當一塊原型電源板首次加電時,最好的情況是它不僅能工作
    發(fā)表于 03-13 14:13

    DC-DC 的 PCB布局設計小技巧

    的穩(wěn)定性和它的性能起著至關重要的影響,不恰當?shù)腜CB布局,可能會導致一系列的問題,比如: 1,效率過低芯片過熱 2、驅(qū)動波形的不穩(wěn)定 3、EMI問題 4、輸出紋波過大超標 5、芯片不工作或者直接燒毀這些不
    發(fā)表于 03-11 10:48

    芯片設計中的設計規(guī)則檢查

    設計規(guī)則檢查(Design Rule Check,簡稱DRC)是芯片設計中的一個關鍵步驟,旨在確保電路設計的物理布局符合制造工藝的要求。可以把它類比為建筑設計中的檢查流程,確保建筑圖紙中的所有尺寸
    的頭像 發(fā)表于 03-04 14:58 ?323次閱讀

    VirtualLab Fusion應用:光導布局設計工具

    具,將任務分解成一個受控的、循序漸進的過程。在這個用例中,我們演示了布局設計工具根據(jù)用戶的規(guī)格自動生成“Hololens 1”類型(線性光柵下的1D-1D孔徑擴張)系統(tǒng)的功能。 打開AR&
    發(fā)表于 02-21 08:46

    VirtualLab Fusion應用:使用光波導元件模擬“HoloLens 1”型布局

    的建模,其中包括所有感興趣的影響因素(如相干性、偏振和衍射)。我們通過建立一個簡單的“HoloLens 1”型(1D-1D出瞳放大器)布局模型來演示這種能力,該設備能夠在32°×18°的視場下引導光傳輸
    發(fā)表于 02-06 08:58

    使用光波導元件模擬“HoloLens 1”型布局

    的建模,其中包括所有感興趣的影響因素(如相干性、偏振和衍射)。我們通過建立一個簡單的“HoloLens 1”型(1D-1D出瞳放大器)布局模型來演示這種能力,該設備能夠在32°×18°的視場下引導光傳輸
    發(fā)表于 12-23 19:33

    使用光波導元件模擬“HoloLens 1”型布局

    的建模,其中包括所有感興趣的影響因素(如相干性、偏振和衍射)。我們通過建立一個簡單的“HoloLens 1”型(1D-1D出瞳放大器)布局模型來演示這種能力,該設備能夠在32°×18°的視場下引導光傳輸
    發(fā)表于 12-13 10:00

    SMD與DIP元件的優(yōu)缺點比較 SMD元件在LED燈具中的應用

    提高電路板的集成度和空間利用率。 易于自動化生產(chǎn) :由于SMD元件的體積小巧且標準化,因此它們非常適合自動化生產(chǎn),可以大大提高生產(chǎn)效率并降低成本。 多色選擇 :SMD LED元件提供了多種顏色選擇,可以滿足不同應用場景的需求。 適合靈活
    的頭像 發(fā)表于 12-13 09:38 ?940次閱讀

    PCB布線和布局電路設計規(guī)則

    常用的PCB設計規(guī)則
    發(fā)表于 11-09 14:10 ?106次下載

    網(wǎng)關的設置規(guī)則

    網(wǎng)關的設置規(guī)則涉及多個方面,包括硬件安裝、網(wǎng)絡連接、基本配置、高級配置以及安全設置等。以下是一篇關于網(wǎng)關設置規(guī)則的詳細指南,旨在幫助用戶正確配置和管理網(wǎng)關設備。
    的頭像 發(fā)表于 09-30 11:48 ?4194次閱讀

    焊盤與焊盤的距離規(guī)則怎么設置

    在電子組裝中,焊盤(Pad)是用于焊接電子元件的金屬區(qū)域。焊盤的設計和布局對于電子組裝的質(zhì)量和可靠性至關重要。 1. 焊盤間距的基本規(guī)則 1.1 最小間距 元件引腳間距 :焊盤間距應至
    的頭像 發(fā)表于 09-02 15:22 ?4757次閱讀

    超全PCB布局布線規(guī)則,一文全搞定!

    一、布局 元器件布局的10條規(guī)則 1、遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應當優(yōu)先布局。 2、布局中應參考原理
    的頭像 發(fā)表于 07-17 15:45 ?2853次閱讀
    超全PCB<b class='flag-5'>布局</b>布線<b class='flag-5'>規(guī)則</b>,一文全搞定!

    非常實用的PCB布局布線規(guī)則,畫出美而高性能的板子

    一、布局 元器件布局的10條規(guī)則 1、遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應當優(yōu)先布局。 2、布局中應參考原理
    發(fā)表于 07-17 15:43

    開關電源PCB布局優(yōu)化,人人都該懂的“黃金法則”是什么?

    組件在放置時,哪一個該優(yōu)先于其他組件考慮?這又是為什么呢?在開關穩(wěn)壓器PCB設計中,重要的規(guī)則是將承載高開關電流路徑,盡可能在布線時縮短。如果成功實施該規(guī)則,開關穩(wěn)壓器的大部分電路板布局問題將得到有效
    發(fā)表于 07-01 17:11

    LDO電源模塊如何快速設計布局

    符合生產(chǎn)制造的標準,還能提高設計的可靠性和生產(chǎn)效率。 在設計包含LDO電源模塊的PCB時,使用華秋DFM軟件可以 檢查模塊周圍的關鍵走線布局 ,確保它們滿足設計規(guī)則,比如銅箔寬度、間距以及到切割邊的距離
    發(fā)表于 05-31 15:47