一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路布局布線具體的七個技術(shù)面

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機(jī) ? 作者:玩轉(zhuǎn)單片機(jī) ? 2021-01-20 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速電路設(shè)計,工程師需要掌握哪些知識技能呢?下面以具體的七個技術(shù)面,為大家詳細(xì)敘述一一解答:

01

電源布局布線相關(guān)

數(shù)字電路很多時候需要的電流是不連續(xù)的,所以對一些高速器件就會產(chǎn)生浪涌電流。如果電源走線很長,則由于浪涌電流的存在進(jìn)而會導(dǎo)致高頻噪聲,而此高頻噪聲會引入到其他信號中去。而在高速電路中必然會存在寄生電感和寄生電阻以及寄生電容,因此該高頻噪聲最終會耦合其他電路當(dāng)中,而由于寄生電感的存在也會導(dǎo)致走線可以承受的最大浪涌電流的能力下降,進(jìn)而導(dǎo)致有部分壓降,有可能會使電路失能。所以在數(shù)字器件前面加上旁路電容就顯得尤為重要。電容越大,其在傳輸能量上是受限于傳輸速率的,所以一般會結(jié)合一個大電容和一個小電容一起,來滿足全頻率范圍內(nèi)。

cad7cc9a-59c3-11eb-8b86-12bb97331649.png

cb333c06-59c3-11eb-8b86-12bb97331649.png

避免熱點產(chǎn)生:信號過孔會在電源層和底層產(chǎn)生voids。所以不合理的放置過孔很有可能會使電源或者地平面某些區(qū)域的電流密度增加。而這些電流密度增加的地方我們稱之為熱點。

所以,我們在設(shè)置過孔的時候要極力避免這種情況發(fā)生,以免平面被割裂,最終導(dǎo)致EMC的問題產(chǎn)生。通常最好的避免熱點的辦法就是網(wǎng)狀式的放置過孔,如此電流密度均勻,同時平面不會隔離,回流路徑就不會過長,也就不會產(chǎn)生EMC的問題。

cb59790c-59c3-11eb-8b86-12bb97331649.png

02

走線的彎曲方式

在布高速信號線時,信號線應(yīng)盡量避免彎曲。如果不得不彎曲走線,則不要銳角或者直角走線,而是應(yīng)該用鈍角走線。

cb7960a0-59c3-11eb-8b86-12bb97331649.png

在布高速信號線時,我們經(jīng)常通過走蛇形線來實現(xiàn)等長,同樣的蛇形線也其實一種走線的彎曲。線寬,間距,以及彎曲方式都應(yīng)該做合理的選擇,間距應(yīng)滿足4W/1.5W規(guī)則的。

cb875eee-59c3-11eb-8b86-12bb97331649.png

03

信號的接近度

高速信號線之間如果距離太近,很容易產(chǎn)生串?dāng)_。有些時候,因為布局、板框尺寸等原因,導(dǎo)致我們在布高速信號線之間的距離超過了我們的最低要求距離,那我們只能在靠近其瓶頸的地方盡量加大高速信號線之間的距離。其實如果空間足夠容許,則盡量加大兩高速信號線之間的距離。

cb979458-59c3-11eb-8b86-12bb97331649.png

04

走線stubs

長的stub線就相當(dāng)于一個天線,處理不當(dāng)會產(chǎn)生很嚴(yán)重的EMC的問題。同時stub線也會造成反射,降低信號的完整度。通常在高速信號線上面添加上拉或者下拉電阻的時候,會最容易產(chǎn)生stub線,而一般處理stub線的將走線可以菊花走線。根據(jù)經(jīng)驗可知,如果stub線的長度大于1/10波長就可以當(dāng)做一個天線了,此時就會成為一個問題。

cbbdfc10-59c3-11eb-8b86-12bb97331649.png

05

阻抗不連續(xù)

走線的阻抗值一般取決于其線寬以及該走線與參考平面之間的距離。走線越寬,其阻抗越小。而在一些接口端子也器件的焊盤,其原理同樣適用。當(dāng)一個接口端子的焊盤和一根高速信號線連接時,如果此時焊盤特別大,而高速信號線特別窄,大焊盤則阻抗小,而窄的走線必然是大阻抗,在這種情況下就會出現(xiàn)阻抗不連續(xù),阻抗不連續(xù)就會產(chǎn)生信號反射。所以一般為了解決這個問題,都是在接口端子或者器件的大焊盤下面放置一個禁布銅皮,同時在另外一層放置該焊盤的參考平面,進(jìn)而加大阻抗,使阻抗連續(xù)。

cbf58f2c-59c3-11eb-8b86-12bb97331649.png

過孔是另外一種會產(chǎn)生阻抗不連續(xù)的源頭。為了最小化這種效應(yīng),在內(nèi)層和過孔連接的不需要的銅皮應(yīng)該去除。而這樣的操作其實可以在設(shè)計的時候通過CAD工具來消除或者聯(lián)系溝通PCB加工產(chǎn)假來消除不需要的銅皮,保證阻抗的連續(xù)性。

cc063638-59c3-11eb-8b86-12bb97331649.png

06

差分信號

高速差分信號線我們必須保證等寬、等間距來實現(xiàn)特定的差分阻抗值。所以在布差分信號線的時候盡量保證對稱。

cc151b1c-59c3-11eb-8b86-12bb97331649.png

在差分線對內(nèi)禁止布置過孔或者元器件,如果在差分線對內(nèi)放置了過孔或者器件會產(chǎn)生EMC問題同時也會導(dǎo)致阻抗不連續(xù)。

cc6ad6d8-59c3-11eb-8b86-12bb97331649.png

有時候,一些高速差分信號線需要串接耦合電容。該耦合電容同樣需要對稱布置,同時該耦合電容的封裝不能過大,推薦使用0402,0603也可以接受,0805以上的電容或者并排電容最好不要使用。

cce7ecb8-59c3-11eb-8b86-12bb97331649.png

通常,過孔會產(chǎn)生巨大的阻抗不連續(xù),所以對于高速差分信號線對則盡量減少過孔,如果要使用過孔則對稱布置。

cd1ea56e-59c3-11eb-8b86-12bb97331649.png

07

等長

在一些高速信號接口,一般如總線等需要考慮其個信號線之間的到達(dá)時間以及時滯誤差。例如,在一組高速平行總線中的所以數(shù)據(jù)信號線其到達(dá)時間,必須保證在一定的時滯誤差以內(nèi),從來來保證其建立時間和保持時間的一致性。為了滿足這一需求,我們必須要考慮等長。

而高速差分信號線對兩信號線必須保證嚴(yán)格的時滯,否則很有可能通訊失敗。故為了滿足這一要求,可以通過蛇形線來實現(xiàn)等長,進(jìn)而滿足時滯要求。

cd2c54b6-59c3-11eb-8b86-12bb97331649.png

蛇形線一般應(yīng)該布置在失長的源頭處,而不是遠(yuǎn)端。在源頭處才能保證差分線的正負(fù)端的信號在大部分時間內(nèi)都是同步傳輸?shù)摹?/p>

cd39b3a4-59c3-11eb-8b86-12bb97331649.png

走線彎曲處是產(chǎn)生失長的源頭之一。對于走線彎曲處,其實現(xiàn)等長的應(yīng)靠近彎曲處(<=15mm)

cd934d06-59c3-11eb-8b86-12bb97331649.png

如果有兩個走線彎曲,且兩者之間的距離<15mm,故此時兩者的失長會互相補(bǔ)償,故此時不用再做等長處理。

cda0a01e-59c3-11eb-8b86-12bb97331649.png

對于不同部分的高速差分信號線,應(yīng)分別獨立等長。過孔,串接耦合電容以及接口端子都會是高速差分信號線分成兩部分,所以這個時候要特別注意。一定要分別等長。因為很多EDA軟件在DRC的時候都只關(guān)注整個走線是否失長。

cdf1a662-59c3-11eb-8b86-12bb97331649.png

對于如LVDS顯示器件等接口,會同時存在數(shù)對差分對,且差分對之間的時序要求一般都會特別嚴(yán)格,時滯要求特別小,所以,對于此類差分信號對我們要求一般在同一平面內(nèi)進(jìn)行補(bǔ)償。因為不同層的信號傳輸速度是不同的。

ce010e4a-59c3-11eb-8b86-12bb97331649.png

有些EDA軟件在計算走線長度時,會將焊盤內(nèi)部的走線也會計算在長度之內(nèi),如果此時進(jìn)行長度補(bǔ)償,最終實際結(jié)果會失長。所以此時要特別注意,在使用一些EDA的軟件的時候。

ce29592c-59c3-11eb-8b86-12bb97331649.png

在任何時候,如果可以就一定選擇對稱出線進(jìn)而避免需要最終為了等長而進(jìn)行蛇形走線。

ce391b78-59c3-11eb-8b86-12bb97331649.png

如果空間容許,盡量在短的差分線源頭處加一個小的回環(huán)來實現(xiàn)補(bǔ)償,而不是通過蛇形線來補(bǔ)償。

ce8ac6bc-59c3-11eb-8b86-12bb97331649.png

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6249

    瀏覽量

    154111
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1639

    瀏覽量

    81878
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    163

    瀏覽量

    24582

原文標(biāo)題:7個高速電路布局布線必知的事情

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    成功使用工業(yè)化超聲波清洗設(shè)備的七個實用技巧

    成功使用工業(yè)化超聲波清洗設(shè)備的七個實用技巧工業(yè)化超聲波清洗設(shè)備在現(xiàn)代制造業(yè)中起到至關(guān)重要的作用,但要充分發(fā)揮它們的效能,需要掌握一些實用技巧。本文將為您介紹成功使用工業(yè)化超聲波清洗設(shè)備的七個實用技巧
    的頭像 發(fā)表于 06-25 17:33 ?155次閱讀
    成功使用工業(yè)化超聲波清洗設(shè)備的<b class='flag-5'>七個</b>實用技巧

    高速PCB布局/布線的原則

    層三、網(wǎng)格中添加過孔避免熱點四、路由高速信號135°走線彎曲五、增加瓶頸區(qū)域外的線距離六、增加菊花鏈路(避免長存根)、差分布線原則八、正和負(fù)信號間的緊密延遲偏差
    的頭像 發(fā)表于 05-28 19:34 ?1172次閱讀
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    高速PCB板的電源布線設(shè)計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時代后,這對于PCB板的設(shè)計提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    技術(shù)資料—PCB設(shè)計規(guī)范

    本 PCB 設(shè)計規(guī)范包括:PCB 布線布局、電路設(shè)計、機(jī)殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類 技術(shù)規(guī)范內(nèi)容 1 PCB 布線
    發(fā)表于 04-25 17:24

    解決噪聲問題試試從PCB布局布線入手

    噪聲問題是每位電路板設(shè)計師都會聽到的四字。為了解決噪聲問題,往往要花費(fèi)數(shù)小時的時間進(jìn)行實驗室測試,以便揪出元兇,但最終卻發(fā)現(xiàn),噪聲是由開關(guān)電源的布局不當(dāng)而引起的。解決此類問題可能需要設(shè)計新的
    發(fā)表于 04-22 09:46

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動
    的頭像 發(fā)表于 01-07 09:21 ?1087次閱讀
    104條關(guān)于PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    SAR ADC如何做好布線布局?

    SAR ADC如何做好布線布局
    發(fā)表于 12-17 08:27

    Vivado之實現(xiàn)布局布線流程介紹

    一、前言 本文將介紹Vivado進(jìn)行綜合,以及布局布線的內(nèi)部流程,熟悉該流程后結(jié)合Settings中對應(yīng)的配置選項,對于時序收斂調(diào)試將更具有針對性。 二、Implementation(實現(xiàn)) 實現(xiàn)
    的頭像 發(fā)表于 12-06 09:08 ?1756次閱讀
    Vivado之實現(xiàn)<b class='flag-5'>布局</b><b class='flag-5'>布線</b>流程介紹

    單片機(jī)方案開發(fā)-分享七個常用的外圍電路設(shè)計

    在電子產(chǎn)品電路開發(fā)設(shè)計中,外圍電路設(shè)計是連接主控芯片與外部世界的關(guān)鍵橋梁,它直接影響著整個產(chǎn)品的性能、穩(wěn)定性及功耗。今天,今天英銳恩科技的技術(shù)小編跟大家分享七個常用的外圍
    發(fā)表于 09-24 15:59

    放大器OPA548的七個針腳與電源和負(fù)載是怎么接線的?

    請問:放大器OPA548的七個針腳與電源和負(fù)載是怎么接線的?
    發(fā)表于 09-23 08:19

    求助,關(guān)于模擬電路的PCB布線布局問題求解

    希望可以提供一份關(guān)于放大器的布局布線方面的指導(dǎo)文檔。另,我有一塊使用LM386做成的兩層放大板,現(xiàn)需要改為四層板,中間兩層為電源和地。這樣做,會不會產(chǎn)生什么不良影響。
    發(fā)表于 09-11 08:08

    AM62Ax/AM62Px LPDDR4 電路板設(shè)計和布局布線指南

    電子發(fā)燒友網(wǎng)站提供《AM62Ax/AM62Px LPDDR4 電路板設(shè)計和布局布線指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-09 11:10 ?6次下載
    AM62Ax/AM62Px LPDDR4 <b class='flag-5'>電路</b>板設(shè)計和<b class='flag-5'>布局</b><b class='flag-5'>布線</b>指南

    NE5534導(dǎo)入到Pspice只有七個腳,且按照生成的.lib文件對應(yīng)的管腳連接的電路仿真出錯怎么解決?

    NE5534導(dǎo)入到Pspice只有七個腳 且按照生成的.lib文件對應(yīng)的管腳連接的電路仿真出錯 求解NE5534的準(zhǔn)確pspice模型
    發(fā)表于 08-15 08:10

    高速ADC PCB布局布線技巧分享

    高速模擬信號鏈設(shè)計中,印刷電路板(PCB)布局布線需??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計工程師都應(yīng)盡量
    的頭像 發(fā)表于 07-24 08:42 ?1464次閱讀
    <b class='flag-5'>高速</b>ADC PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    非常實用的PCB布局布線規(guī)則,畫出美而高性能的板子

    的穩(wěn)定性,有時甚至關(guān)系到設(shè)計的成敗。 ② 在雙層板設(shè)計中,一般應(yīng)該使電流先經(jīng)過濾波電容濾波再供器件使用。 ③ 在高速電路設(shè)計中,能否正確地使用去藕電容,關(guān)系到整個板的穩(wěn)定性。 (7)器件布局分區(qū)/分層規(guī)則
    發(fā)表于 07-17 15:43