一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中跨分割的處理

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2022-02-12 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設(shè)計過程中,電源平面的分割或者是地平面的分割,會導(dǎo)致平面的不完整,這樣信號走線的時候,它的參考平面就會出現(xiàn)從一個電源面跨接到另一個電源面,這種現(xiàn)象我們就叫做信號跨分割。

跨分割現(xiàn)象示意圖

跨分割,對于低速信號可能沒有什么關(guān)系,但是在高速數(shù)字信號系統(tǒng)中,高速信號是以參考平面作為返回路徑,就是回流路徑。當(dāng)參考平面不完整的時候,會出現(xiàn)如下不良影響:

a.會導(dǎo)致走線的的阻抗不連續(xù);

b.容易使信號之間發(fā)生串?dāng)_;

c.會引發(fā)信號之間的反射;

d.增大電流的環(huán)路面積、加大環(huán)路電感,使輸出的波形容易振蕩;

e.增加向空間的輻射干擾,同時容易受到空間磁場的影響;

f.加大與板上的其它電路產(chǎn)生磁場耦合的可能性;

g.環(huán)路電感上的高頻壓降構(gòu)成共模輻射源,并通過外接電纜產(chǎn)生共模輻射。

因此,PCB布線要盡可能靠近一個平面,并避免跨分割。若必須跨分割或者無法靠近電源地平面,這些情況僅允許在低速信號線中存在。

PCB設(shè)計中跨分割的處理

如果在PCB設(shè)計中不可避免的出現(xiàn)了跨分割,又該如何處理呢?這種情況下,需要對分割進行縫補,為信號提供較短的回流通路,常見的處理方式有添加縫補電容和跨線橋接。

1.縫補電容(Stiching Capacitor)

通常在信號跨分割處擺放一個0402或者0603封裝的瓷片電容,電容的容值在0.01uF或者是0.1 uF,如果空間允許,可以多添加幾個這樣的電容;同時盡量保證信號線在縫補電容 200mil 范圍內(nèi),距離越小越好;而電容兩端的網(wǎng)絡(luò)分別對應(yīng)信號穿過的參考平面的網(wǎng)絡(luò),見下圖中電容兩端連接的網(wǎng)絡(luò),兩種顏色高亮的兩種不同網(wǎng)絡(luò):

pIYBAGAIuWWAQQ3YAAhkI6L8pxA744.png

2.跨線橋接

常見的就是在信號層對跨分割的信號“包地處理”,也可能包的是其他網(wǎng)絡(luò)的信號線,這個個“包地”線盡量粗,這種處理方式,參考下圖。

知識擴展:高速信號布線技巧

1. 多層布線

高速信號布線電路往往集成度較高,布線密度大,采用多層板既是布線所必須的,也是降低干擾的有效手段。合理選擇層數(shù)能大幅度降低印板尺寸,能充分利用中間層來設(shè)置屏蔽,能更好地實現(xiàn)就近接地,能有效地降低寄生電感,能有效縮短信號的傳輸長度,能大幅度地降低信號間的交叉干擾等。

2. 引線彎折越少越好

高速電路器件管腳間的引線彎折越少越好。高速信號布線電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45°折線或圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高鋼箔的固著強度,而在高速電路中,滿足這一要求卻可以減少高速信號對外的發(fā)射和相互間的耦合,減少信號的輻射和反射。

3. 引線越短越好

高速信號布線電路器件管腳間的引線越短越好。引線越長,帶來的分布電感和分布電容值越大,對系統(tǒng)的高頻信號的通過產(chǎn)生很多的影響,同時也會改變電路的特性阻抗,導(dǎo)致系統(tǒng)發(fā)生反射、振蕩等。

4. 引線層間交替越少越好

高速電路器件管腳間的引線層間交替越少越好。所謂“引線的層間交替越少越好”,是指元件連接過程中所用的過孔越少越好。據(jù)測,一個過孔可帶來約0.5pf的分布電容,導(dǎo)致電路的延時明顯增加,減少過孔數(shù)能顯著提高速度。

5. 注意平行交叉干擾

高速信號布線要注意信號線近距離平行走線所引入的“交叉干擾”,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅度減少干擾。

6. 避免分枝和樹樁

高速信號布線應(yīng)盡量避免分枝或者形成樹樁(Stub)。樹樁對阻抗有很大影響,可以導(dǎo)致信號的反射和過沖,所以我們通常在設(shè)計時應(yīng)避免樹樁和分枝。采用菊花鏈的方式布線,將對信號的影響降低。

pIYBAGAIueWAJFdBAAAURf3ktZw295.jpg

7. 信號線盡量走在內(nèi)層

高頻信號線走在表層容易產(chǎn)生較大的電磁輻射,也容易受到外界電磁輻射或者因素的干擾。將高頻信號線布線在電源和地線之間,通過電源和底層對電磁波的吸收,所產(chǎn)生的輻射將減少很多。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23490

    瀏覽量

    409677
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    凡億Allegro Skill布線功能-檢查分割

    在進行高速PCB設(shè)計的過程,高速信號線需要進行阻抗控制,那么參考平面的完整性對于高速信號的完整性和穩(wěn)定性至關(guān)重要。然而,如果僅僅依賴于肉眼去檢查參考平面的完整性,往往容易遺漏一些關(guān)鍵的細節(jié),這可
    的頭像 發(fā)表于 06-19 11:50 ?1109次閱讀
    凡億Allegro Skill布線功能-檢查<b class='flag-5'>跨</b><b class='flag-5'>分割</b>

    原理圖和PCB設(shè)計的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?380次閱讀

    PCB設(shè)計仿真,“縫合電容”我怎么可能不知道

    。 案例1: 相信很多人都遇到走線分割地平面的情況,例如下面的模型所展示的: 大家都知道分割肯定對信號有影響了,那你們能想到的優(yōu)化方案是什么呢!什么,告訴我不
    發(fā)表于 04-28 15:44

    PCB設(shè)計容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?415次閱讀

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進行審查和確認需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工
    的頭像 發(fā)表于 04-07 10:02 ?316次閱讀

    PCB設(shè)計的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    深度解析:PCB死銅問題的根源與處理方法

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計死銅可能帶來的問題?PCB設(shè)計如何處理死銅。在PCB設(shè)
    的頭像 發(fā)表于 11-28 09:27 ?1063次閱讀

    HDMI模塊的PCB設(shè)計

    在前面各類設(shè)計的理論講解、設(shè)計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進行整體學(xué)習(xí)—模塊設(shè)計,本期推出第一章HDMI模塊的PCB設(shè)計,后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計教學(xué),以及PCB設(shè)計理論、設(shè)計技巧
    的頭像 發(fā)表于 10-22 14:16 ?1369次閱讀

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    PCB設(shè)計怎么降低EMC

    過程中產(chǎn)生的電磁場對其他設(shè)備或系統(tǒng)造成的干擾,而EMS則是指設(shè)備或系統(tǒng)對外部電磁場的敏感程度。以下將從多個方面詳細探討在PCB設(shè)計如何有效降低EMC問題。
    的頭像 發(fā)表于 10-09 11:47 ?964次閱讀

    PCB設(shè)計的爬電距離:確保電路板安全可靠

    一站式PCBA智造廠家今天為大家講講什么是PCB設(shè)計爬電距離?PCB設(shè)計爬電距離的重要性。在電子制造業(yè),PCB設(shè)計是至關(guān)重要的一環(huán)。而在PCB設(shè)計
    的頭像 發(fā)表于 09-26 09:39 ?1096次閱讀

    電子儀器PCB設(shè)計EMC技術(shù)的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《電子儀器PCB設(shè)計EMC技術(shù)的應(yīng)用.pdf》資料免費下載
    發(fā)表于 09-20 11:26 ?0次下載

    pcb設(shè)計布局的要點是什么

    PCB設(shè)計,布局是一個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點,這些要點將幫助您設(shè)計出高質(zhì)量的PCB。 確定設(shè)計目標(biāo)和要求 在開始布局之
    的頭像 發(fā)表于 09-02 14:48 ?861次閱讀

    pcb設(shè)計如何設(shè)置坐標(biāo)原點

    PCB設(shè)計,坐標(biāo)原點是一個非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點的定義 坐標(biāo)原點的概念 在PCB設(shè)計,坐標(biāo)
    的頭像 發(fā)表于 09-02 14:45 ?4631次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1099次閱讀